

## Проектиране на вградени автомобилни електронни системи

## Лабораторно упражнение №6

Работа с Xilinx Vivado и Vitis. Синтезиране на микропроцесорна система върху FPGA. Работа със SPI модул.

\_\_\_\_\_

- 1. Превключете джъмпера вдясно на платката на позиция JTAG. Свържете µUSB кабел към PROG/UART USB куплунга. Включете платката от ключа ON/OFF.
- 2. От страничния панел на Ubuntu изберете бутон "Show Applications", след което в полето "Туре to search" напишете Vivado и натиснете с ляв бутон на мишката иконката на програмата.
- 3. Create Project  $\rightarrow$  Next  $\rightarrow$  Project name: 06\_spi  $\rightarrow$  Next  $\rightarrow$  RTL Project + "Do not specify sources at this time"  $\rightarrow$  Next  $\rightarrow$  таб Boards: избира се Zybo (не Zybo Z7-10, не Zybo Z7-20, а само Zybo)  $\rightarrow$  Next  $\rightarrow$  Finish
- **ЗАБЕЛЕЖКА:** работната маса с платка Zybo Z7-10 (вдясно на Етернет куплунга трябва да има 2 HDMI конектора; ако има един HDMI и един VGA значи, че е само Zybo) трябва да избере Zybo Z7-10 от това меню.
- 4. Вляво → Flow navigator → Create block design → OK
- 5. Вдясно  $\rightarrow$  Diagram  $\rightarrow$  right-click  $\rightarrow$  Add IP  $\rightarrow$  Search  $\rightarrow$  ZYNQ7 Processing System  $\rightarrow$  double click
- 8. Вдясно  $\rightarrow$  Diagram  $\rightarrow$  натиска се и се задържа ляв бутон върху FCLK\_CLK0 сигнала и се свързва с M\_AXI\_GP0\_ACLK, след това се пуска левия бутон.
- 9. Вдясно → Diagram → right-click → Add IP → Search → Processor System Reset → double click
- 10. Щраква се два пъти върху блока "ZYNQ7 Processing System"  $\rightarrow$  в "Page navigator"  $\rightarrow$  MIO Configuration  $\rightarrow$  слага се отметка на I/O Peripherals  $\rightarrow$  UART1 и се проверяват връзките MIO48  $\leftrightarrow$  tx, MIO49  $\leftrightarrow$  rx
- 11. В същия прозорец  $\rightarrow$  "Page navigator"  $\rightarrow$  MIO Configuration  $\rightarrow$  маха се отметката на I/O Peripherals  $\rightarrow$  ENET0 и USB0.
- 12. В същия прозорец → "Page navigator" → MIO Configuration → слага се

отметка на Memory Interfaces  $\rightarrow$  Quad SPI Flash  $\rightarrow$  Single SS 4-bit IO  $\rightarrow$  на падащото меню Data mode се избира х1  $\rightarrow$  проверяват връзките:

MIO1 ↔ qspi0\_ss\_b

 $MIO2 \leftrightarrow qspi0\_io[0]$ 

MIO3 ↔ qspi0\_io[1] MIO5 ↔ qspi0\_io[3]/HOLD\_B

MIO6 ↔ qspi0\_sclk

- 13. Вдясно → Diagram → зелена лента → Designer Assitance available → Run Block Automation → Слага се отметка на "All Automation".
- 14. Вдясно → Diagram → зелена лента → Designer Assitance available -> Run Connection Automation → Слага се отметка на "All Automation". Натиска се ОК.
- 15. Подрежда се блоковата схема с бутон Regenerate Layout.
- 16. Вдясно → Diagram → лента с бутони → Validate Design (F6) → "Validation successful. There are no errors or critical warnings in this design." → OK
- 17. Централно  $\rightarrow$  в Block design прозореца, натиска се таб-а Sources  $\rightarrow$  Design sources  $\rightarrow$  right-click на design\_1.bd  $\rightarrow$  Create HDL Wrapper (създава VHDL описание на новосъздадената система)  $\rightarrow$  Let Vivado manage wrapper and autoupdate

→ OK





Блоковата схема на системата трябва да изглежда така:



18. Вляво  $\rightarrow$  Flow navigator  $\rightarrow$  Generate bitstream  $\rightarrow$  Yes  $\rightarrow$  OK  $\rightarrow$  изчаква се няколко минути (докато завърши синтеза)  $\rightarrow$  View reports  $\rightarrow$  OK

**ВНИМАНИЕ:** долу, централно, в таб Log може да наблюдавата съобщенията от синтеза. Най-горе, вдясно на Vivado прозореца ще видите иконка на въртящ се зелен часовник. Докато тя е видима, значи трябва да се изчака.

19. File  $\rightarrow$  Export  $\rightarrow$  Export hardware  $\rightarrow$  Next  $\rightarrow$  Include bitstream  $\rightarrow$  Next  $\rightarrow$  Next  $\rightarrow$  Finish

- 20. Tools → Launch Vitis IDE
- 21. Избира се път до workspace за фърмуерния проект → Launch

**ВНИМАНИЕ:** възможно е да има останали фърмуерни проекти от минали групи. В таб-а Explorer на средата Vitis със задържане на CTRL от клавиатурата изберете с ляв бутон на мишката всички проекти, след което натиснете десен бутон на мишката и Delete. Ако проектите ще се използват, махнете отметката от "Delete project contents on disk (cannot be undone)" и натиснете ОК.

- 22. File → New → Platform project → Platform project name: 06\_spi → Next → таб "Create new platform from hardware" → Browse → избира се пътя до проекта 06\_spi, създаден от Vivado → design\_1\_wrapper.xsa → Open → Finish
- 23. Вляво → Project explorer → избира се 06\_spi → right-click → Build Project.
- 24. File → New → Application project → Next → "Select a platform from repository" → Избира се 06\_spi → Next → Application project name: 06\_spi\_app

```
→ Next → Next → "Hello World" → Finish.
```

- 25. Щраква се двукратно с ляв бутон върху директорията src в проекта  $06\_spi\_app\_system/06\_spi\_app \rightarrow src \rightarrow helloworld.c$
- 26. В текстовия редактор на Vitis се въвежда следната програма [1], [2]:

```
#include <stdio.h>
#include "platform.h"
#include "xil_printf.h"
#include "sleep.h"
#include "xparameters.h"
#include "xscugic.h"
#include "xil exception.h"
#include "xqspips.h"
XScuGic INTCO;
XQspiPs QSPIO;
volatile u8 transmitting data;
void qspi status handler(void *CallBackRef, u32 StatusEvent, unsigned int
ByteCount){
      transmitting data = 0;
}
int main(){
      u8 cmd_buffer[16];
      u8 read_buffer[256];
      XScuGic Config *intc config;
      XQspiPs Config *qspi config;
    init platform();
    print("Starting the SPI Flash example ...\n\r");
    intc config = XScuGic LookupConfig(XPAR PS7 SCUGIC 0 DEVICE ID);
    XScuGic_CfgInitialize(&INTC0, intc_config, intc_config->CpuBaseAddress);
    XScuGic_Connect(&INTCO, XPAR_XQSPIPS_0_INTR, (Xil_ExceptionHandler)
XQspiPs_InterruptHandler, &QSPIO);
    XScuGic_Enable(&INTC0, XPAR_XQSPIPS_0_INTR);
    Xil ExceptionInit();
    Xil ExceptionRegisterHandler(XIL EXCEPTION ID INT, (Xil ExceptionHandler)
XScuGic_InterruptHandler, &INTCO);
    Xil ExceptionEnable();
    qspi config = XQspiPs LookupConfig(XPAR XQSPIPS 0 DEVICE ID);
    XQspiPs CfgInitialize(&QSPI0, qspi config, qspi config->BaseAddress);
    XQspiPs SetStatusHandler(&QSPI0, &QSPI0, (XQspiPs StatusHandler)
qspi status handler);
    XQspiPs_SetOptions(&QSPIO, XQSPIPS_FORCE_SSELECT_OPTION |
XQSPIPS MANUAL START OPTION | XQSPIPS HOLD B DRIVE OPTION);
    XQspiPs SetClkPrescaler(&QSPI0, XQSPIPS CLK PRESCALE 8);
    XQspiPs SetSlaveSelect(&QSPI0);
    memset(read buffer, 0x00, 256);
```

```
cmd_buffer[0] = 0x90;//Read ID command
cmd_buffer[1] = 0x00; //Address byte 0
cmd_buffer[2] = 0x00; //Address byte 1
cmd_buffer[3] = 0x00; //Address byte 2
cmd_buffer[4] = 0x00; //Dummy byte
cmd_buffer[5] = 0x00; //Dummy byte
cmd_buffer[6] = 0x00; //Dummy byte

transmitting_data = 1;

XQspiPs_Transfer(&QSPI0, cmd_buffer, read_buffer, 7);

while (transmitting_data){ }

xil_printf("Flash ID = 0x%02X 0x%02X\n\r", read_buffer[5], read_buffer[6]);

while(1){ }

cleanup_platform();

return 0;
}
```

- 27. Вляво, Project explorer -> избира се 06\_spi\_app\_system -> right-click -> Build project
- 28. Вляво, Project explorer -> избира се 06\_spi\_app\_system -> right-click -> Debug as -> Launch Hardware
- 29. Отваря се терминал в Ubuntu с CTRL + ALT +  $T \rightarrow \Pi$ ише се ls /dev/tty и се натиска tab  $\rightarrow$  "Display all 100 possibilities? (y or n)" въвежда се 'y'  $\rightarrow$  **търси се системния файл, отговарящ на виртуалния RS232 порт** за дебъг съобщения (обикновено ttyUSB1, ВНИМАНИЕ на ttyUSB0 излиза виртуален порт за JTAG дебъгера, който не трябва да бъде отварян).

След като се види номера на виртуалния порт, в същия терминал се стартира RS232 терминал чрез командата:

## cutecom

- 30. В cutecom → Device: избира се съответния порт за дебъг съобщения /dev/ttyUSBx → Settings → 115200-8-N-1, no flow control -> Open
- 31. Във Vitis: натиска се бутон Resume (F8). След това в Cutecom трябва да се изпише:

```
Starting the SPI Flash example ... ^{L_F} [22:43:31:646] ^{C_R} Flash ID = 0x17 0x01 ^{L_F}
```

- 32. За да спрете debug сесията във Vitis, натиснете Disconnect.
- 33. Напишете програма, която прочита JEDEC уникалния номер, 16-битов Device ID и 66-байтов CFI блок с командата RDID.
- 34. Напишете програма, която прочита 128 байта от адрес 0x00.0000 и ги принтира в следния формат:

Starting the SPI Flash example ... '-

- [1] https://xilinx.github.io/embeddedsw.github.io/qspips/doc/html/api/globals\_func.html
- [2] https://github.com/Xilinx/embeddedsw/blob/master/XilinxProcessorIPLib/drivers/qspips/examples/xqspips\_flash\_intr\_example.c

доц. д-р инж. Любомир Богданов, 2024 г.