В програмите на С периферните модули се описват със структури.

На всеки един регистър съответства по една променлива от структурата (тар).

Компилаторът разполага променливите на С структурите на последователни адреси.

За да се съпостави софтуера към хардуера, трябва да са изпълнени условията:

- \*променливите са еднакви по размер с регистрите, към които ще бъдат съпоставени
- \*броят на променливите от С структурата е равен на броя на регистрите от хардуерния модул
- \*адресът на първата променлива от структурата и първия регистър от хардуерния модул съвпадат
- \*разполагането на данните в паметта (endianess) на µPU и генерираните променливи от компилатора трябва да съвпадат



Съпоставяне (тар) на структура към адрес

```
#define IO_A ((my_io_module_t *)0x40000000)
#define IO_B ((my_io_module_t *)0x40000100)
```

IO MODULE A

 0x4000.0000
 IO\_CONTROL\_0

 0x4000.0004
 IO\_CONTROL\_1

 0x4000.0008
 IO\_STATUS

 0x4000.000A
 IO\_IRQ\_STATUS

 0x4000.000E
 IO\_IRQ\_ENABLE

IO MODULE B



След съпоставянето достъпът до регистрите става по следния начин:

//Променяне (запис) на всички битове от контролен //регистър 0

 $IO\_A \rightarrow IO\_CONTROL[0] = 0x4350003F;$ 

//Четене на всички битове от статус регистъра  $uint32\_t$   $io\_stat;$   $io\_stat = IO\_A \rightarrow IO\_STATUS;$ 

```
//Вдигане само на един бит (#4) в логическа 1 от //регистъра за разрешаване на прекъсванията IO_IRQ_ENABLE = IO_IRQ_ENABLE | 0x10;
```

```
//Сваляне само на един бит (#7) в логическа 0 от //регистъра за разрешаване на прекъсванията IO_IRQ_ENABLE = IO_IRQ_ENABLE & ~0x80;
```

//Преобръщане само на един бит (#2) от контролен //регистър 1

 $IO_CONTROL[1] = IO_CONTROL[1] ^ 0x04;$ 

### Съпоставяне на С структури към

адреси

Пример – в библиотеката НАL на STM32L011 се използва съпоставяне на адреси.

B technical reference manual на STM32L011 може бъде намерен списък всички регистри на GPIO модулите. Адресите им се дават като отместване спрямо базов адрес, защото регистрите са еднотипни и използват в няколко GPIO модула, всеки уникален базов адрес.

| Отместване<br>(спрямо<br>базов адрес) | Име на регистър |  |  |  |
|---------------------------------------|-----------------|--|--|--|
| 0x00                                  | GPIOA_MODER     |  |  |  |
| 0x04                                  | GPIOx_OTYPER    |  |  |  |
| 80x0                                  | GPIOA_OSPEEDR   |  |  |  |
| 0x0C                                  | GPIOA_PUPDR     |  |  |  |
| 0x10                                  | GPIOx_IDR       |  |  |  |
| 0x14                                  | GPIOx_ODR       |  |  |  |
| 0x18                                  | GPIOx_BSRR      |  |  |  |
| 0x1C                                  | GPIOx_LCKR      |  |  |  |
| 0x20                                  | GPIOx_AFRL      |  |  |  |
| 0x24                                  | GPIOx_AFRH      |  |  |  |
| 0x28                                  | GPIOx_BRR       |  |  |  |
|                                       |                 |  |  |  |

#### Съпоставяне на С структури към

**адреси**В technical reference manual на STM32L011 може да бъде намерена картата на паметта. По-долу е дадена извадка от Table 3. STM32L0x1 peripheral register boundary addresses<sup>(1)</sup>

Hea

| Bus    | Boundary address          | Size (bytes) | Peripheral                                | Peripheral register map           |
|--------|---------------------------|--------------|-------------------------------------------|-----------------------------------|
|        | 0X5000 1C00 - 0X5000 1FFF | 1K           | GPIOH                                     | Section 8.4.12: GPIO register map |
|        | 0X5000 1400 - 0X5000 1BFF | 2 K          | Reserved                                  | -                                 |
|        | 0X5000 1000 - 0X5000 13FF | 1K           | GPIOE                                     | Section 8.4.12: GPIO register map |
| IOPORT | 0X5000 0C00 - 0X5000 0FFF | 1K           | GPIOD                                     | Section 8.4.12: GPIO register map |
|        | 0X5000 0800 - 0X5000 0BFF | 1K           | GPIO C                                    | Section 8.4.12: GPIO register map |
|        | 0X5000 0400 - 0X5000 07FF | 1K           | GPIOB                                     | Section 8.4.12: GPIO register map |
|        | 0X5000 0000 - 0X5000 03FF | 1K           | GPIOA                                     | Section 8.4.12: GPIO register map |
|        | 0X4002 6400 - 0X4002 FFFF | 49 K         | Reserved                                  | -                                 |
|        | 0X4002 6000 - 0X4002 63FF | 1 K          | AES (Cat. 1, 2<br>and 5 with AES<br>only) | Section 15.7.13: AES register map |
|        | 0X4002 5400 - 0X4002 5FFF | 3 K          | Reserved                                  | -                                 |
|        | 0X4002 4400 - 0X4002 53FF | 3 K          | Reserved                                  | _                                 |

52/59

#### Съпоставяне на С структури към stm32l011xx.h адреси

```
#define PERIPH BASE
                             ((uint32 t)0x40000000U)
                              (PERIPH BASE + 0x10000000U)
#define IOPPERIPH BASE
#define GPIOA BASE
                            (IOPPERIPH BASE + 0x000000000U)
                            (IOPPERIPH BASE + 0x00000400U)
#define GPIOB BASE
                            (IOPPERIPH BASE + 0x00000800U)
#define GPIOC BASE
#define GPIOA
                       ((GPIO TypeDef *) GPIOA BASE)
                       ((GPIO_TypeDef *) GPIOB BASE)
#define GPIOB
                       ((GPIO TypeDef *) GPIOC BASE)
#define GPIOC
typedef struct{
   IO uint32 t MODER;
                           /*!< GPIO port mode register,
                                                                   Address offset: 0x00 */
   IO uint32 t OTYPER;
                            /*!< GPIO port output type register,
                                                                     Address offset: 0x04 */
   IO uint32 t OSPEEDR;
                             /*!< GPIO port output speed register,
                                                                      Address offset: 0x08 */
   IO uint32 t PUPDR;
                           /*! < GPIO port pull-up/pull-down register,
                                                                      Address offset: 0x0C */
   IO uint32 t IDR;
                         /*! < GPIO port input data register,
                                                                 Address offset: 0x10 */
   IO uint32 t ODR;
                          /*! < GPIO port output data register,
                                                                  Address offset: 0x14 */
   IO uint32 t BSRR;
                          /*!< GPIO port bit set/reset registerBSRR,
                                                                     Address offset: 0x18 */
                           /*!< GPIO port configuration lock register,
   IO uint32 t LCKR;
                                                                     Address offset: 0x1C */
                                                                  Address offset: 0x20-0x24 */
53/59
   IO uint32_t AFR[2];
                          /*! < GPIO alternate function register,
   IO uint32 t BRR;
                          /*!< GPIO bit reset register,
                                                               Address offset: 0x28 */
}GPIO TypeDef;
```

### Съпоставяне на С структури към

stm3210xx hal gpio.h адреси void HAL GPIO Init(GPIO TypeDef \*GPIOx, GPIO InitTypeDef \*GPIO Init){ temp = GPIOx->AFR[position >> 3U]; temp &=  $\sim$ ((uint32 t)0xFU << ((uint32 t)(position & (uint32 t)0x07U) \* 4U)); temp |= ((uint32 t)(GPIO Init->Alternate) << (((uint32 t)position (uint32 t)0x07U)\*4U));

GPIOx->AFR[position >> 3U] = temp;

• • • •