

## Проектиране на вградени автомобилни електронни системи

## Лабораторно упражнение №16

Работа с Xilinx Vivado и Vitis. Асиметрична мултипроцесорна система (AMP) с Linux и с baremetal фърмуер.

\_\_\_\_\_

1. В настоящото лабораторно ще се използва пакетът от програми PetaLinux на Xilinx, който има за цел да улесни компилацията на Линукс за вградени многопроцесорни системи върху чип и да модифицира ядрото, така че да се изпълнява на конкретния дизайн.

Изискванията към хардуерът са следните:

- \* един модул от вида троен таймер (triple timer countep TTC);
- \* един модул от вида UART;
- \* контролер за външна оперативна памет;
- \* външна оперативна памет с минимален обем 512 МВ;
- \* енергонезависима памет (QSPI Flash, SD/MMC);
- \* модул Етернет (незадължителен).

За щастие матрицата XC7Z010 поддържа TTC и Етернет, има контролер за външна DDR2 и DDR3 памети. Този чип позволява начално стартиране (boot) от външна QSPI Flash или SD карта. Демо платката Zybo осигурява както външна 512 MB DDR3, така и чип, реализиращ физическия слой на Етернет, а също и куплунг за SD карта. С други думи, платката Zybo е съвместима с PetaLinux.

2. Инсталацията на PetaLinux минава през следните етапи (за Ubuntu 20.04 64-bit):

\*От сайта на Xilinx се сваля последната версия, която за настоящото упражнение е 2023.1. Инсталационният файл се казва:

petalinux-v2023.1-05012318-installer.run

\*Създава се инсталационна директория и се инсталира в нея PetaLinux:

sudo apt install gawk xterm autoconf libtool texinfo (възможно е да има и други, инсталаторът ще ги покаже)

mkdir -p /home/user/programs/PetaLinux

```
sudo chmod 755 ./petalinux-v2023.1-05012318-installer.run md5sum petalinux-v2023.1-05012318-installer.run ( \rightarrow 78fd08837e2d30541190a7ff20988e0f)
```

./petalinux-v2023.1-05012318-installer.run -d /home/user/programs/PetaLinux

Използват се бутони Enter, q, у на клавиатурата за съответно показване, затваряне и приемане на софтуерните споразумения. Ето примерно изпълнение:

```
INFO: Installing PetaLinux...
INFO: Checking PetaLinux installer integrity...
INFO: Installing PetaLinux SDK to "/home/user/programs/PetaLinux/."
INFO: Installing buildtools in
/home/user/programs/PetaLinux/./components/yocto/buildtools
INFO: Installing buildtools-extended in
/home/user/programs/PetaLinux/./components/yocto/buildtools_extended
INFO: PetaLinux SDK has been installed to /home/user/programs/PetaLinux/.
```

\* Експортват се настройките на пакета в терминала:

source /home/user/programs/PetaLinux/settings.sh

\* Проверява се експорта чрез показване на променливата \$PETALINUX

echo \$PETALINUX

Тази команда трябва да върне:

/home/user/programs/PetaLinux

- 3. Превключете джъмпера вдясно на платката **на позиция SD**. Свържете µUSB кабел към PROG/UART USB куплунга. Включете платката от ключа ON/OFF.
- 4. Стартирайте терминал с CTRL + ALT + T и изпълнете командите:

```
source ~/programs/xilinx/Vivado/2022.2/settings64.sh
vivado
```

- 5. Създава се системата от лабораторно упражнение "Многопроцесорна система с персонализиран IP модул на Verilog. Синхронизация чрез прекъсвания.", но със следните разлики:
- \* В блок Zynq7 се оставят отметките на ENET0, USB0 и SD0.
- \* В блок Zynq7 се поставя отметка на Fabric interrupts  $\rightarrow$  PL-PS Interrupt Ports  $\rightarrow$  отметка на IRQ F2P.
- \* Изтрийте concat блока на контролера на прекъсванията на MicroBlaze.
- \* Свържете interrupt 0 на входа към IRQ F2P на ZYNQ7.

- \* Свържете interrupt\_1 на входа към intr[0:0] на AXI Interrupt Controller на MicroBlaze.
- \* Във Vivado  $\rightarrow$  Tools  $\rightarrow$  Settings  $\rightarrow$  IP  $\rightarrow$  Repository  $\rightarrow$  вдясно  $\rightarrow$  IP Repositories  $\rightarrow$  Add  $\rightarrow$  vivado\_workspace/ip\_repo (тази директория се е създала автоматично в миналото упражнение)  $\rightarrow$  би трябвало да се вижда персонализираният модул abs\_gradient\_out\_v1.0  $\rightarrow$  OK  $\rightarrow$  OK. Сега модулът abs\_gradient\_out ще е достъпен в редактора на блоковата схема.
- \* Във Vivado  $\rightarrow$  Flow Navigator  $\rightarrow$  IP Catalog  $\rightarrow$  User Repository  $\rightarrow$  AXI Peripheral  $\rightarrow$  избира се abs\_gradient\_out\_v1.0  $\rightarrow$  Edit in IP Packager  $\rightarrow$  OK  $\rightarrow$  таб Package IP abs\_gradient\_out  $\rightarrow$  Ports and Interfaces  $\rightarrow$  десен бутон върху interrupt\_0  $\rightarrow$  Auto infer single bit interface  $\rightarrow$  Interrupt.

Аналогично се прави за interrupt\_1.

Ако Customization Parameters не е със зелена отметка, избира се Customization Parameters → Merge Changes from Customization Parameters Wizard.

След това, в таб Package IP — abs\_gradient\_out  $\rightarrow$  Review and Package  $\rightarrow$  Re-Package IP  $\rightarrow$  Yes.

Във основното Vivado с блоковата схема, жълта лента  $\rightarrow$  Show IP Status  $\rightarrow$  долу в център, бутон Upgrade selected  $\rightarrow$  Upgrade completed  $\rightarrow$  OK  $\rightarrow$  Generate  $\rightarrow$  OK.

Блоковата схема е показана на следващата страница, а промяната в свързването е показана с оранжево.

6. Вдясно → Diagram → лента с бутони → Validate Design (F6) → "Validation successful. There are no errors or critical warnings in this design."  $\rightarrow$  OK.

В някои версии на Vivado е възможно да се появят предупредителни съобщения, относно отрицателни стойности на параметрите DDR\_DQS\_TO\_CLK\_DELAY\_x, но те могат да се игнорират в конкретния дизайн.

- 7. Централно  $\rightarrow$  в Block design прозореца, натиска се таб-а Sources  $\rightarrow$  Design sources  $\rightarrow$  right-click на design\_1.bd  $\rightarrow$  Create HDL Wrapper (създава VHDL описание на новосъздадената система)  $\rightarrow$  Let Vivado manage wrapper and autoupdate  $\rightarrow$  OK
- 8. Добавя се constraints file, в който ще се опише извеждането на сигналите gpio\_out\_0 и gpio\_out\_1 на изводи съответно V20 и W20, които излизат на JB конектора под имената JB2\_P и JB2\_N.



Вляво  $\rightarrow$  таб Sources  $\rightarrow$  десен бутон върху категорията Constraints  $\rightarrow$  Add Sources  $\rightarrow$  Add or create constraints  $\rightarrow$  Next  $\rightarrow$  Create file  $\rightarrow$  File name: abs\_gradient\_out  $\rightarrow$  OK  $\rightarrow$  Finish.

Отворете категорията Constraints  $\rightarrow$  constrs\_1 (1)  $\rightarrow$  двукратно щракване на abs\_gradient\_out.xdc  $\rightarrow$  въвежда се:

```
#GPIO 0
```

set\_property PACKAGE\_PIN V20 [get\_ports gpio\_out\_0\_0] set\_property IOSTANDARD LVCMOS33 [get\_ports gpio\_out\_0\_0]

## #GPIO 1

set\_property PACKAGE\_PIN W20 [get\_ports gpio\_out\_1\_0] set\_property IOSTANDARD LVCMOS33 [get\_ports gpio\_out\_1\_0]

**ЗАБЕЛЕЖКА:** работната маса с платка Zybo Z7-10 трябва да използва куплунг JC и съответно сигналите gpio\_out\_0\_0 (T11), gpio\_out\_1\_0 (T10).

```
#ZYBO Z7-10, GPIO 0
```

set\_property PACKAGE\_PIN T11 [get\_ports gpio\_out\_0\_0] set\_property IOSTANDARD LVCMOS33 [get\_ports gpio\_out\_0\_0]

## #ZYBO Z7-10, GPIO 1

set\_property PACKAGE\_PIN T10 [get\_ports gpio\_out\_1\_0] set\_property IOSTANDARD LVCMOS33 [get\_ports gpio\_out\_1\_0]

Проверете в design\_1\_wrapper.v дали наистина имената на сигналите са  $gpio\_out\_0\_0$  и  $gpio\_out\_0\_1$ .

9. Вляво  $\rightarrow$  Flow navigator  $\rightarrow$  Generate bitstream  $\rightarrow$  Yes  $\rightarrow$  OK  $\rightarrow$  изчаква се няколко минути (докато завърши синтеза)  $\rightarrow$  View reports  $\rightarrow$  OK

**ВНИМАНИЕ:** долу, централно, в таб Log може да наблюдавата съобщенията от синтеза. Най-горе, вдясно на Vivado прозореца ще видите иконка на въртящ се зелен часовник. Докато тя е видима, значи трябва да се изчака.

10. File  $\rightarrow$  Export  $\rightarrow$  Export hardware  $\rightarrow$  Next  $\rightarrow$  Include bitstream  $\rightarrow$  Next  $\rightarrow$  Next  $\rightarrow$  Finish

\_\_\_\_\_\_

11. Отворете терминал и създайте нова директория:

cd workspaces
mkdir petalinux\_workspace
cd petalinux workspace

Изпълнете командите:

source /home/user/programs/PetaLinux/settings.sh

petalinux-create --type project --template zynq --name 16 linux petalinux

Последната команда трябва да ви върне:

```
INFO: Create project: 16_linux_petalinux INFO: New project successfully created in /home/user/workspaces/petalinux_workspace/16_linux_petalinux След това влезте в директорията:
```

cd 16 linux petalinux

12. Създайте нова конфигурация на Линукс за вашият дизайн, подавайки хардуерното описание design\_1\_wrapper.xsa като параметър:

```
petalinux-config --get-hw-description /home/user/workspaces/vivado workspace/16 linux/design 1 wrapper.xsa
```

В отворилото се меню на menuconfig (син екран) с дясна стрелка изберете Exit → Yes

В това меню се настройват Линукс ядрото, програмата за начално установяване (bootloader), програмите, които ще се включат в Линукс дистрибуцията, build системата и др.

Build системата е Yocto, аналогична на Buildroot.

```
petalinux-build
```

Въоръжете се с търпение – на компютър със 70-Мbit връзка с Интернет, процесор Intel Core i3-10100 (8  $\times$  3.6 GHz), 16 GB DDR3, тази команда отнема 20 минути.

Примерен отговор на командата е:

```
[INFO] Sourcing buildtools
[INFO] Building project
[INFO] Silentconfig project
[INFO] Silentconfig rootfs
[INFO] Generating workspace directory
INFO: bitbake petalinux-image-minimal
                                                                           DBfile:
                 Started
                                     PRServer
                                                          with
/home/user/workspaces/petalinux workspace/16 linux petalinux/build/cache/
prserv.sqlite3, Address: 127.0.0.1:46541, PID: 36742
                                                        100%
                                                                                 1
Loading
                            cache:
I ETA:
        --:--:--
Loaded 0 entries from dependency cache.
                            recipes:
Parsing
                                                         100%
```

#####| Time: 0:02:13 Parsing of 4344 .bb files complete (0 cached, 4344 parsed). 6275 targets, 357 skipped, 1 masked, 0 errors. NOTE: Resolving any missing task queue dependencies uninative NOTE: Fetching binary file:///home/user/workspaces/petalinux\_workspace/16\_linux\_petalinux/components/ yocto/downloads/uninative/ 5fab9a5c97fc73a21134e5a81f74498cbaecda75d56aab971c934e0b803bcc00/x86 64nativesdk-libc-3.8.1.tar.xz;sha256sum=5fab9a5c97fc73a21134e5a81f74498cbaecda75d56aab971c934e0b8 03bcc00 (will check PREMIRRORS first) Initialising tasks: 100% ##| Time: 0:00:06 Checking sstate mirror object availability: Sstate summary: Wanted 1550 Local 0 Mirrors 1396 Missed 154 Current 0 (90% match, 0% complete) WARNING: busybox:do fetch The sig computed be is to

SIGGEN\_LOCKEDSIGS\_t-cortexa9t2hf-neon

NOTE: Executing Tasks NOTE: Tasks Summary: Attempted 4139 tasks of which 3501 didn't need to be rerun and all succeeded.

16146b24d18a0700bfca13cdb5b9e2b8f48fd710c6a24ce7f779c35c33ad65c0, but the sig is locked to c2ac5f0c29da84190d0f46f4f48dcf67ef7255138a4424d0a00004f7f614a942 in

Summary: There was 1 WARNING message.

INFO: Failed to copy built images to tftp dir: /tftpboot

[INFO] Successfully built project

Последният warning може да се пренебрегне (Линуксът ще се стартира от SD карта, а не от мрежата).

13. Разделя се и се форматира картата. Копират се файловете (от top-level директория petalinux\_workspace/16\_linux\_petalinux):

Partition 1 (FAT32)

images/linux/**boot.scr** 

images/linux/**image.ub** 

build/tmp/sysroots-components/zynq\_generic\_7z010/xilinx-bootbin/boot/BOOT.BIN

Partition 2 (ext4)

images/linux/rootfs.tar.gz

на SD карта. Дава се cut на всички файлове от Partition 2, директория rootfs, и се копират с cut/paste едно ниво по-нагоре. Директории ргос и sys няма да може да ги преместите, затова направете празни такива. Изтриите папката rootfs от Partition 2.

Файлът BOOT.BIN съдържа:

- \*First Stage Boot Loader (FSBL), който всъчщност се изпълнява втори след BootROM;
- \*Bistream за програмируемата логика;
- \*Потребителска програма за ARM Cortex A9(0) това може да е U-boot програма за вторично установяване (Second Stage Boot Loader, SSBL) или baremetal фърмуер (.elf) в случай, че не се използва Линукс.

Файлът image.ub съдържа:

Файлът boot.scr е скрипт с команди, които трябва да се изпълнят от U-boot, за да стартират Линукс ядрото.

Файлът rootfs.tar.gz е архив с файловата система, която се използва от потребителя след инициализацията на Линукс.

**ВНИМАНИЕ!** За да може FSBL да зареди U-boot / потребителски фърмуер, във Vivado трябва да е избрана опцията SD0 (двукратно щракване върху Zynq7  $\rightarrow$  Page navigator  $\rightarrow$  MIO Configuration  $\rightarrow$  I/O peripherals  $\rightarrow$  SD0).

- 14. Поставя се SD картата в слот J4 (SD MICRO) от обратната страна на Zybo. Картата трябва да е с пиновете нагоре (обърната).
- 15. От менюто на Ubuntu се избира Cutecom (или gtkterm) и се настройва връзка на /dev/ttyUSB1 с параметри 115200-8-N-1. Рестартира се XC7Z010 с бутон BTN7 на Zybo. Ако компилацията е била успешна, трябва да се види менюто на U-boot, последвано от стартирането на Линукс и команден ред, подканващ за потребителско име. Понеже това е първо стартиране, трябва да се избере парола за администратор на системата.

User: petalinux Pass: <по избор>

16. Разгледайте файловата система с командите:

както и инсталираните програми с:

help

<sup>\*</sup>Линукс ядро;

<sup>\*</sup>дървесни двоични описания (dtb);

<sup>\*</sup>минималистична rootfs файлова система.

За да загасите платката, напишете следната команда преди да премахнете захранването:

```
sudo shutdown -h now
```

17. Тествайте персонализираният IP модул без Линукс (върнете джъмпера JP5 в позиция JTAG) – с baremetal фърмуер.

Въведете в main\_mb.c на микропроцесора MicroBlaze следната програма (този път има само едно прекъсване – от abs\_gradient\_out, сигнал interrupt\_1):

```
#include <stdio.h>
#include <xgpio.h>
#include "xparameters.h"
#include "sleep.h"
#include "xil_exception.h"
#include "xintc.h"
typedef struct {
     UINTPTR BaseAddress; /**< Device base address */</pre>
     /**< Are 2 channels supported in h/w */
     int IsDual;
} abs_gradient_out_t;
XGpio output;
abs gradient out t abs module 0;
XIntc intc 0;
volatile u32 leds state = 0;
void abs_gradient_interrupt_1(void){
     static int flag = 1;
     if(flag){
           flag = 0;
           leds state |= 0x02UL;
           XGpio DiscreteWrite(&output, 1, leds state);
     else{
           flag = 1;
           leds state &= ~0x02UL;
           XGpio DiscreteWrite(&output, 1, leds state);
     }
}
int main(void){
     abs_module_0.BaseAddress = (volatile uint32 t)0x43C00000;
     abs module 0.IsReady = 1;
     abs_module_0.IsDual = 0;
     abs module 0.InterruptPresent = 1;
     XGpio Initialize(&output, XPAR AXI GPIO 0 DEVICE ID);
     XGpio SetDataDirection(&output, 1, 0x0);
```

```
XGpio DiscreteWrite(&output, 1, 0x0f);
      XIntc Initialize(&intc 0, XPAR INTC 0 DEVICE ID);
      XIntc_SelfTest(&intc 0);
      XIntc Connect(&intc 0,
XPAR MICROBLAZE 0 AXI INTC_ABS_GRADIENT_OUT_0_INTERRUPT_1_INTR,
(XInterruptHandler)abs_gradient_interrupt_1, &abs_module_0);
      XIntc_Start(&intc_0, XIN_REAL_MODE);
      XIntc Enable(&intc 0,
XPAR MICROBLAZE 0 AXI INTC ABS GRADIENT OUT 0 INTERRUPT 1 INTR);
      Xil_ExceptionInit();
      Xil_ExceptionEnable();
      Xil ExceptionRegisterHandler(XIL EXCEPTION ID INT,
(Xil ExceptionHandler)XIntc InterruptHandler, &intc 0);
      //Clear the AXI interrupt controller's pending flag
      XIntc Acknowledge(&intc 0,
XPAR MICROBLAZE 0 AXI INTC ABS GRADIENT OUT 0 INTERRUPT 1 INTR);
      usleep(1000000);
      XGpio DiscreteWrite(&output, 1, 0x00);
      while(1){
            leds state |= 0x04UL;
            leds state &= ~0x08UL;
            XGpio DiscreteWrite(&output, 1, leds state);
            usleep(100000);
            leds state &= ~0x04UL;
            leds_state |= 0x08UL;
            XGpio DiscreteWrite(&output, 1, leds state);
            usleep(100000);
      }
      return 0;
}
За ARM Cortex A9 програмата е:
#include <stdio.h>
#include "platform.h"
#include "xil_printf.h"
#include "sleep.h"
volatile uint32 t *abs interrupt = ((volatile uint32 t *)0x43C00000)+11;
int main(){
    init platform();
    print("Starting ...\n\r");
    while(1){
      print("Send interrupt\n\r");
      *abs interrupt = 0x02;
      *abs interrupt = 0x00;
      usleep(1000000);
    }
```

```
cleanup_platform();
return 0;
}
```

18. Заредете Линукс на ARM Cortex A9 и фърмуерът на MicroBlaze едновременно без да използвате Linux firmware опцията [1]. Това означава, че .elf файлът на MicroBlaze трябва да се внедри в bitstream файлът на системата [2]. За целта:

```
* върнете джъмпера JP5 в позиция SD;
```

\* във Vivado  $\rightarrow$  вляво  $\rightarrow$  таб Sources  $\rightarrow$  Design sources  $\rightarrow$  десен бутон  $\rightarrow$  Add sources  $\rightarrow$  Add or create design sources  $\rightarrow$  Next  $\rightarrow$  Add files  $\rightarrow$  укажете пътя до .elf файлът на MicroBlaze

(/home/user/workspaces/vitis\_workspace/16\_linux\_mb\_app/Debug/

16\_linux\_mb\_app.elf) → maxhete otmetkata copy sources into project → Finish;

- \* под design\_1\_wrapper.elf трябва да се появи нова категория ELF, а в нея трябва да се вижда 16\_linux\_mb\_app.elf;
- \* във Vivado  $\rightarrow$  вдясно  $\rightarrow$  Diagram  $\rightarrow$  десен бутон върху блок MicroBlaze  $\rightarrow$  Associate ELF files ...  $\rightarrow$  Design sources  $\rightarrow$  design\_1  $\rightarrow$  microblaze\_0  $\rightarrow$  вдясно има бутон с три точки "..."  $\rightarrow$  избира се 16\_linux\_mb\_app.elf (а не mb\_bootloop\_le.elf)  $\rightarrow$  OK  $\rightarrow$  OK;
- \* във Vivado → вляво → Flow navigator → Generate bitstream → OK → Bitstream generation completed → View Reports → OK;
- \* във Vivado File  $\rightarrow$  Export  $\rightarrow$  Export hardware  $\rightarrow$  Next  $\rightarrow$  Include bitstream  $\rightarrow$  Next  $\rightarrow$  Next  $\rightarrow$  An exported file for this module was found at this location. Do you want to overwrite it?  $\rightarrow$  Yes  $\rightarrow$  Finish;

\* в терминала на PetaLinux →

```
petalinux-config
--get-hw-description=/home/user/workspaces/vivado_workspace/16_linux/
design 1 wrapper.xsa
```

дава се стрелка надясно в menuconfig и се избира Exit.

\* в терминала на PetaLinux →

```
petalinux-build
```

Ако компилацията на Линукс първоначално е отнела 20 минути, то тази стъпка отнема около 3 минути. Копирайте и разархивирайте файловете **boot.scr**, **image.ub**, **rootfs.tar.gz** на SD картата, както преди, след което я върнете в Zybo платката. Рестартирайте или изключете и след това пак включете (power-cycle) платката. Ако всичко е минало успешно, би трябвало да се стартира Линукс и да се виждат мигащите светодиоди от MicroBlaze-a.

\* \* \*

[1]https://github.com/bedik16/PetaLinux

[2]https://www.instructables.com/Flashing-a-MicroBlaze-Program/

доц. д-р инж. Любомир Богданов, 2024 г.