# Algorítmo de Tomasulo Especulativo (Versão 2)

27 de junho de 2018

Disciplina: CES-25

Estudantes: Felipe Guimarães, Felipe Uchida, Dennys e Lucas Jorge

Turma 19

Instituto Tecnológico de Aeronáutica



# I. Objetivo

O objetivo deste projeto é aplicar os conhecimentos adquiridos na disciplina de CES-25 (Arquiteturas para Alto Desempenho). Com isso, foi desnvolvido na primeira parte desse projeto algoritmo de Tomasulo, que simula a realização de instruções paralelamente.

O algoritmo foi implementado usando a Python 3, e a interface gráfica foi desenvolvida com a library PyQt 5. O código desenvolvido pela equipe foi mantido no github (https://github.com/Lucas1Jorge/Speculative\_Tomasulo\_Algorithm).

## II. Descrição

A primeira parte do projeto (Algoritmo de Tomasulo não especulativo) já foi descrita anteriormente e encontra-se documentada (Report\_V1.pdf, no link do github já mencionado).

Nessa nova versão, adiciona-se ao hardware o Buffer de Reordenação:



Illustration 1: Hardware para o Tomasulo com Buffer de Reordenação no canto superior direito

O algorítmo para implementar o ROB (Reorder Buffer) é descrito na imagem abaixo:

| Status                              | Esperar até                                                                                              | Ação ou contabilidade                                                                                                                                                                                                                                                                                                                                                                                              |  |
|-------------------------------------|----------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Emitir<br>todas as<br>intruções     | Estação de reserva (r)<br>e ROB (b) disponíveis                                                          | <pre>if (RegisterStat[rs].Busy)/* instr. grava rs durante execução */     {h ← RegisterStat[rs].Reorder;     if (ROB[h].Ready)/* Instr. já concluída */         {RS[r].Vj ← ROB[h].Value; RS[r].Qj ← 0;}     else {RS[r].Qj ← h;} /* espera por instrução */ } else {RS[r].Vj ← Regs[rs]; RS[r].Qj ← 0;}; RS[r].Busy ← yes; RS[r].Dest ← b; ROB[b].Instruction ← opcode; ROB[b].Dest ← rd;ROB[b].Ready ← no;</pre> |  |
| Operações de FP<br>e armazenamentos |                                                                                                          | <pre>if (RegisterStat[rt].Busy) /* instr. grava rt durante execução */ {h ← RegisterStat[rt].Reorder; if (ROB[b].Ready) /* Instr. já concluída */ {RS[r].Vk ← ROB[h].Value; RS[r].Qk ← 0;} else {RS[r].Qk ← h;} /* Espera por instrução */ } else {RS[r].Vk ← Regs[rt]; RS[r].Qk ← 0;};</pre>                                                                                                                      |  |
| Operações de                        | FP                                                                                                       | RegisterStat[rd].Qi=b; RegisterStat[rd].Busy $\leftarrow$ yes; ROB[b].Dest $\leftarrow$ rd;                                                                                                                                                                                                                                                                                                                        |  |
| Caregamentos                        |                                                                                                          | RS[r].A ← imm; RegisterStat[rt].Qi=b;<br>RegisterStat[rt].Busy ← yes; ROB[b].Dest ← rt;                                                                                                                                                                                                                                                                                                                            |  |
| Armazenamei                         | ntos                                                                                                     | RS[r].A ← imm;                                                                                                                                                                                                                                                                                                                                                                                                     |  |
| Executar<br>Op. de FP               | (Rs[r].Qj = 0) e<br>(Rs[r].Qj = 0)                                                                       | Calcular resultados – operandos estão em Vj e Vk                                                                                                                                                                                                                                                                                                                                                                   |  |
| Load<br>etapa 1                     | (Rs[r].Qj = 0) e não<br>existe nenhum<br>armazenamento anterior<br>na fila                               | $RS[r].A \leftarrow RS[r].Vj + RS[r].A;$                                                                                                                                                                                                                                                                                                                                                                           |  |
| Load<br>etapa 2                     | Etapa 1 de Load<br>concluída e todos os<br>armazenamentos<br>anteriores em ROB têm<br>endereço diferente | Ler de Mem[Rs[r].A]                                                                                                                                                                                                                                                                                                                                                                                                |  |
| Store                               | (Rs[r].Qj = 0) e<br>armazenamento no início<br>da fila                                                   | ROB[h].Address ← RS[r].Vj + RS[r].A;                                                                                                                                                                                                                                                                                                                                                                               |  |
| Gravar,<br>exceto store             | Execução feita em r e<br>CDB disponível.                                                                 | b ← RS[r].Reorder; RS[r].Busy ← mo;<br>∀x(if (RS[x].Qj=b) {RS[x].Vj ← result; RS[x].Qj ← 0});<br>∀x(if (RS[x].Qk=b) {RS[x].Vk ← result; RS[x].Qk ← 0});<br>ROB[b].Value ← result; ROB[b].Ready ← yes;                                                                                                                                                                                                              |  |

| Status       | Esperar até                                                              | Ação ou contabilidade                                                                                                                                                                                                        |
|--------------|--------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Store        | Execução feita em r e (Rs[r].Qk = 0)                                     | ROB[h].Value ← RS[r].Vk;                                                                                                                                                                                                     |
| Consolidação | A instrução está no início<br>do ROB (entrada h)<br>e ROB[h].ready = yes | <pre>d = ROB[h].Dest; /* dest. de registrador, se existir */ if (ROB[h].Instruction==Branch)    {if (branch is mispredicted)    {clear ROB[h], RegisterStat; fetch branch dest;};} else if (ROB[h].Instruction==Store)</pre> |

Illustration 2: Algoritmo para implementar o Buffer de Reordenação

O algoritmo de Tomasulo permite que operações de adição/subtração, multiplicação/divisão e load/store sejam calculadas paralelamente, melhorando o desempenho do processamento. Para operar dessa forma, o hardware contém uma fila de instruções que lê as instruções da memória e redireciona para estações de reserva, que podem ser dos tipos "add\_sub", "mult\_div" ou "load\_store". Como não foi pedido para implementar a divisão, a estação "mult\_div" acabou sendo apenas "mult".

Cada *reservation station* atua como uma queue (no código foi implementada como lista circular FIFO) associada a um hardware que executa (classe *executer*) as instruções, uma por vez. Assim, quando o hardware *executer* está livre (busy == False), a estação de reserva pode mandar a instrução no topo da queue para ser executada. Cada estação de reserva tem seu próprio hardware e pode operar independentemente das outras.

No algoritmo não especulativo, os resultados calculados nos *executers* eram jogados no *common data bus* para serem salvos no banco de registradores. A diferença na versão <u>Especulativa</u> é que, antes de serem salvos nos registradores, os resultados são enviados para o *Reorder Buffer*. Após isso, os resultados só serão salvos de fato nos registradores quando houver certeza de que devem ser salvos. Essa etapa é denominada *Consolidating phase*, e occorre quando não há nenhuma instrução *branch* esperando para ser calculada.

Toda vez que acontecia um *branch* no Tomasulo não especulativo, era necessário esperar seu resultado para saber se o *Program Counter* deveria ler a próxima instrução em sequência ou a instrução do destino para o qual saltaria. Agora, no algoritmo especulativo, assume-se que um caminho mais provável será seguido e processa-se as instruções nesse caminho, porém, guardando os resultados no *ROB* enquanto não se tem certeza de que o caminho seguido foi o correto. Quando o *branch* pendente é calculado, as instruções no *ROB* podem ser consolidadas se a previsão estava correta, ou devem ser apagadas sem ser salvas se a previsão errou.

Para a previsão dos *branches*, utilizou-se um Buffer de Destino de Desvios (*destiny buffer*). Quando um branch é calculado, se o desvio for seguido, adiciona-se o PC de origem do branch no *destiny buffer*, junto com o correspondente destino do desvio. Assim, da próxima vez que aquele mesmo branch aparecer o algoritmo assumirá que deve saltar para o mesmo destino. Na prática, essa suposição é a mais provável devido ao princípio da localidade. Isto é, o código tende a passar várias vezes pelo mesmo lugar, processando algum laço de repetição. Se a previsão de saltar foi incorreta, o par PC origem/ PC destino é apagado do destiny buffer de modo que, se o algoritmo passar novamente pelo branch, ele não saltará a princípio. No código, o *destiny buffer* foi implementado como um dicionário no qual para cada **PC de origem** (key) de um branch correspondia um **PC de destino** (value).

Da forma como foi implementado, considera-se que a ROB pode consolidar instruções paralelamente. Isto é, se  ${\bf k}$  instruções estiverem consecutivamente prontas para serem consolidadas no topo do ROB, as  ${\bf k}$  instruções serão consolidadas.

Assim, era, a princípio, esperado que houvesse uma melhora no desempenho do algoritmo em relação à versão 1, uma vez que não é mais necessário esperar até que um desvio seja calculado para processar as próximas instruções. E ainda, devido ao princípio da localidade, a grande maioria das previsões estára provavelmente correta.

## **III. Resultados Obtidos**

Desenvolveu-se a seguinte interface gráfica para o algorítmo em python, usando a library PyQt5:



Illustration 3: Graphic interface for a set of instructions processing



Illustration 4: ROB graphic Interface

#### **Testes:**

Para testar a exatidão do algoritmo, usou-se o seguinte benchmark, cuja saída era conhecida para uma entrada conhecida:

```
ADDI R1,R0,3
ADDI R2,R0,1
ADDI R4,R0,1
P1:
ADDI R5,R0,1
P2:
MUL R6, R1, R4
ADD R6, R6, R5
SW R2,0(R6)
ADDI R2,R2,1
ADDI R5,R5,1
BLE R5, R1, P2
ADDI R4,R4,1
BLE R4,R1,P1
ADDI R2,R0,0
ADDI R4,R0,1
P3:
MUL R6, R4, R1
ADD R6, R6, R4
LW R6,0(R6)
ADD R2, R2, R6
ADDI R5,R4,1
ADDI R9,R1,1
BEQ R5, R9, P5
P4:
MUL R6, R4, R1
ADD R6, R6, R5
LW R3,0(R6)
MUL R7, R5, R1
ADD R7, R7, R4
LW R8,0(R7)
SW R8,0(R6)
ADD R2,R2,R8
SW R3,0(R7)
ADD R2, R2, R3
ADDI R5,R5,1
BLE R5, R1, P4
ADDI R4, R4, 1
BLE R4, R1, P3
P5:
ADDI R6,R0,0
```

*Illustration 5: benchmark assembly program used to test the outputs of the algorithm* 

Sabe-se que, iniciando o programa colocando em R1 os valores 3, 5 ou 6, deve-se, respectivamente, terminar o programa com os valores 45, 325 e 666 no registrador R2. Tais resultados foram confirmados, conforme as figuras abaixo:

|                | Valor inicial em R1 | Valor Final esperado em R2 |
|----------------|---------------------|----------------------------|
| Configuração 1 | 3                   | 45                         |
| Configuração 2 | 5                   | 325                        |
| Configuração 3 | 6                   | 666                        |

Illustration 6: Configurações a serem testadas: outputs esperados para cada input em R1

Como o algoritmo lê entradas em binário, o benchmark mencionado acima foi convertido para o seguinte formato, que foi o input de fato utilizado nos testes:

```
00100000000000010000000000000011
001000000000001000000000000000001
001000000000010000000000000000001
001000000000010100000000000000001
00000000001001000011000000011000
00000000110001010011000000100000
101011001100001000000000000000000
001000000100001000000000000000001
001000001010010100000000000000001
000111001010000100000000000010000
0010000010000100000000000000000001
000111001000000100000000000001100
0010000000000010000000000000000000
001000000000010000000000000000001
00000000100000010011000000011000
00000000110001000011000000100000
1000110011000110000000000000000000
00000000010001100001000000100000
001000001000010100000000000000001
001000000010100100000000000000001
000101001010100100000000000111000
00000000100000010011000000011000
00000000110001010011000000100000
100011001100001100000000000000000
00000000101000010011100000011000
00000000111001000011100000100000
100011001110100000000000000000000
1010110011001000000000000000000000
00000000010010000001000000100000
1010110011100011000000000000000000
00000000010000110001000000100000
001000001010010100000000000000001
00011100101000010000000001010100
001000001000010000000000000000001
00011100100000010000000000111000
001000000000011000000000000000000
```

Illustration 9: Instruções em binário correspondentes ao programa benchmark mencionado acima (conforme formato requisitado na especificação do projeto).

**Observação:** para alterar o valor inicial de R1, deve-se alterar a constante binária (16 últimos bits) na primeira linha para o valor desejado (completando à esquerda com zeros).

#### Configurações 1, 2 e 3:



Illustration 7 : Valores resultantes de Memória Recentemente Usada, Clock e valores nos Registradores após processar o benchmark para a **Configuração 1** (R1 = 3 no início), **Configuração 2** (R1 = 5 no início) e **Configuração 3** (R1 = 6 no início), respectivamente.

#### Testes 2:

Na especificação do projeto, foi pedido que se testasse mais 3 configurações: colocando o valor inicial de R1 em **10, 15 ou 20**. Para esses testes, obteve-se em R2 os valores finais **5050, 25425 e 80200**, respectivamente, conforme a figura a seguir:

#### Configurações 4, 5 e 6:



Illustration 8: Valores resultantes de Memória Recentemente Usada, Clock e valores nos Registradores após processar o benchmark para a **Configuração 4** (R1 = 10 no início), **Configuração 5** (R1 = 15 no início) e **Configuração 6** (R1 = 20 no início), respectivamente.

Adicionalmente, criou-se um programa que calcula o **MDC** de dois números para testar o algoritmo desenvolvido:

```
#include <stdio.h>
      include <stdlib.h>
    void swap(int* a, int* b) {
        int temp = *a;
        *a = *b;
        *b = temp;
11
    int mdc(int a, int b) {
        if (a == 0 || b == 0) return 0;
        int temp;
        while (b != 0) {
            if (b > a) swap(&a, &b);
            temp = b;
            b = a - b;
21
            a = temp;
22
23
        return a;
24
25
```

Illustration 12: Programa em C para calcular o MDC de dois números

```
00100000000000010000000000111000
                                        ; ADDI R1, R0, 56
00100000000000100000000000110001
                                        ; ADDI R2, R0, 49
00011100010000010000000000011000
                                        ; BLE R2, R1, 24
0000000010000010001000000100000
                                       ; ADD R2, R1, R2
                                       ; SUB R1, R2, R1
00000000010000010000100000100010
00000000010000010001000000100010
                                       ; SUB R2, R2, R1
0000000010000000001100000100000
                                       ; ADD R3, R2, R0
                                       ; SUB R2, R1, R2
00000000001000100001000000100010
00000000011000000000100000100000
                                       ; ADD R1, R3, R0
000101000100000000000000000011100
                                       ; BEQ R2, 28, R0
0000100000000000000000000000001000
                                        ; JMP 8
```

Illustration 15: Equivalente ao programa em C para calcular MDC entre 56 e 49 em binário e linguagem MIPS CES25.2018SE. Os registradores R1 e R2 devem ser inicializados com os dois números para os quais se quer obter o MDC.

|            | Endereço   |    | Valor   |  |
|------------|------------|----|---------|--|
| 24         |            |    |         |  |
| 28         |            |    |         |  |
| 32         |            |    |         |  |
| 36         |            |    |         |  |
|            |            |    | Valor   |  |
| Cloc       | k Corrente | 66 |         |  |
| PC         |            | 68 | 3       |  |
| N.I.C      |            | 41 | 1       |  |
| CPI        |            | 1. | 585     |  |
|            |            |    |         |  |
|            | Qi         |    | Vi<br>0 |  |
|            |            |    |         |  |
| <b>D</b> 2 |            |    | 7       |  |
| R2         |            |    | 0       |  |
| R3         |            |    | 7       |  |
| R4         |            |    | 0       |  |
| R5         |            |    | 0       |  |
| R6         |            |    | 0       |  |
| R7         |            |    | 0       |  |
| R8         |            |    | 0       |  |
| R9         |            |    | 0       |  |
| R10        |            |    | 0       |  |
| D11        |            |    | 0       |  |

Illustration 14: Valores resultantes de Memória Recentemente Usada, Clock e valores nos Registradores após processar o MDC (56, 49). O registrador R1 contém o resultado: 7.

# IV. Comparação entre as versões 1 e 2

Conforme será descrito adiante, o algoritmo de benchmark calcula a soma dos valores de 1 até o valor em R1 ao quadrado. Para isso, ele percorre dois **loops** de ordem 2 em relação ao valor em R1. Como o previsor implementado foi o de 1 bit, a previsão sempre errará no início e no final de cada loop (no início, ela <u>não</u> salta, mas devia saltar; no final, ela salta, mas <u>não</u> devia saltar).

Dessa forma, para R1 = 3, por exemplo, a previsão será incorreta 2 a cada 3 vezes em cada loop interno, e cada loop interno acontece 3 vezes, em 2 partes diferentes dos código, totalizando 12 erros em 18 previsões. Para R1 = 5 tem-se 2 erros a cada 5 previsões nos loops internos, e o restante do raciocínio é análogo. O mesmo vale para os outros valores de R1.

Então, espera-se um ganho de desempenho maior (ou perda menor) quanto maior o valor de R1.

Conforme os valores, já mostrados acima, obtidos quando o algoritmo processava o benchmark com diferentes valores em R1, obtém-se a seguinte comparação em relação aos valores obtidos para os mesmos testes com a versão 1 (Tomasulo não Especulativo):

#### Desempenho relativo entre as versões



Observa-se que, diferente do que era esperado, o desempenho piorou na versão 2. Um motivo para a perda de desempenho no algoritmo especulativo é que, cada vez que se processa um LW, deve-se esperar até que não haja nenhum SW na ROB escrevendo naquela posição de memoria. Isso porque, como a escrita na memória é irreversível, deve-se esperar até que se tenha certeza de que o desvio foi correto para processar essa escrita. Assim, a memória escrita pelo SW só está disponível para o LW após a consolidação. Talvez se houvesse também um buffer de reordenação para a memória isso pudesse ser contornado. Mas isso foge ao escopo deste projeto.

Como será descrito abaixo, na **seção V: Análise do benchmark**, o programa de benchmark envolve um loop de ordem 2 escrevendo uma matriz R1 por R1, e um segundo loop de ordem 2 somando os elementos dessa matriz e, adicionalmente, transpondo a matriz. Nessa operação de transposição, a dependência entre LW e SW mencionada acima ocorre em cada iteração. Por isso ela é impactante no desempenho.

Por outro lado, conforme esperado, quanto maior o valor de R1, menor a perda de desempenho, devido ao aumento da proporção de acertos nos saltos dos loops (erra no início e no

#### V. Análise do benchmark:

O programa de benchmark cria uma matriz quadrada de lado = R1 na memória e preenche ordenadamente as linhas e colunas com os valores de 1 até  $R1^2$ . Em seguida o programa itera a matriz de nível em nível, somando cada elemento (o elemento na diagonal principal, mais os valores acima da diagonal, mais os valores à esquerda da diagonal). Isto é, o programa soma todos os valores de 1 até  $R1^2$ . Desta forma, obtém-se:

```
R1 = 3: 1 + 2 + 3 + ... + 9 = 45
R1 = 5: 1 + 2 + 3 + ... + 25 = 325
...
R1 = 20: 1 + 2 + ... + 400 = (1 + 400) * 400 / 2 = 80200
```

Além de somar os elementos, enquanto itera a matriz o programa faz um swap entre os elementos [i][j] e [j][i]. Isto é, o programa também transpões a matriz inicialmente escrita na memória.

Um equivalente em python foi escrito a partir do Assembly do benchmark dado:

```
memo =
r1 = 3
r2 = 1
              [0] * 4000
     for i in range(1, r1 + 1):
           for j in range(1, r1 + 1):
               memo[i * r1 + j] = r2
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
     for i in range(1, r1 + 1):
          r2 += memo[i * r1 + i]
          for j in range(i + 1, r1 + 1):
               aux = memo[i * r1 + j]
               memo[i * r1 + j] = memo[j * r1 + i]
               r2 += memo[j * r1 + i]
               memo[j * r1 + i] = aux
               r2 += memo[j * r1 + i]
     # r6 = 0
     print(r2)
```

Illustration 15: Equivalente em python para o programa de henchmark



Illustration 16: Matriz criada e transposta na memória para o cálculo do benchmark com R1 = 3 no início.

#### VI. Conclusões

Dessa forma, embora não se tenha atingido o ganho de desempenho buscado na implementação da especulação, acredita-se que o problema esteja não no método, mas nas especificidades do benchmark. Para testes mais conclusivos, o programada deveria ser testado com outros benchmarks. Embora o algoritmo tenha sido testado também com o programa desenvolvido para MDC, esse processamento era curto e não tinha loops suficientes para manifestar diferenças entre as duas versões. Confirmou-se, porém, que maiores valores de R1 ocasionam menor taxa de erro nas previsões e, consequentemente, menor perda de desempenho.

Outra possibilidade de melhoria seria, conforme já mencionado, implementar um análogo ao buffer de reordenação para as modificações na memória (porém, não temos conhecimento da viabilidade teórica dessa implementação).

## VII. Referências

Tutorial de PyQt: https://www.youtube.com/playlist? list=PLQVvvaa0QuDdVpDFNq4FwY9APZPGSUyR4