# Controlador VGA

Metodología de trabajo que se utilizó para construir un controlador VGA en una FPGA de XILINX con lenguaje VHDL.

Este trabajo genera un patrón de video fijo y se realizó en el contexto de la materia de circuitos lógicos programables, maestría en sistemas embebidos de la UBA, año 2020.



# VGA - Video Graphics Array (VGA)

Se denomina así a una matriz de gráficos de vídeo con las siguientes características

- Una pantalla estándar analógica de computadora.
- La resolución 640 × 480 píxeles.
- El conector de 15 contactos D subminiatura.
- La tarjeta gráfica que comercializó IBM por primera vez en 1988.



A partir del VGA, se amplía por otras organizaciones y fabricantes, siguiendo el mismo principio. De esta manera el trabajo sirve para generar otras resoluciones de video como por ejemplo 800x600 (SVGA).



### Señales de sincronismo

En la siguiente imagen se puede ver la relación que hay entre las señales de sincronismo vertical y horizontal. La zona activa es la información que se visualiza en pantalla y las zonas grises corresponde a la información utilizada para sincronizar la imágen.



El sincronismo horizontal está relacionado con la posición en pantalla de las señales de video. Cuando se terminan de mostrar todos los píxeles correspondientes a una fila aparecen 3 tiempos importantes. Primero el Front porch, luego un estado bajo denominado pulso de sincronismo y un último tiempo en alto denominado back porch. En este momento se muestra la información correspondiente a la siguiente fila.

Cuando se completan todas las filas, se produce de manera similar al horizontal, el pulso de sincronismo vertical. Éste marca la frecuencia de muestreo de la pantalla.

# Display Display Front Sync Back Porch Porch Display Display Time Blanking Time

**Horizontal Timing** 

Figure 3. Signal Timing Diagram

# VGA timing

En la siguiente imágen extraída de la página <a href="http://tinyvga.com/vga-timing">http://tinyvga.com/vga-timing</a> se pueden ver los tiempos que deben cumplirse para las diferentes resoluciones de video. En particular se utilizó la de la siguiente imágen.

# VGA Signal 640 x 480 @ 60 Hz Industry standard timing

## **General timing**

| Screen refresh rate | 60 Hz        |
|---------------------|--------------|
| Vertical refresh    | 31.46875 kHz |
| Pixel freq.         | 25.175 MHz   |

### Horizontal timing (line)

Polarity of horizontal sync pulse is negative.

| Scanline part | Pixels | Time [μs]        |
|---------------|--------|------------------|
| Visible area  | 640    | 25.422045680238  |
| Front porch   | 16     | 0.63555114200596 |
| Sync pulse    | 96     | 3.8133068520357  |
| Back porch    | 48     | 1.9066534260179  |
| Whole line    | 800    | 31.777557100298  |

### **Vertical timing (frame)**

Polarity of vertical sync pulse is negative.

| Frame part   | Lines | Time [ms]         |
|--------------|-------|-------------------|
| Visible area | 480   | 15.253227408143   |
| Front porch  | 10    | 0.31777557100298  |
| Sync pulse   | 2     | 0.063555114200596 |
| Back porch   | 33    | 1.0486593843098   |
| Whole frame  | 525   | 16.683217477656   |

Para la implementación en circuito digital se utilizó la información del siguiente cuadro. Se puede ver que las magnitudes correspondientes a la señal horizontal están expresados en pulsos de reloj o también llamado "píxel clock" y, las correspondientes a la vertical en "líneas".

| Clock  | Horizontal (pixel clocks) |                |               | Vertical (rows) |         |                |               | Polarity      |        |        |
|--------|---------------------------|----------------|---------------|-----------------|---------|----------------|---------------|---------------|--------|--------|
|        | Display                   | Front<br>Porch | Sync<br>Pulse | Back<br>Porch   | Display | Front<br>Porch | Sync<br>Pulse | Back<br>Porch | h_sync | v_sync |
| 25.175 | 640                       | 16             | 96            | 48              | 480     | 10 🔻           | 2             | 33            | n      | n      |
| 44.9   | 1024                      | 8              | 176           | 56              | 768     | 0              | 8             | 41            | р      | р      |
| 65     | 1024                      | 24             | 136           | 160             | 768     | 3              | 6             | 29            | n      | n      |
| 234    | 1920                      | 128            | 208           | 344             | 1440    | 1              | 3             | 56            | n      | р      |
| 297    | 1920                      | 144            | 224           | 352             | 1440    | 1              | 3             | 56            | n      | р      |

### Señales de video

Si bien se generan 3 bits para cada señal de video, en las pruebas se utilizó un 1 bits para cada color. En la siguiente imágen se pueden ver los posibles colores que se pueden formar con esta información.



# Descripción del hardware

Se pueden encontrar las siguientes entidades. VGA\_Sync es la que genera los pulsos de sincronismo en base a la señal de reloj. La entidad VGA\_Sync\_MMCM agrega a la anterior un MMCM de la herramienta vivado, para poder escalar el reloj de la placa (125 MHz) a la de pixel que necesitamos (25.175 MHz). La entidad VGA\_RGB es la que genera las señales de video.

Es importante destacar que en la zona fuera de pantalla, estas señales deben ser nulas para no producir ruido o sincronizaciones incorrectas.

Por último, una entidad VGA\_background que corresponde a nuestro circuito completo, es decir al "top level".

A continuación se puede observar el esquemático del RTL (register transfer level)



Reporte de utilización de la herramienta Vivado - Placa ARTY Z-20

### Summary Resource Utilization Available Utilization % 49 53200 LUT 0.09 0.03 FF 37 106400 13 125 10.40 10 MMCM 1 4 25.00 LUT FF 1% 10 10% MMCM 25% 25 50 75 100 0 Utilization (%)

### Simulación

Si bien la síntesis se realizó en la herramienta VIVADO, la mayor parte se pudo desarrollar en el editor de texto VISUAL CODE STUDIO, analizando y compilando con GHDL y GTKWAVE para la visualización de los testbench.

En las siguientes imágenes se pueden observar capturas de los comandos para compilar una entidad con su testbench, elaborar y correr la simulación, como así también capturas de GTKWAVE.









A continuación se muestra una simulación en vivado del bloque final.



# Opciones para utilizar varios bits de video

A continuación se muestran dos ejemplos de cómo proseguir para una señal de video más detallada.



### Imágen extraída de

https://www.researchgate.net/publication/312984160\_FPGA\_Based\_Real\_Time\_Iris\_Recog\_nition\_Signature



Figure 28. Typical Connection Diagram

### Imágen extraída del datasheet

https://www.analog.com/media/en/technical-documentation/data-sheets/ADV7123.pdf