## 1 Gatter

## 1.1 DIN/IEC-Symbole

| freie Symbole   | Schaltsymbole nach<br>DIN 40 700 Teil 14 |          | amerikanische<br>Symbole | logische<br>Darstellung                                 |
|-----------------|------------------------------------------|----------|--------------------------|---------------------------------------------------------|
|                 | seit 1976                                | bis 1976 |                          |                                                         |
| · UND —         | · & —                                    |          |                          | $X_1 \wedge \wedge X_n$                                 |
| ODER            | ·<br>: ≥1                                |          |                          | $X_1 \lor \lor X_n$                                     |
| Anti-<br>valenz | <u>:</u> = 1                             |          |                          | $X_1 \neq \neq X_n$                                     |
| NAND —          | <u>.</u> & —                             |          |                          | $\boxed{ \overline{x_1 \wedge x_2 \wedge \wedge x_n} }$ |
| NOR —           | ·<br>·<br>·<br>≥1                        |          | <u>:</u>                 | $\boxed{ \overline{x_1 \vee x_2 \vee \vee x_n} }$       |
| - Negation -    | 1 - 1                                    |          |                          | X <sub>1</sub>                                          |

- die Negation kann auch am Anfang stehen
- Darstellung der Implekation:



## 1.2 Schaltungsbeschreibung

- $\rightarrow$  Gattercluster zu komplex fuer grosse Schaltungen
- $\rightarrow$  Zusammenfassung einzelner Schaltungen zu neuen Modulen
- → Entstehen eines Hirachiesystems (Abstraktionsebenen): System → Algorithmus → Register-Transfer → Logik → Transistor → Layout

## 1.3 Algorithmische Beschreibung

- strukturelle Beschreibung oft zu komplex fuer grosse Entwuerfe
- Verhalten der Module wird durch eine (imperative) Programmiersprache definiert
- Besonderheiten von Hardware:
  - Funktionen brauchen Zeit
- Funktionen koennen echt parallel laufen
- Kommunikation zwischen Modulen
- zweiwertige Logik nicht ausreichend
- → VHDL (VHSIC hardware description language)