

**Luis Ruiz Moreno**Estructura de computadores

## Práctica 5

Análisis de código C/C++ y memoria caché



## **Ejercicio 1**

Realizar el análisis del código ensamblador generado a partir del código C. Modifique el código con tantos comentarios y normas de estilo como sean necesarios para que se entienda claramente su funcionamiento.

```
int arg = 7;
int fact(int n) {
    int c;
    int result = 1;

    for(c = 1 ; c <= n ; c++)
        result = result ^c;

    return result;
}</pre>
```

A partir del anterior código en C, generamos con la herramienta <a href="https://godbolt.org/">https://godbolt.org/</a> el siguiente código ensamblador:

```
fact:
                a0, .LBB0_4
        blez
                a1, a0
        li
        li
                a0, 1
        li
                a3, 1
.LBB0_2:
                                         # =>This Inner Loop Header: Depth=1
                a0, a0, a3
                a3, a3, 1
        addi
        add
                a4, a1, a3
                a4, a2, .LBB0_2
.LBB0 4:
        li
                a0, 1
        ret
arg:
        .word
.Ldebug_list_header_start0:
                                                 # Version
        .half
                                                 # Address size
        .byte
                4
                0
        .byte
                                                 # Offset entry count
        .word
                .Ldebug_loc0-.Lloclists_table_base0
        .word
                .Ldebug loc1-.Lloclists table base0
        .word
```



```
.Ldebug_loc2-.Lloclists_table_base0
       .word
                                                   # DW LLE offset pair
       .byte
                4
                1
       .byte
       .byte
                90
       .byte
                4
                                                   # DW LLE offset pair
       .byte
                                                   # Loc expr size
                1
       .byte
                90
       .byte
                0
       .byte
                4
       .byte
                17
       .byte
       .byte
                1
                159
       .byte
       .byte
                                                   # Loc expr size
       .byte
                                                   # DW OP reg10
       .byte
                90
       .byte
       .byte
                3
                                                   # Loc expr size
       .byte
                17
       .byte
                1
                159
       .byte
                0
       .byte
       .byte
                4
       .byte
                3
       .byte
                17
       .byte
                1
       .byte
                159
                                                   # DW LLE offset pair
       .byte
                4
       .byte
                1
                                                   # Loc expr size
       .byte
                93
                                                   # DW OP reg13
       .byte
                                                   # Loc expr size
       .byte
                3
                17
       .byte
       .byte
                1
                159
                                                   # DW OP stack value
       .byte
                0
       .byte
Ldebug_list_header_end0:
```

Para que funcione en el simulador Ripes, tengo que modificarlo ligeramente. Para ello distinguimos la sección **.data y .text.** Aparte escribimos el *main program* que llame al procedimiento.

```
.data
n: .word 7

.text
lw a0, n  # call procedure
jal ra,fact
```

```
li a7,1
           # print result
ecall
li a7,10
          # exit
ecall
fact:
        # a0 : n
        # a1 : return value
        # function: powers of 1 (exp=[1,n-1])
                a0, LBB0 4
        blez
        neg
        li
               a2, 1
        li
        li
               a3, 1
LBB0 2:
Header: Depth=1
               a0, a0, a3
        xor
               a3, a3, 1
        addi
               a4, a1, a3
        add
                a4, a2, LBB0 2
        ret
LBB0 4:
        li
                              # return 1
        ret
```

## Ejercicio 2

Primeramente, adjunto el número de ciclos ejecutados por el procesador, aparte de el número de instrucciones por ciclo (CPI).





Para la creación de una gráfica con el número de "misses" vs el número total de accesos a la memoria caché de instrucciones en Ripes, accedemos a la sección de caché. Posteriormente seleccionamos la pestaña de L1 Instr. Cache donde configuraremos la creación de la gráfica.



## Dando el siguiente resultado:



Vemos que a medida que se ejecutan más ciclos de reloj hay una disminución en cuanto a los misses. Este comportamiento se puede deber a que al acceder repetidamente a los mismos datos o instrucciones se almacenan en la caché y reduce la probabilidad de futuros misses.