# 111-2 計算機組織 Final Project: Pipelined CPU Design 報告

### 111 學年度第2 學期

教授:朱守禮 教授 學生/組員:

資訊二甲 10727120 洪錦彤

電資二 11020107 蘇伯勳

電資二 11020137 關翔謙

電資二 11020140 葉柏榆

# 一、背景

此 Final project 為 Midterm project 的拓展,將 ALU 擴增成 Pipelined MIPS-Lite CPU。要求是"add、sub、and、or、srl、slt、addiu、lw、sw、beq、j、multu、maddu、mfhi、mflo、nop"這 16 道指令,最終 multu、maddu 沒做,連帶地也用不到 nfhi、mflo,所以只有實現 12 道指令。ALU 及 Shifter 都請參照期中報告的設計,五個階段若有過多的接線宣告也顯得冗餘,就只在總架構說明一次,在 module 中不再重複。工作分配:洪錦形繪製最終 datapath,蘇伯勳畫 datapath 初稿與撰寫報告,關翔謙跑 ModelSim 測試、debug、產測資、觀測波型,葉柏榆實作。

# 二、方法

(1) 總架構:請參照 mips pipeline.v。



```
參照 datapath, input 為 clk 與 rst,接著宣告一大堆接線,並開始按照
流程執行:
        1. PC:
           Input: clk, rst, 1'b1, pc next
           Output: pc
        2. PCMUX:
           Input: PCSrc, pc incr, MEM b tgt
           Output: branch addr
        3. JMUX:
           Input: MEM Jump, branch addr, MEM jump addr
           Output: pc next
        4. PCADD:
           Input: pc, 32' 4
           Output: pc incr
        5. InstrMem:
           Input: clk, 1'b1, 1'b0, 32'b0, pc
           Output: temp instr
        6. IF ID:
           Input: clk, pc incr, temp instr
           Output: ID pc incr, instr
        7. CTL:
           Input: opcode, funct
           Output: RegDst, ALUSrc, MemtoReg, RegWrite, MemRead,
           MemWrite, Branch, Jump, ALUOp
        8. Reg File:
           Input: clk, WB RegWrite, rs, rt, WB wn, rfile wd
           Output: rfile rd1, rfile rd2
        9. SignExt:
           Input: immed
           Output: extend immed
        10. ID EX:
            Input: clk, ID pc incr, rfile rd1, rfile rd2, extend immed, jump addr,
           shamt, rt, rd, ALUOp, RegDst, ALUSrc, MemRead, MemWrite,
           Branch, RegWrite, MemtoReg, Jump, funct, opcode
           Output: EX pc incr, EX rd1, EX rd2, EX ext, EX jump addr,
           EX shamt, EX rt, EX rd, EX RegDst, EX ALUSrc, EX MemRead,
           EX MemWrite, EX Branch, EX RegWrite, EX MemtoReg,
```

EX Jump, EX ALUOp, EX funct, EX opcode

```
11. BRADD:
   Input: EX pc incr, b offset
   Output: EX b tgt
12. ALUMUX:
   Input: EX_ALUSrc, EX_rd2, EX_ext
   Output: alu b
13. RFMUX:
   Input: EX RegDst, EX rt, EX rd
   Output: rfile wn
14. ALUCTL:
   Input: EX ALUOp, EX funct
   Output: Operation
15. alu:
   Input: EX rd1, alu b, Operation
   Output: alu out, Zero
16. shifter:
   Input: EX rd2, EX shamt, EX funct, rst
   Output: shift out
17. CALMUX:
   Input: EX funct, alu out, shift out
   Output: cal out
18. EX MEM:
   Input: clk, EX pc incr, EX b tgt, cal out, EX rd2, rfile wn, Zero,
   EX MemRead, EX MemWrite, EX Branch, EX RegWrite,
   EX MemtoReg, EX Jump, EX jump addr, EX opcode
   Output: MEM pc incr, MEM b tgt, MEM cal, MEM rd2, MEM wn,
   MEM zero, MEM MemRead, MEM MemWrite, MEM Branch,
   MEM RegWrite, MEM MemtoReg, MEM Jump, MEM jump addr,
   MEM opcode
19. and :
   Input: MEM Branch, MEM zero
   Output: PCSrc
20. DataMem:
   Input: clk, MEM MemRead, MEM MemWrite, MEM rd2, MEM cal
   Output: dmem_rdata
21. MEM WB:
   Input: clk, MEM cal, dmem rdata, MEM wn, MEM RegWrite,
   MEM_MemtoReg
```

Output: WB\_cal, WB\_rd, WB\_wn, WB\_RegWrite, WB\_MemtoReg

#### 22. WRMUX:

Input: WB MemtoReg, WB cal, WB rd

Output: rfile\_wd

接著開始講解設計。

### (2) PC:請參照 reg32.v。

en\_reg 直接塞 1,當 clk 敲起,若 reset 則 0,不然就寫入(所以一直 enable,塞 1 代表)enable。



#### (3) PCMUX:請參照 mux2.v。

二對一多工器,選擇訊號為 PCSrc,輸出為 branch\_addr。當訊號為 x 時輸出 pc\_incr,else 訊號為 1 時輸出 MEM\_b\_tgt,else 輸出 pc\_incr。



### (4) JMUX:請參照 mux2.v。

二對一多工器,選擇訊號為 MEM\_Jump,輸出為 pc\_next。當訊號為 x 時輸出 branch\_addr, else 訊號為 1 時輸出 MEM\_jump\_addr, else 輸出 branch\_addr。



### (5) PCADD:請參照 add32.v。

用於實現 PC+4,輸入就是 pc 和 4,輸出 pc+4 到 pc\_incr。



# (6) InstrMem: 請參照 memory.v。

輸入為 clk ,永遠可讀永不可寫所以直接塞 1 和 0 ,並且用不到 wd 所以塞 0 ; addr 用 pc ,輸出的 rd 為 temp\_instr。當 read enable 或 mem\_array 的 addr~addr+4 有東西時,若 read enable 就依照指定位址抓指令,不然輸出 x ;由於不可寫所以不用管 MemWrite == 1。



### (7) IF\_ID:請參照 IF\_ID.v。

當 clk 敲起時把 pc+4 和指令丢出去。



#### (8) CTL:請參照 control pipeline.v。

輸入為從 instr[31:26]抓的 opcode 和 instr[5:0]的 function,並且當其中一個有東西時進入 switch-case 分成以下 cases: R\_FORMAT(if function!=0, else NOP)、I\_ADDIU、LW、SW、BEQ、J,default 沒實作的的指令,其中的輸出值就照 code 走不贅述。



### (9) Reg File:請參照 reg file.v。

當 clk 敲起時若 write enable 且 WN 不為 0 則將 WD 寫入 file\_array[WN]; 並在 RN1、RN@或 file\_array[RN1]、file\_array[RN2]觸發時若 RN1、RN2==0 則其對應的 RD 寫入 0, else 對應的 RD 寫入 file\_array[對映的 RN]。



#### (10) SignExt:請參照 sign extend.v。

將輸入 immed 的最高位 (第15位元) 複製 16 次銜接原本的 immed 以拓展成 32 位元輸出到 extend immed。



# (11) ID EX:請參照 ID EX.v。

當 clk 敲起將輸入丟出去,詳見上面的總架構或直接看 code。



### (12) BRADD:請參照 add32.v。

將輸入的 EX\_pc\_incr (即 PC+4) 與由 SignExt 拓展的 32 位元 extend\_immed 左移兩位元 (即\*4) 所得之 b\_offset 相加並輸出給 EX\_b\_tgt。



(13) ALUMUX:請參照 mux2.v。

二對一多工器,選擇訊號為 EX\_ALUSrc,輸出為 alu\_b。當訊號為 x 時輸出 EX\_rd2, else 訊號為 1 時輸出 EX\_ext, else 輸出 EX\_rd2。



# (14) RFMUX:請參照 mux2\_5bit.v。

二對一多工器,選擇訊號為 EX\_RegDst,輸出為 rfile\_wn。當訊號為 1 時輸出 EX rd,else 輸出 EX rt。



#### (15) ALUCTL:請參照 alu ctl.v。

輸入 EX\_ALUOp 與 EX\_funct 觸發,以 EX\_ALUOp 選擇 switch-case: 00=>add, 01=>sub, 10=>以 EX funct 選擇 switch-case:

mfhi、mflo、add 為 add,sub 為 sub,and 為 and,or 為 or,slt 為 slt; 兩個 switch-case 的 default 都為 xxx。輸出給 Operation。



(16) alu:請參考 ALU.v、full\_adder.v、alu\_1bit.v、alu\_1bit32th.v、期中報告的這些 module 說明。基本和期中的雷同,都是 1bit full adder => 1bit ALU =>

32bits ALU;不同的地方是多了 Zero,若結果是 0 則 Zero 為 true,設為 1,else 設為 0。輸入為  $EX_rd1$ 、alu\_b、訊號 Operation,輸出 alu\_out(計算結果)和 Zero。







Set(MSB, aka alu\_1bit32th.v only)

(17) shifter:請參照 Shifter.v、期中報告的 module Shifter.v 說明。 設計內容和期中一模一樣不贅述,輸入 EX\_rd2、EX\_shamt、 EX\_funct、rst,輸出到 shift\_out。



# (18) CALMUX:請參照 mux2 cal.v。

二對一多工器,選擇訊號為 EX\_funct,輸出為 cal\_out。當訊號為 2 時輸出 shift\_out,else 輸出 alu\_out。



# (19) EX MEM:請參照 EX MEM.v。

當 clk 敲起把輸入丟出去,詳細請見上面的總架構或直接看 code 不贅述。



#### (20) and :

把 MEM\_Branch 和 MEM\_zero 做 and 運算,丢出到 PCSrc,以實現BEQ 之操作。



#### (21) DataMem:請參照 memory.v。

wd 為 MEM\_rd2, addr 為 MEM\_cal, 輸出 rd 為 dmem\_rdara, 當 clk 敲起且 write enable 時依照位址將 MEM\_rd2 寫入,並在 read enable 時依照位址 讀入到 dmem rdata, else 設為 x。



#### (22) MEM WB:請參照 MEM WB.v。

當 clk 敲起時,將輸入丟出去。詳見上面的總架構或直接看 code。



# (23) WRMUX:請參照 mux2.v。

二對一多工器,選擇訊號為 WB\_MemtoReg,輸出為 rfile\_wd。當訊號為 x 時輸出 WB\_cal,else 訊號為 1 時輸出 WB\_rd,else 輸出 WB\_cal。



### (24) TestBench:請參照 tb Pipeline.v。

timescale 設為 1ns/1ns, clk 最初為 1,每隔 5 延遲反轉; rst 最初為 1,在讀入指令記憶體、資料記憶體、暫存器與 hilo 後延遲 10 再設為 0。當 clk 正緣觸發時,顯示要執行的指令。整支程式透過實例化 mips\_pipeline (稱做 CPU) 傳入 clk 與 rst 執行指令並輸出結果。

# 三、結果



#### CPU 各接口波形圖



### IF/ID Pipeline register



ID/EX Pipeline register



#### EX/MEM Pipeline register

| <b>4</b> .                              | Msgs      |   |  |          |       |          |       |          |          |          |          |         |         |
|-----------------------------------------|-----------|---|--|----------|-------|----------|-------|----------|----------|----------|----------|---------|---------|
| /tb_Pipeline/CPU/MEM_WB/dk              | 1         |   |  |          |       |          |       |          |          |          |          |         |         |
|                                         | xx        |   |  | хX       | Of    | 00       | 12    | 13       | 00       | 12       |          |         |         |
|                                         | XXXXXXXX  |   |  | 00000019 | 00000 |          | 00000 | 00000000 |          | 00000002 | 00000004 | ffffffb |         |
|                                         | XXXXXXXXX |   |  |          | 00000 |          |       |          |          |          |          |         |         |
| /tb_Pipeline/CPU/MEM_WB/RegWrite_in     | x         |   |  |          |       |          |       |          |          |          |          |         |         |
| /tb_Pipeline/CPU/MEM_WB/MemtoReg_in     | x         |   |  |          |       |          |       |          |          |          |          |         |         |
| <u>→</u> /tb_Pipeline/CPU/MEM_WB/wn_out | xx        | _ |  |          | xX    | Of       | 00    | 12       | 13       | 00       | 12       |         |         |
| ★ /tb_Pipeline/CPU/MEM_WB/CAL_out       | XXXXXXXXX |   |  |          | 00000 | 00000003 |       | 00000006 | 00000000 |          | 00000002 | 00000   | ffffffb |
|                                         | XXXXXXXXX |   |  |          |       | 00000001 |       |          |          |          |          |         |         |
| /tb_Pipeline/CPU/MEM_WB/RegWrite_out    | x         |   |  |          |       |          |       |          |          |          |          |         |         |
| /tb_Pipeline/CPU/MEM_WB/MemtoReg_out    | x         |   |  |          |       |          |       |          |          |          |          |         |         |

### MEM/WB Pipeline register

# 四、討論

比起期中,期末的自由度雖然放寬,但是難度卻提升了好幾倍。我們一致認為最困難的地方反而是接線與 datapath 的設計,雖說最後也沒做完。在 module mips\_pipeline 中,可以看到一大堆 wire,目前的版本透過 datapath 畫出來會發現有很多跳線,甚至有些傳到後面幾個階段根本沒有用到。若是設計得好,不僅架構圖好畫,接線明瞭,邏輯清晰,甚至能減少效能,將這個所謂的輕量級 CPU 更加減輕負載,module 也能更少,降低複雜度。

#### 五、結論

透過這次 final project,我們大致了解了 MIPS 指令集架構的 CPU 運作邏輯,並且由 IF、ID、EX、MEM 與 WB 了解了所謂的"pipeline"到底是怎麼一回事。由於時間沒有掌握好,沒有完成 multu 與 maddu,連帶地 mfhi、mflo 也沒有實現,實屬可惜。並且,在實作的過程中,我們發現有很多重複的接線宣告與邏輯判斷。光是多工器,除去 mux2\_mf.v 這個沒有實做 hilo 而無法用到的 module 以外,就有 4 個版本,且在後幾個階段都是等到 clk 敲起把傳入丟出去,那有沒有一個可能,用一個介面達到省略重複部分的效果?否則,在校譽的部分實在是稱不上表現好。

# 六、未來展望

第一個點就是補上 multu 與 maddu 與對應的 mfhi、mflo 的部分。其次,試著以上述提到的「簡化」之思路將 CPU 去除冗餘的部分(像是 Java 的 interface 這種概念)。再來,重新整理 datapath,避免過多的跳線。最後,試著設計一塊 PCB,將這個 MIPS-Lite CPU 真正地實體化,實現所謂工程師的浪漫。若有多餘的時間,還可以將所學整理成筆記發布到 HackMD 上,提供他人學習。