## گزارش کد سوال ۷

برای خواسته های سوال، ۴ ما ول طراحی شده است:

- Register file : این ماژول حاوی ۴ رجیستر ۵۱۲ بیتی به منظور انجام عملیات های ALU است و به آن متصل می شود.
  - این ماژول یک مموری با ۵۱۲ بیت عمق و ۳۲ بیت عرض به ما می دهد که قابلیت خواندن ۱۶ بلاک
     همز مان را دار د
- ALU: این ماژول، محاسبات را انجام می شود، ورودی هایش را از RF می گیرد و خروجی خود را نیز به آن برمیگرداند.
  - CPU: این ماژول هم متصل کننده ی تمام این ماژول هاست و مسئول انجام عملیات های مورد نظر است با توجه به دستورات داده شده.

حال تک تک این ماژول ها را از نزدیک مقایسه می کنیم.

## Register File

```
1 module Register_file #(
2   parameter n=512
3 ) (
4   input wire clk,
5   input wire [n-1:0] input_data1, input_data2,
6   input wire [1:0] instruction, r_in,
7   output reg [n-1:0] output_data, A1, A2, A3, A4
8 );
```

این ماژول شامل یک پارامتر ورودی که سایز ورودی ها را می گوید و همچنین، کلاک، ورودی ها و همچنین دستور مورد نظر و رجیستر مقصد را می گیرد و دیتای خروجی و رجیستر های ۵۹–A1 را به عنوان خروجی در نظر می گیرد.

```
1 localparam LOADD = 2'b11,
2 LOADD2 = 2'b10,
3 LOADS = 2'b00,
4 OUTR = 2'b01;
```

پار امتر های محلی نیز برای تمیز تر شدن کد تعریف کرده ایم که حالات مختلف instruction را پوشش می دهند.

```
always @(negedge clk) begin
if (instruction[1]) begin
A3 <= input_data1;
A4 <= input_data2;
end
else if (instruction == LOADS) begin
case (r_in)
2'b00: A1 = input_data1;
2'b01: A2 = input_data1;
2'b01: A3 = input_data1;
12 endcase
13 end
14 end
15</pre>
```

در این ماژول دو حلقه ی اصلی داریم، یکی برای ورودی ها و یکی برای خروجی، این حلقه برای مقدار دهی رجیسترها بر اساس instruction و r\_in است.

```
1    always @(posedge clk) begin
2    if (instruction == OUTR) begin
3         case (r_in)
4         2'b00: output_data = A1;
5         2'b01: output_data = A2;
6         2'b10: output_data = A3;
7         2'b11: output_data = A4;
8         endcase
9         end
10    end
```

این نیز حلقه ی مربوط به مقدار دهی خروجی است.

```
1 module ALU #(
2  parameter n=512
3 )(
4  input opcode,
5  input wire [n-1:0] input_data1, input_data2,
6  output wire [n-1:0] output_data1, output_data2
7 );
```

این ماژول مسئولیت محاسبات را به عهده دارد، پارامتر n که سایز ورودی است را می گیرد، و سپس opcode که مشخص کننده ی عملیات است و همچنین ورودی ها را می گیرد و خروجی را به صورت low bit و low bit خروجی می دهد.

```
genvar i;
genvar i;
generate
for (i = 0; i < 16; i = i + 1) begin

sssign {output_data2[32*i +: 32], output_data1[32*i +: 32]}

eopcode ?
ssigned(input_data1[32*i +: 32]) + $signed(input_data2[32*i +: 32])
; $signed(input_data1[32*i +: 32]) * $signed(input_data2[32*i +: 32]);
end
endgenerate</pre>
```

در این ماژول از یک حلقه ی genvar استفاده شده است تا به ازای هر ۱۶ بیت ورودی، بخش پرارزش محاسبات را در output\_data2 بریزد و بخش کم ارزش در output\_data1

## Memory

```
1 module Memory_Unit (
2 input wire clk, rst, write_enable, output_enable,
3 input wire [4:0] address,
4 input wire [511:0] input_data,
5 output reg [511:0] output_data
6 );
```

این ماژول از یک فایل مموری استفاده می کند تا حافظه ی ۵۱۲ در ۳۲ را برای ما نگهداری کند. ورودی های آن نیز به شرح تصویر است.

```
1    reg [31:0] memory [0:511];
2    wire [8:0] shift_address;
3    integer i;
4    sssign shift_address = address << 4;</pre>
```

در این ماژول یک آرایه از خانه های ۳۲ بیتی داریم، به همراه آدرس های ۹ بیتی، با این نفاوت که فقط ۵ بیت از ورودی گرفته می شود زیرا ماژول این قابلیت را دارد که ۱۶ خانه ی متوالی را خروجی دهد، پس یک شیبف به چپ نیز مشاهده می شود.

```
1 initial begin
2     $readmemh("input_memory.txt", memory);
3     end
```

این بلاک، مقدار دهی اولیه ی رجیستر ها را بر عهده دارد که از فایل می خواند.

```
1    always @(posedge clk or negedge rst) begin
2         if (~rst)
3          output_data <= {512{1'b0}};
4         else
5         if (output_enable)
6             for (i = 0; i < 16; i = i + 1)
7                output_data[(32*i) +: 32] = memory[shift_address + i];
8         end</pre>
```

در این حلقه، در لبه ی بالارونده ی کلاک، مقدار خروجی مشخص شده توسط آدرس در output data قرار می گیرد.

```
always @(negedge clk) begin
if (write_enable) begin
for (i = 0; i < 16; i = i + 1)
memory[shift_address + i] = input_data[(32*i) +: 32];
swritememh("output_memory.txt", memory);
end
end
end</pre>
```

و این بخش نیز در لبه ی پایین رونده ی کلاک عملیات نوشتن در مموری و فایل را انجام می دهد.

```
1 module CPU(
2 input clk,
3 input [8:0] instruction
4 );
```

ماژول CPU نیز، ماژولی است که تمام ماژول های بالاتر توضیح داده شده درون آن به همدیگر متصل شده اند.

این ماژول مقدار زیادی سیم دارد برای اتصال های داخلی از مموری به RF و ALU، تمامی این سیم ها باید ۵۱۲ بیتی باشند، همچنین برای شکستن دستور به بخش های مختلف، سیم های inst, r1 و addr در نظر گرفته شده اند. سیم های werite\_enable, output\_enable نیز سیگنال های کنترلی مدار هستند که همینجا محاسبه می شوند و در آخر نیز بر اساس دستور تصمیم گرفته می شود که به سیم های temp\_array چه سیمی متصل شود.

پایین تر نیز متصل شدن ماژول ها به یکدیگر مشاهده می شود.