

دانشگاه صنعتی امیرکبیر دانشکده کامپیوتر

## ضرب به روش Co-Design

درس سیستمهای قابل بازپیکربندی

استاد: دکتر مرتضی صاحب الزمانی

## مرحلهی اول پروژه: آشنایی اولیه با ابزار ویوادو

مرحلهی اول پروژه بیشتر برای آشنایی با طرز کار ابزار ویوادو است. در این مرحله، یک سیستم ساده روی ابزار ویوادو پیاده سازی میشود که دو عدد ۴ بیتی را به روش بوث در هم ضرب میکند. از آنجایی که عمل ضرب الگوریتم مشخص دارد، باید https://opencores.org برای آن یک سختافزار مشخص پیادهسازی شود (میتوانید از کدهای متن باز موجود در سایت https://github.com/freecores یا https://github.com/freecores استفاده کنید). بنابراین، ورودیهای ۴ بیتی باید به یک ضرب کننده سختافزاری ارسال شوند و نتیجه باید به پردازنده بازگردانده شود. عملیاتی که به صورت نرمافزاری پیادهسازی میشود بسیار ساده است و شامل انجام عملیات لازم برای فراهم کردن داده و تبادل اطلاعات با سختافزار است.

## مراحل اجرایی پروژه:

برای انجام این بخش همانگونه که در صورت پروژه اشاره شده است بایستی از روش ایجاد یک مجموعه سختافزاری، نرمافزاری همزمان بر روی FPGA استفاده نمود. برد مورد استفاده برای این منظور برد EBAZ4205 میباشد که دارای یک تراشه مرکزی Zynq میباشد.



این برد در حقیقت یک کنترل کننده ماینر مدل Ebit E9+ BTC miner میباشد که به دلیل قدیمی شدن این ماینر به صورت جداگانه به فروش میرسد و با توجه به مشخصات فنی آن قیمت مناسبی دارد. مشخصات اجمالی این برد در ادامه آورده شده است:

- XC7Z010CLG400, Dual Core Cortex A9 @ 666.66MHz and Artix-7 FPGA with 28k LEs
- 256MB DDR3 Dynamic Memory
- 128MB SLC NAND FLASH
- 10/100Mbps Ethernet transceiver: IP101GA
- On Board Switching Power Supply

برای ایجاد پروژه از نسخه Vivado 2022.1 برای طراحی سخت افزار و Vitis 2022.1 برای ایجاد نرمافزار استفاده شده است.

برای بخش ضرب کننده از کدهای آماده استفاده شده است. این کد از سایت github دانلود شده است. این کد طبق توضیحات آن یک ضرب کننده بوث برای اعداد علامت دار با فرمت متمم دو میباشد. تعداد بیتهای ورودی این ضرب کننده در داخل کد قابل تنظیم میباشد. به دلیل اینکه دامنه اعداد ۴ بیتی به نسبت کوچک است ورودیها را بدون علامت در نظر می گیریم اما در صورت نیاز به علامتدار بودن نیز مراحل کار چندان تفاوتی نخواهد داشت. با توجه به اینکه تعداد ورودیها در کد قابل تنظیم است، تعداد ورودی را برابر با ۵ قرار میدهیم که یک بیت برای علامت بوده و به همین دلیل استفاده نمی گردد. پس از تنظیم پارامترهای کد یک شبیه سازی از کد انجام می گردد و نتایج مورد بررسی قرار می گیرد. برای این منظور یک بلاک

برای این منظور ایجاد می گردد و سپس Wrapper مربوطه آن توسط نرمافزار ایجاد می شود.



سپس با چند مقدار نتیجه بلاک مورد بررسی قرار می گیرد، به عنوان مثال نتیجه ضرب ۸ در ۹ در تصویر زیر نمایش داده شده است :



پس از بررسی عملکرد صحیح کد ضرب کننده قسمت مربوط به سختافزار را ایجاد مینماییم. در این بخش با توجه به وجود هسته پردازشی سخت ARM ، از این پردازنده به عنوان قسمت پردازشی نرمافزار استفاده می گردد. در قسمت پیکربندی با توجه به سادگی برنامه مورد نظر نیازی به فلش، رم خارجی DDR و کارت حافظه نمی باشد و تنها نیاز به فعال نمودن USART1

-

<sup>&</sup>lt;sup>1</sup> - https://github.com/gustavohb/booth-multiplier

میباشد که با توجه به شماتیک برد به پایههای ۲۴ و ۲۵ بخش MIO متصل شده است. لذا این بخش در تنظیمات Zynq فعال می گردد.



همچنین با توجه به نیاز به ارتباط با ماژول ضرب کننده این بخش به بلوک دیاگرام اضافه می شود و با استفاده از AXI GPIO ها ورودی و خروجیهای مورد نیاز ماژول ضرب کننده ایجاد می گردد. پس از این مرحله با استفاده از ابزار Automation نرمافزار ارتباطات مورد نیاز به طور خود کار ایجاد می گردد. بایستی توجه داشت از آنجا که پورتهای ماژول ضرب کننده به صورت ورودی و یا خروجی هستند، GPIO ها نیز در طراحی سخت افزار به صورت ورودی و خروجی یک طرفه تنظیم می گردند، این امر در بخش نرمافزار ارتباط ساده تری را ایجاد خواهد کرد. به عنوان مثال تنظیمات GPIO مربوط به خروجی ماژول ضرب کننده به صورت زیر می باشد:



همچنین برای جلوگیری از ایجاد Warning در خصوص پهنای گذرگاههای ارتباطی نیز از بلوک Slice استفاده شده است. طراحی سختافزار نهایی به صورت زیر میباشد:



پس از این مرحله با استفاده از Generate Bitstream فایل Bitstream ایجاد شده و با استفاده از Generate Bitstream و انتخاب گزینه Include Bitstream فایل XSA را برای استفاده در برنامه Vitis جهت استفاده بخش نرمافزار ایجاد مینماییم.



برای ایجاد بخش نرمافزار از بسته Vitis استفاده می گردد. پس از باز نمودن این نرمافزار با استفاده از بخش Application Project و وارد نمودن فایل XSA مرحله قبلی یک پروژه نرمافزاری برای اجرا بر روی سختافزار مرحله قبلی ایجاد می گردد. در انتهای ابزار کمک کننده گزینه برنامه Hello World نمونه جهت کمک به تست کلیه موارد تا کنون انتخاب می گردد. سپس کل پروژه Build می گردد و پس از اضافه کردن محیط اجرای مناسب در بخش Run و اتصال برد به سیستم با استفاده از Xilinx Platform Cable II برنامه به FPGA منتقل شده و بر روی آن اجرا می گردد. در زیر نحوه تنظیم اجرا آورده شده است:



در صورت اجرای صحیح متن Hello World در رابط ترمینال نمایش داده می شود. از برنامه Hterm به عنوان رابط ترمینال برای ارتباط با سخت افزار استفاده شده است. در صورت اجرای صحیح این برنامه تغییر یافته و برنامه نهایی ایجاد می گردد. در ابتدا با استفاده از فایل "xparameters.h" آدرسهای رابطهای GPIO استخراج می گردد. این آدرسها در تعاریف زیر قرار گرفته اند:

#define XPAR\_AXI\_GPIO\_0\_BASEADDR 0x41200000
#define XPAR\_AXI\_GPIO\_1\_BASEADDR 0x41210000
#define XPAR\_AXI\_GPIO\_2\_BASEADDR 0x41220000

این آدرسها بایستی با موارد نمایش داده شده در نرمافزار Vivado یکسان باشند :



با تغییر برنامه Hello World برنامه ای به صورت زیر ایجاد می گردد که پس از گرفتن ورودیها از کاربر و بررسی بودن آنها در محدوده صحیح با استفاه از دستور Xil\_Out8 مقادیر خوانده شده از ورودی به GPIO ها انتقال می یابد و با استفاده از Xil\_In8 نتیجه حاصله از ضرب کننده سخت افزاری خوانده می شود

```
#include <stdio.h>
#include "platform.h"
#include "xil_printf.h"
#include "xgpio.h"
#include "xparameters.h"
int main()
      long int delay;
      unsigned int a=0,b=0;
      unsigned int ps_mul=0;
      unsigned int pl mul=0;
      init platform();
   xil_printf("This Is the Booth Multiplier Using PS-PL Communication \n\r");
   while(1)
      xil_printf("\n**********************************;
      do
      {
            xil_printf("\nEnter The First No between 0 to 15 : \n");
            scanf("%u",&a);
      while(a<0 || a>16);
      do
      {
            xil_printf("\nEnter The Second No between 0 to 15 : \n");
            scanf("%u",&b);
       while(b<0 || b>16);
       Xil Out8( XPAR AXI GPIO 0 BASEADDR, (unsigned char)a);
       Xil Out8( XPAR AXI GPIO 1 BASEADDR, (unsigned char)b);
      xil_printf("\nThe Result of %u x %u = \n",a,b);
      xil_printf("\nPS : ");
      ps mul=a*b;
      xil_printf("%u",ps_mul);
      xil_printf("\nPL : ");
      pl_mul= Xil_In8( XPAR_AXI_GPIO_2_BASEADDR);
      xil_printf("%u",pl_mul);
      for(delay=0;delay<1000000;delay++);</pre>
   cleanup_platform();
   return 0;
}
ارتباط با GPIO ها با توابع Xilinx برای AXI GPIO نیز امکان پذیر است اما به دلیل تنظیم در بخش سختافزار و سادگی
                                 روش ارتباط مستقيم طبق Datasheet مربوط به IP استفاده شده است.
```

در نهایت نتایج حاصل از ضرب در قسمت پروسسور و سختافزار در دو متغیر ps\_mul و ps\_mul ذخیره می گردد و در خروجی برای مشاهده کاربر انعکاس می یابند. نتیجه یک اجرا در زیر آورده شده است. در این مثال دو عدد 17 و 17 به سیستم داده شده است.



در شکل زیر لوازم مورد استفاده برای ایجاد پروژه نمایش داده شده است:

