







اصول سیستمهای کامپیوتری

جلسه سوم: مدارات ترکیبی (Combinational Logic)

مدرس: دکتر محمد حسن شیرعلی شهرضا







## معرفی درس

#### اصول سیستمهای کامپیوتری

جلسه سوم: مدارات ترکیبی (Combinational Logic)

#### فهرست مطالب:

- تعریف مدارات ترکیبی
- نیم جمع کننده (Half Adder)
- تمام جمع كننده (Full Adder)
  - کد گشا (Encoder)
  - کد گذار (Decoder)
  - مالتي پلكسر (Multiplexer)

این جلسه مطابق با بخش های ۱-۵ و ۲-۲ و ۲-۳ از کتاب مانو است





## دسته بندي مدارات منطقي

#### مدارات ترکیبی (Combinational Logic)



در مدارات ترکیبی، خروجی در هر لحظه فقط تابع ورودی در همان لحظه میباشد به عبارت دیگر سیستم حافظه ندارد

#### مدارات ترتیبی (Sequential Logic)

در مدارات ترتیبی،

خروجی علاوه بر ورودی در همان لحظه به ورودیهای قبلی نیز وابسته میباشد یعنی سیستم دارای حافظه است و وضعیت سیستم حفظ میشود





### مدارات تركيبي

یک مدار ترکیبی با تعدادی دروازه منطقی ساخته شده و تعدادی ورودی و تعدادی خروجی دارد

هر کدام از خروجیها را میتوان توسط یک رابطه جبر بول بر اساس ورودیها نوشت

همچنین می توان عملکرد یک مدار ترکیبی را با جدول درستی نشان داد





# مراحل طراحی یک مدار ترکیبی

#### • طراحی شامل مراحل زیر است:

- ١ تعريف دقيق مساله
- ۲- مشخص کردن تعداد ورودیها و خروجیها
- ۳- نام گذاری ورودیها و خروجیها (معمولا با استفاده از حروف)
  - ۴- بدست آوردن جدول درستی مدار
  - $\Delta$  ساده کردن تابع مربوط به هر خروجی  $\Delta$ 
    - ۶– رسم مدار





## اهداف طراحي

#### • در طراحی موارد زیر مورد نظر است

- ۱- استفاده از حداقل سخت افزار (حداقل مدار مجتمع)
  - ۲ حداقل زمان تاخیر در مدار
    - ۳ حداقل اتصالات





#### نیم جمع کننده (Half Adder)

#### • نیم جمع کننده

مدار ترکیبی که جمع دو بیت را انجام میدهد A و B ورودیهای مدار و S حاصل جمع و C بیت نقلی میباشد



| А | В | C<br>(Carry) | S<br>(Sum) |
|---|---|--------------|------------|
| 0 | 0 | 0            | 0          |
| 0 | 1 | 0            | 1          |
| 1 | 0 | 0            | 1          |
| 1 | 1 | 1            | 0          |





## نيم جمع كننده (Half Adder)

| А | В | C<br>(Carry) | S<br>(Sum) |
|---|---|--------------|------------|
| 0 | 0 | 0            | 0          |
| 0 | 1 | 0            | 1          |
| 1 | 0 | 0            | 1          |
| 1 | 1 | 1            | 0          |





### تمام جمع کننده (Full Adder)

#### • تمام جمع كننده

مدار ترکیبی که جمع دو بیت و بیت نقلی مرحله قبلی را انجام میدهد. A و مدار،  $C_{\mathrm{out}}$  بیت نقلی مرحله قبل، S حاصل جمع و  $C_{\mathrm{out}}$  بیت نقلی خروجی میباشد



| $C_{in}$ | А | В | C <sub>out</sub> | S(Sum) |
|----------|---|---|------------------|--------|
| 0        | 0 | 0 | 0                | 0      |
| 0        | 0 | 1 | 0                | 1      |
| 0        | 1 | 0 | 0                | 1      |
| 0        | 1 | 1 | 1                | 0      |
| 1        | 0 | 0 | 0                | 1      |
| 1        | 0 | 1 | 1                | 0      |
| 1        | 1 | 0 | 1                | 0      |
| 1        | 1 | 1 | 1<br>نگاه سنعتی  | دانهٔ  |



## تمام جمع کننده (Full Adder)

В

0

0

S(Sum)

0

 $C_{in}$ 



$$S = C_{in} \overline{AB} + \overline{C_{in}} \overline{AB} + C_{in} AB + C_{in} AB$$

$$=C_{in}(\overline{AB}+AB)+\overline{C_{in}}(\overline{AB}+A\overline{B})$$

$$=C_{in}(\overline{A \oplus B}) + \overline{C_{in}}(A \oplus B)$$

$$= C_{in} \oplus A \oplus B$$

|                   | 0  | 0  | 1     | 0 |
|-------------------|----|----|-------|---|
|                   | 0  | 1  | 0     | 0 |
| _                 | 0  | 1  | 1     | 1 |
| B                 | 1  | 0  | 0     | 0 |
|                   | 1  | 0  | 1     | 1 |
|                   | 1  | 1  | 0     | 1 |
|                   | 1  | 1  | 1     | 1 |
|                   | AB |    |       |   |
| $\mathbf{C}_{in}$ | 00 | 01 | 11 10 | ) |

| AB              |    |    |    |    |
|-----------------|----|----|----|----|
| C <sub>in</sub> | 00 | 01 | 11 | 10 |
| 0               | 0  | 0  | 1  | 0  |
| 1               | 0  | 1  | 0  | 1  |

$$C_{out} = AB + C_{in}A + C_{in}B$$

| <b>\AB</b> | )  |    |    |    |
|------------|----|----|----|----|
| $C_{in}$   | 00 | 01 | 11 | 10 |
| 0          | 0  | 0  | 1  | 0  |
| 1          | 0  | 1  | 1  | 1  |

Or

$$C_{out} = AB + C_{in}(A \oplus B)$$





## تمام جمع كننده (Full Adder)





# جمع کننده چهار بیتی







### تفريق كننده . جمع كننده

- برای تفریق B از A
- B (مكمل B) را با A جمع مي كنيم





#### کد گشا (Decoder)

#### • كدگشا

کدگشا یک مدار ترکیبی است که n ورودی و حداکثر  $2^n$  خروجی دارد متناسب با ورودیها، هر لحظه فقط یک خروجی فعال است



| A1 | AO | D3 | D2 | D1 | DO |
|----|----|----|----|----|----|
| 0  | 0  | 0  | 0  | 0  | 1  |
| 0  | 1  | 0  | 0  | 1  | 0  |
| 1  | 0  | 0  | 1  | 0  | 0  |
| 1  | 1  | 1  | 0  | 0  | 0  |





## کدگشای ۲ به ۴



| A1 | AO | D3 | D2 | D1 | DO |
|----|----|----|----|----|----|
| 0  | 0  | 0  | 0  | 0  | 1  |
| 0  | 1  | 0  | 0  | 1  | 0  |
| 1  | 0  | 0  | 1  | 0  | 0  |
| 1  | 1  | 1  | 0  | 0  | 0  |

$$D_0 = A_1 A_0$$

$$D_0 = \overline{A_1} \overline{A_0}$$

$$D_1 = \overline{A_1} A_0$$

$$D_2 = A_1 \overline{A_0}$$

$$D_2 = A_1 \overline{A_0}$$

$$D_3 = A_1 A_0$$





### کدگشای ۲ به ۴ با دروازه NAND







## **کدگشای ۳ به ۸ با ورودی فعال ساز**

#### جدول درستی (Truth Table)

| Е | A2 | A1 | AO | D7 | D6 | D5 | D4 | D3 | D2 | D1 | DO |
|---|----|----|----|----|----|----|----|----|----|----|----|
| 0 | Х  | Χ  | X  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |
| 1 | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  |
| 1 | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  |
| 1 | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  |
| 1 | 0  | 1  | 1  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  |
| 1 | 1  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  |
| 1 | 1  | 0  | 1  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  |
| 1 | 1  | 1  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  |
| 1 | 1  | 1  | 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |





## **کدگشای ۳ به ۸ با ورودی فعال ساز**





### توسعه كدكشاها



می توان با ترکیب دو یا چند کدگشای دارای ورودی فعالساز، یک کدگشای بزرگتر ساخت، مثلا با ترکیب دو کدگشای ۲ به ۴ می توان یک کدگشای ۳ به ۸ ساخت





# (EnCoder) کدگذار

#### • کدگذار

كدگذار عمل عكس كدگشا را انجام ميدهد

کدگذار یک مدار ترکیبی است که حداکثر  $2^n$  ورودی و n خروجی دارد خطوط خروجی کد دودوئی متناظر با ورودیها میباشد.





# كدگذار ۴ به ۲

| D3 | D2 | D1 | D0 | A1 | AO |
|----|----|----|----|----|----|
| 0  | 0  | 0  | 1  | 0  | 0  |
| 0  | 0  | 1  | 0  | 0  | 1  |
| 0  | 1  | 0  | 0  | 1  | 0  |
| 1  | 0  | 0  | 0  | 1  | 1  |

$$A0 = D1 + D3$$

$$A1 = D2 + D3$$

کد گذار ۴ به ۲ را می توان با دو دروازه OR پیاده سازی کرد

$$\begin{array}{c} D_1 \\ D_2 \end{array} \longrightarrow \begin{array}{c} A_0 \\ D_4 \end{array} \longrightarrow \begin{array}{c} D_3 \\ D_4 \end{array} \longrightarrow \begin{array}{c} A_1 \\ \end{array}$$



# کدگذار ۸ به ۳

| D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 | A2 | A1 | AO |
|----|----|----|----|----|----|----|----|----|----|----|
| 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  |
| 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 1  |
| 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 1  | 0  |
| 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 1  | 1  |
| 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 1  | 0  | 0  |
| 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 1  |
| 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 1  | 0  |
| 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 1  | 1  |

$$A0 = D1 + D3 + D5 + D7$$

$$A1 = D2 + D3 + D6 + D7$$

$$A2 = D4 + D5 + D6 + D7$$

کد گذار ۸ به ۳ را می توان با سه دروازه OR پیاده سازی کرد



## مالتى پلكسر (Multiplexer)

#### • مالتى پلكسر









# (4 to 1 Multiplexer) امالتی پلکسر ۴ به 1

جدول مالتی پلکسر ۴ به ۱ به صورت زیر است



| S1 | SO | F  |
|----|----|----|
| 0  | 0  | AO |
| 0  | 1  | A1 |
| 1  | 0  | A2 |
| 1  | 1  | A3 |





# نمودار مالتی پلکسر ۴ به ۱





# مالتی پلکسر 4 به ۱ با فعال ساز

جدول مالتی پلکسر ۴ به ۱ با ورودی فعال ساز به صورت زیر است



| En | S1 | S0 | F  |
|----|----|----|----|
| 0  | X  | X  | 0  |
| 1  | 0  | 0  | AO |
| 1  | 0  | 1  | A1 |
| 1  | 1  | 0  | A2 |
| 1  | 1  | 1  | A3 |





# 4 مالتي پلکسر ۲ به ۱ مجتمع

معمولا ۴مالتی پلکسر ۲ به ۱ با ورودی فعال ساز در یک مدار مجتمع قرار داده میشوند



| En | SEL | F[3:0] |
|----|-----|--------|
| 0  | X   | 0000   |
| 1  | 0   | A[3:0] |
| 1  | 1   | B[3:0] |





# مدار ۴ مالتی پلکسر ۲ به ۱ مجتمع





#### ۱ – کنکور کارشناسی ارشد – ۱۳۷۹

۱۱ – تابع خروجی برای مدار روبرو به چه صورت است؟



$$F(x_{r},x_{r},x_{r},x_{1}) = \sum m(1,7,7,0,9,7,11,17,10) (1$$

$$F(x_{\uparrow},x_{r},x_{\uparrow},x_{\downarrow}) = \sum m(1,\uparrow,\Delta,9,1\circ,11,17,17,1\Delta) (\Upsilon$$

$$F(x_{\uparrow},x_{\uparrow},x_{\uparrow},x_{\downarrow}) = \sum m(\cdot,\uparrow,\uparrow,0,\varsigma,\lor,\downarrow,\downarrow,\downarrow,\downarrow) ($$

$$F(x_{t},x_{t},x_{t},x_{t}) = \sum m(1,7,7,7,4,0,7,11,17,10) (f$$





#### ۲- کنکور کارشناسی ارشد - ۱۳۸۰

١٠- مدار زير، پيادهسازي كدام رابطه است؟



$$f(a,b,c,d) = \sum 0,1,3,5,7 \qquad (\ f(a,b,c,d) = \sum 1,3,5,7,11,15 \ (\ f(a,b,c,d) = \sum 0,3,4,9,13,15 \ (\ f(a,b,c,d) = \sum 0,3,5,7,13,15 \ (\ f(a,b,c,d) = \sum 0,3,5,7,13) \ (\ f(a,b,c,d) = \sum 0,3,5,7,13,15 \ (\ f(a,b,c,d) = \sum 0,3,5,7,13) \ (\ f(a,b,c,d) = \sum 0,3,5,7$$



#### ۳- کنکور کارشناسی ارشد - ۱۳۸۲









#### ۴ کنکور کارشناسی ارشد - ۱۳۸۳





$$w = \bar{b}c$$
 (1

$$w = b \oplus c$$
 (Y

$$w = \overline{b \oplus c}$$
 ( $\Upsilon$ 

$$w = \bar{b} + \bar{c}$$
 (\*





### منابع



در تهیه این پاورپوینت از منابع زیر استفاده شده است:

۱- امیر صادقی - معماری سیستمهای کامپیوتری - نوشته موریس مانو - مرکز نشر دانشگاهی - چاپ اول ۱۳۷۴ - چاپ پنجم - ۱۳۸۴

/معماری-سیستمهای-کامپیوتری/https://iup.ac.ir/product

۲- مجموعه سوالات کنکور کارشناسی ارشد

http://sharif.edu/~ghodsi/grad-exams/index.html

