# گزارش پروژه پایانی درس مدارهای منطقی برنامه پذیر

استاد شريفيان

مهندس غضنفري

مهدی قصاب ۹۷۲۳۵۰۵

علیرضا علیزاده ۹۵۲۳۰۸۷

# فهرست

| ٣  | بخش اول : توضیح کد متلب                                              |
|----|----------------------------------------------------------------------|
| ۵  | بخش دوم : توضيح ساختار FPGA                                          |
| ۵  | بخش سوم : توضیح کد average.vhd                                       |
| ۵  | ورودی ها و خروجی های کامپوننت                                        |
| ۶  | ه State                                                              |
| ۶  | Ram ها                                                               |
| ۶  | Register ها و signal ها                                              |
| ٧  | الله Constant                                                        |
| ٨  | Process مربوط به رجيسترها و حافظه ها                                 |
| ١. | Process مربوط به عملیات های هر state                                 |
| ١٣ | بخش چهارم : توضیح کد edge.vhd                                        |
| 14 | بخش پنجم : توضیح کد average_tb.vhd و خروجی آن                        |
| 14 | تعریف کامپوننت ها و عملیات portmap                                   |
| 14 | ساخت کلاک                                                            |
| ۱۵ | دادن پیکسل های به صورت متوالی به ورودی کامپوننت ها و دریافت خروجی ها |
| 18 | تغییرات سیگنال های خروجی و سیگنال های میانی                          |
| ١٧ | بخش ششم : مقایسه خروجی متلب و FPGA                                   |

# بخش اول: توضيح كد متلب

• گام اول : تنظیمات اولیه هر کد متلب

```
clc;
clear
close all
```

• گام دوم: تعریف فیلترها

B و G و R گام سوم: دریافت عکس مورد نظر به صورت آرایه و تبدیل آن به آرایه های دو بعدی G و img = imread('image.jpg');

```
R_img = img(:,:,1);
G_img = img(:,:,2);
B_img = img(:,:,3);
```



• گام چهارم: اعملال هر دو فیلتر average و average به سه آرایه دو بعدی قسمت قبل average R = uint8(filter2(average filter, R img));

```
edge R = uint8(filter2(edge filter, R img));
average G = uint8(filter2(average filter, G img));
edge G = uint8(filter2(edge_filter,G_img));
average B = uint8(filter2(average filter, B img));
edge B = uint8(filter2(edge filter, B img));
                        • گام پنجم : تلفیق نتایج قسمت قبل به یک آرایه سه بعدی
average img = cat(3, average R, average G, average B);
edge img = cat(3, edge R, edge G,edge B);
    • گام ششم : چاپ تصاویر نهایی شامل تصویر اصلی، تصویر خروجی فیلتر average و تصویر
                                               خروجی فیلتر edge
subplot(2,3,1);
imshow(img);
title('Image')
subplot(2,3,2);
imshow(average img);
title('Average')
subplot(2,3,3);
imshow(edge img);
title('Edge')
```



• گام هفتم : ذخیره مقادیر R و G و B هر پیکسل

```
dlmwrite('R_img.txt', R_img);
dlmwrite('G_img.txt', G_img);
dlmwrite('B_img.txt', B_img);
```

• گام هشتم : اجرای همین اعمال روی بخش کوچکی از تصویر

از آنجایی که تصویر اصلی بسیار برای اجرا بزرگ است بخشی از تصویر را که ۷۰ پیکسل است (۱۴هم) را هم به همین کد داده تا بعدا با خروجی مشاهده شده از مدار FPGA آن را مقایسه نماییم. تصاویر این بخش در انتهای گزارش کار آمده است.

# بخش دوم: توضيح ساختار FPGA

برای هر کدام از فیلتر ها یک entity جداگانه به نام های average و edge تعریف نمودیم. سپس ورودی های ماتریس تصویر را در فایل testbench به این دو component داده و خروجی ها را تحویل میگیریم.

# بخش سوم: توضیح کد average.vhd

# ورودی ها و خروجی های کامپوننت

- rst : تک بیت برای ریست کردن سیستم
  - clk : کلاک سیستم
- start : تک بیت برای شروع به کار سیستم
- input : مقدار عددی بین  $\cdot$  تا ۲۵۵ برای هر پیکسل  $(R \in G \in G )$  و  $(R \in G )$  را جداگانه به این ورودی میدهیم. اول  $(R \in G )$  برای همه پیکسل ها، دوم  $(R \in G )$  برای همه پیکسل ها، دوم  $(R \in G )$  برای همه پیکسل ها) به دلیل ماکزیمم ۲۵۵ این ورودی  $(R \in G )$  بیتی است. فرض میکنیم قرار است با هر کلاک مقدار هر پیکسل وارد این ورودی شود. پس باید با هر کلاک یک ورودی بگیریم تا هیچ مقدار ورودی از دست نرود.
  - row : عکس مورد نظر چند سطر پیکسل دارد
  - column : عکس مورد نظر چند ستون پیکسل دارد
  - output : مقدار خروجی به ازای ورودی های وارد شده تا آن لحظه

# State ها

این ماشین فقط سه state دارد.

- idle : در این state هیچ کاری انجام نمی شود و منتظر فرمان start از بیرون هستیم. اگر این فرمان بیاید به state بعدی می رویم.
- ۲. start\_rows : در این حالت فقط سه سطر اول خوانده می شوند و سپس سیستم به حالت بعدی می رود. این به خاطر ابعاد فیلتر ما می باشد که برای تولید خروجی نیازمند حداقل سه سطر می باشد.
- ۳. proces : در این حالت هم ورودی های بعدی برای سطر های بعدی دریافت می شود و هم خروجی
   همزمان تولید می شود.

### ها Ram

از آنجایی که سایز ورودی و خروجی میتواند متغیر باشد ما یک RAM هزار خانه ای که هر خانه آن ۸ بیت است در نظر گرفته ایم.

- in\_ram : داده های ورودی در این رم ریخته می شود.
- <out\_avg\_ram : داده های خروجی در اینRAM ریخته می شود.

# Register ها و signal ها

state\_reg , state\_next : حالت فعلی و بعدی(بعد از کلاک مورد نظر) سیستم در آن ها ذخیره می شوند.

data\_out\_1 to 9 درایه دارد که باید در درایه های یک بخش 7\* از هر ماتریس ضرب شوند و مجموع آن ها بشود خروجی فیلتر مورد نظر. از آنجایی که مقدار تمامی درایه های فیلتر همه را برابر  $\frac{1}{9}$  می باشد، پس یا باید مقادیر هر درایه متناسب با آن بخش را تقسیم بر ۹ کنیم سپس با هم همه را جمع کنیم(که چون مقادیر اعشار را ذخیره نمیکنیم این روش خطای زیادی دارد) و یا اینکه همه را با هم جمع نماییم سپس مجموع را بر ۹ تقسیم کنیم. از آنجایی که روش اول خطای زیادی دارد روش دوم را انتخاب کردیم. ولی در روش دوم چون مجموع ها بیشتر از 75 می شود لذا این سیگنال ها را 75 بیتی در نظر گرفتیم.

data\_in : این سیگنال مستقیما به ورودی وصل است و عملیات ذخیره سازی ورودی در رم ورودی با استفاده از این سیگنال صورت می گیرد.

data\_outram : سیگنالی که مجموع سیگنال های قبلی تقسیم بر ۹ برای هر خروجی در آن ریخته می شود و در انتهای کد ۸ بیت انتهایی آن را به خروجی ( out put ) متصل نمودیم.

row\_cnt\_reg, row\_cnt\_next : نشان ميدهد تا الان چند سطر از تصوير اصلى را دريافت كرده ايم.

counter\_reg, counter\_next : نشان میدهد بعدی شماره ستون مرکزی ماتریس ۳\*۳ از پیکسل های تصویر ورودی که قرار است در فیلتر ضرب شود کدام است.

row\_up\_reg, row\_up\_next : نشان میدهد بعدی ردیف بالای ماتریس ۳\*۳ از پیکسل های تصویر ورودی که قرار است در فیلتر ضرب شود کدام است.

row\_center\_reg, row\_center\_next : نشان میدهد ردیف وسط ماتریس ۳\*۳ از پیکسل های تصویر ورودی که قرار است در فیلتر ضرب شود کدام است.

row\_down\_reg, row\_down\_next : نشان میدهد ردیف پایین ماتریس ۳\*۳ از پیکسل های تصویر ورودی که قرار است در فیلتر ضرب شود کدام است.

add\_inram\_reg, add\_inram\_next : نشان میدهد ورودی باید در چه آدرسی از رم ورودی ذخیره شود.

add\_outram\_reg, add\_outram\_next : نشان میدهند خروجی باید در چه آدرسی از رم خروجی ذخیره شود.

### **Constant** ها

nine : عدد ۹ که قرار است مجموع سیگنال های data\_out\_1 to 9 بر آن تقسیم شوند و حاصل آن در سیگنال data\_out\_1 to 9 ذخیره شود.

# Process مربوط به رجیسترها و حافظه ها

در این process کار انجام می شود.

```
۱. اگر سیگنال ریست آمده باشد مقادیر همه رجیستر ها initial می شود.
if (rst = '1') then
       state reg <= idle;</pre>
       row cnt reg <= (others => '0');
       add inram reg <= (others => '0');
       add outram reg <= (others => '0');
       counter reg <= ("0000001");</pre>
       row up req <= (others => '0');
       row center reg <= (others => '0');
       row down reg <= (others => '0');
                             ۲. با هر کلاک مقادیر رجیستر به روزرسانی می شوند.
   state reg <= state next;</pre>
       row cnt reg <= row cnt next;
       add inram reg <= add inram next;</pre>
       add outram reg <= add outram next;</pre>
       counter reg <= counter next;</pre>
       row up reg <= row up next;
       row center reg <= row center next;</pre>
       row down reg <= row down next;</pre>
 ۳. با هر کلاک مقدار data_in درون in_ram و data_outram درون out_average_ram
            در آدرس های add_inram_reg و add_outram_reg ذخیره می شوند.
       in ram(to integer(unsigned(add inram reg))) <=</pre>
data in;
```

```
out avg ram(to integer(unsigned(add outram reg))) <=</pre>
data outram(7 downto 0);
 ۴. با هر کلاک مقادیر سیگنال های data_out_1 to 9 که از رم ورودی با توجه به رجیستر های
              counter استخراج شده و با هشت بیت صفر concatenate می شود.
        data out 1 <= "00000000" &
in ram(to integer((unsigned(row up reg)*unsigned(colu
mn))+unsigned(counter reg)-1));
        data out 2 <= "00000000" &
in ram(to integer((unsigned(row up reg)*unsigned(colu
mn))+unsigned(counter reg)));
        data out 3 <= "00000000" &
in ram(to integer((unsigned(row up reg)*unsigned(colu
mn))+unsigned(counter reg)+1));
        data out 4 <= "00000000" &
in ram(to integer((unsigned(row center reg)*unsigned(
column))+unsigned(counter reg)-1));
        data out 5 <= "00000000" &
in ram(to integer((unsigned(row center reg)*unsigned(
column))+unsigned(counter reg))); --center house
        data out 6 <= "00000000" &
in ram(to integer((unsigned(row center reg)*unsigned(
column))+unsigned(counter reg)+1));
        data out 7 <= "00000000" &
in ram(to integer((unsigned(row down reg)*unsigned(co
lumn))+unsigned(counter reg)-1));
        data out 8 <= "00000000" &
in ram(to integer((unsigned(row down reg)*unsigned(co
lumn))+unsigned(counter reg)));
        data out 9 <= "00000000" &
in ram(to integer((unsigned(row down reg)*unsigned(co
lumn))+unsigned(counter reg)+1));
```

# Process مربوط به عملیات های هر Process

در این process با استفاده از case-when تعیین شده که در هر state چه اتفاقی بیفتد.

۱. idle : در این حالت باید منتظر این بماند تا ورودی start یک شود تا رجیستر ها را مقدار دهی کند و به حالت بعدی برود.

```
if (start = '1') then
    state_next <= start_rows;
    row_cnt_next <= (others => '0');
    add_inram_next <= (others => '0');
    add_outram_next <= (others => '0');
end if;
```

۲. start\_rows : در این حالت ابتدا nput ها را به data\_in اطلاق می دهد تا در in\_ram ذخیره شود و آدرس ذخیره سازی بعدی در in\_ram را یکی افزایش میدهد .

تا مقدار add\_inram\_reg به مقدار ۳ برابر تعداد ستون ها منهای یکی برسد. یعنی قرار باشد آخرین پیکسل سطر سوم به ورودی بیاید. در این صورت ابتدا حالت بعدی را به proces تغییر داده و مقادیر بعدی رجیسترهای counter را مقداردهی می کند و همان کار قبلی(ذخیره سازی در رم ورودی) را برای درایه آخر سطر سوم تکرار می کند.

```
state_next <= proces;
row_cnt_next <= "00000100";
counter_next <= "00000001";
add_outram_next <= (others => '0');
row_up_next <= "00000000";
row_center_next <= "00000001";
row_down_next <= "00000001";
data in <= input;</pre>
```

```
add inram next <=
std logic vector(unsigned(add inram reg) + 1);
۳. proces : اگر row_cnt_reg به ۲ تا بیشتر از تعداد سطر ها برسد یعنی تمام خروجی ها محاسبه
شده و تمام ورودی ها نیز وارد شده اند پس دیگر نیازی نیست در این حالت بمانیم و باید به حالت
                                                        idle بر گردیم.
state next <= idle;</pre>
در غیر این صورت اگر counter_reg به یکی کمتر از تعداد ستون ها باشد(یعنی هنوز فیلتر لغزنده
به پوشش دادن آخرین ستون نرسیده باشد) باید ابتدا یکی مقدار بعدی این counter را افزایش
داده و data_outram را برابر مجموع data_out_1 to 9 ها تقسیم بر ۹ محاسبه نماییم و در
                    انتها مکان ذخیره سازی در out_avg_ram نیز یکی افزایش دهیم.
                  if (counter reg <
std logic vector(unsigned(column)-1)) then
                             counter next <=</pre>
std logic vector(unsigned(counter reg) + 1);
std logic vector(((unsigned(data out 1)+unsigned(data
_out_2) +unsigned(data_out_3) +unsigned(data out 4) +uns
igned(data out 5) + unsigned(data out 6)) + unsigned(data
out 7) + unsigned (data out 8) + unsigned (data out 9)) / un
signed(nine));
                             add outram next <=
std logic vector(unsigned(add outram reg) + 1);
                  end if;
و اگر counter_reg به دوتا کمتر از تعداد ستون ها رسیده باشد(یعنی فقط آخرین ستون پیکسل
ها هنوز توسط فیلتر لغزنده پوشش داده نشده باشد) مقدار بعدی این counter را دوباره به ۱ تغییر
                       داده و مقادیر counter های ردیف ها را یکی افزایش می دهیم.
                        counter next <= "00000001";</pre>
                        row down next <=
std logic vector(unsigned(row down reg) + 1);
                        row center next <=
std logic vector(unsigned(row center reg) + 1);
```

```
row up next <=
std logic vector(unsigned(row up reg) + 1);
                      row cnt next <=
std logic vector(unsigned(row cnt reg) + 1);
با توجه با این که حجم تصویر ورودی ممکن است بسیار زیاد باشد ما در آن واحد فقط ۴ سطر از
پیکسل های تصویر ورودی را درون in_ram ذخیره میکنیم. پس باید counter های ردیف برای
                  محاسبه خروجی به صورت circular بین این چهار سطر جابجا شوند.
         if (row down reg = "00000011") then
                           row down next <= "00000000";
                      elsif(row center reg = "00000011")
then
                            row down next <= "00000000";
                      elsif(row up reg = "00000011") then
                           row up next <= "00000000";
                      end if;
و هر گاه مقدار محل ذخیره سازی در in_ram به ۴ برابر تعداد ستون های تصویر منهای یک
رسید(به یکی مانده به آخرین درایه چهارمین سطر از in_ram رسیدیم)، دوباره مقدار
                 add_inram_next را صفر نماییم که از سطر اول in_ram یر شود.
                 if (add inram reg =
std logic vector((unsigned(column)+unsigned(column)+u
nsigned(column)+unsigned(column))-1)) then
                      data in <= input;
                      add inram next <= (others => '0');
و در غیر اینصورت هر دفعه یکی به مقدار add_inram_next اضافه نموده و مقدار input را به
                                               data_in اطلاق دهيم.
                      data in <= input;</pre>
                      add inram next <=
std logic vector(unsigned(add inram reg) + 1);
```

# بخش چهارم: توضیح کد edge.vhd

این کد کاملا شبیه کد قبلی میباشد با چند تفاوت:

- ۱. اسم ram خروجی out\_edge\_ram میباشد.
- ۲. data\_out\_1 to 9 ها ۸ بیتی میباشند. این دفعه از ترفند دیگری برای جلوگیری از data\_out\_1 to 9 استفاده نموده ایم. به این صورت که متناسب با این که مقدار پیکسل مورد نظر برای محاسبه خروجی کجای ماتریس ۳\*۳ است، مقدار ثابت one (عدد یک ۸ بیتی) یا four ( عدد چهار ۸ بیتی) را در آن ها ضرب کرده ایم و مجموع آن قسمت هایی را که در ۱ ضرب می شوند در temp1 که یک سیگنال ۱۶ بیتی است ذخیره میکنیم (میدانیم اگر ورودی های ضرب کننده، n بیت باشد، خروجی آن عسمتی که در ۴ ضرب میشود را در temp4 که یک سیگنال ۱۶ بیتی است ذخیره میکنیم.
- ۳. در نهایت اگر temp4 بزرگتر از temp1 بود ، temp1 برابر با temp4 منهای temp1 منهای data\_outram را برابر
   می شود؛ در غیر اینصورت چون مقدار پیکسل باید بین ۰ تا ۲۵۵ باشد data\_outram را برابر صفر قرار می دهیم.

# بخش پنجم: توضيح كد average\_tb.vhd و خروجي آن

# تعریف کامیوننت ها و عملیات portmap

```
entity work.average(average beh)
 avrage:
               Port map (
                     clk => clk,
                     rst => rst,
                     start => start,
                     input => input,
                     row => row,
                     column => column,
                     output => output avrg
              );
              entity work.edge(edge beh)
    edge:
               Port map (
                     clk => clk,
                     rst => rst,
                     start => start,
                     input => input,
                     row => row,
                     column => column,
                     output => output edge
              );
                                              ساخت کلاک
clk process :process
begin
 clk <= '0';
```

```
wait for T/2;
clk <= '1';
wait for T/2;
end process;</pre>
```

# دادن پیکسل های به صورت متوالی به ورودی کامپوننت ها و دریافت خروجی ها

wait for T;

input <= std\_logic\_vector(to\_unsigned(مقدار عدد مورد نظر بین ) ۲۵۵ ( ت ، , 8 ) );

به توالی بالا داده های جدول زیر را به عنوان مقادیر Red به input دادیم.

| 231 | 231 | 231 | 52 | 0 | 0 | 0 | 0 | 0   | 52  | 231 | 231 | 231 | 231 |
|-----|-----|-----|----|---|---|---|---|-----|-----|-----|-----|-----|-----|
| 231 | 231 | 198 | 0  | 0 | 0 | 0 | 0 | 0   | 165 | 231 | 231 | 231 | 231 |
| 231 | 231 | 129 | 0  | 0 | 0 | 0 | 0 | 52  | 231 | 231 | 231 | 231 | 231 |
| 231 | 231 | 92  | 0  | 0 | 0 | 0 | 0 | 92  | 231 | 231 | 231 | 231 | 231 |
| 231 | 231 | 52  | 0  | 0 | 0 | 0 | 0 | 165 | 231 | 231 | 231 | 231 | 231 |

خروجی این داده ها در عکس های ذخیره شده در پوشه result به نام های R\_Average.PNG و R\_Edge.PNG آمده است.

داده های جدول زیر را به عنوان مقادیر Green به input دادیم.

| 138 | 138 | 119 | 0 | 0 | 0 | 0 | 0 | 0   | 77  | 138 | 138 | 138 | 138 |
|-----|-----|-----|---|---|---|---|---|-----|-----|-----|-----|-----|-----|
| 138 | 138 | 77  | 0 | 0 | 0 | 0 | 0 | 0   | 138 | 138 | 138 | 138 | 138 |
| 138 | 138 | 31  | 0 | 0 | 0 | 0 | 0 | 77  | 138 | 138 | 138 | 138 | 138 |
| 138 | 138 | 0   | 0 | 0 | 0 | 0 | 0 | 98  | 138 | 138 | 138 | 138 | 138 |
| 138 | 119 | 0   | 0 | 0 | 0 | 0 | 0 | 138 | 138 | 138 | 138 | 138 | 138 |

خروجی این داده ها در عکس های ذخیره شده در result پروژه به نام های G\_Average.PNG و G\_Edge.PNG آمده است.

به توالی بالا داده های جدول زیر را به عنوان مقادیر Blue به input دادیم.

| 24 | 24 | 98  | 160 | 160 | 160 | 160 | 160 | 160 | 51 | 24 | 24 | 24 | 24 |
|----|----|-----|-----|-----|-----|-----|-----|-----|----|----|----|----|----|
| 24 | 24 | 140 | 160 | 160 | 160 | 160 | 160 | 119 | 24 | 24 | 24 | 24 | 24 |
| 24 | 51 | 160 | 160 | 160 | 160 | 160 | 160 | 51  | 24 | 24 | 24 | 24 | 24 |
| 24 | 75 | 160 | 160 | 160 | 160 | 160 | 160 | 24  | 24 | 24 | 24 | 24 | 24 |
| 24 | 98 | 160 | 160 | 160 | 160 | 160 | 119 | 24  | 24 | 24 | 24 | 24 | 24 |

خروجی این داده ها در عکس های ذخیره شده در result پروژه به نام های B\_Average.PNG و B\_Edge.PNG آمده است.

# تغییرات سیگنال های خروجی و سیگنال های میانی



# بخش ششم: مقايسه خروجي متلب و FPGA

چند تفاوت در خروجی های متلب و FPGA وجود دارد:

- 1. تابع استفاده شده در متلب خودش به تصویر padding اضافه می نماید. اما ما این کار را در FPGA انجام ندادیم و درنتیجه ابعاد خروجی ما متفاوت است.
- تابع استفاده شده در متلب اگر مقدار عدد مورد نظر اعشاری شود به سمت بالا گرد می کند. در صورتی که ما به سمت پایین اعداد اعشاری را گرد میکنیم. لذا نهایت اختلاف بین اعداد ما و متلب فقط در فیلتر average است که آن هم برخی اعداد ۱ واحد با خروجی متلب تفاوت دارند.

در نهایت برای مقایسه خروجی کد متلب و FPGA یک فایل به نام compare.m نوشتیم که در زیر تصویر هر دو خروجی را برای یک بخش v پیکسلی از تصویر مشاهده می نمایید.(تمامی خروجی های result/fpga\_compare یا فرمت v ندی نوشه ی FPGA در یوشه ی



### R\_average\_fpga.txt 💥

3

- 216,144,67,5,0,0,5,55,132,203,231,231
  - 200,123,46,0,0,0,16,85,162,223,231,231 184,107,30,0,0,0,34,111,188,231,231,231

### R\_average\_matlab.txt 💥

- 1 103,150,105,53,6,0,0,0,24,75,127,154,154,103
- 2 154,216,145,68,6,0,0,6,56,133,204,231,231,154
- 3 154,201,124,47,0,0,0,16,86,163,224,231,231,154
- 4 154,184,107,30,0,0,0,34,111,188,231,231,231,154
- 5 103,119,67,16,0,0,0,29,80,131,154,154,154,103

### R\_edge\_fpga.txt 💥

- 1 33,201,0,0,0,0,0,146,66,0,0
- 2 102,0,0,0,0,0,0,245,0,0,0
  - 139,0,0,0,0,0,0,0,139,0,0,0

## R\_edge\_matlab.txt 💥

- 1 255,231,255,0,0,0,0,0,0,0,255,231,231,255
- 2 231,33,201,0,0,0,0,0,146,66,0,0,231
- 3 231,102,0,0,0,0,0,0,245,0,0,0,231
- 4 231,139,0,0,0,0,0,0,139,0,0,0,231
- 5 255,255,0,0,0,0,0,0,255,255,231,231,231,255

### G\_average\_fpga.txt 💥

- 1 117,71,25,0,0,0,8,47,93,131,138,138
- 2 104,58,12,0,0,0,19,65,111,138,138,138
  - 93,47,3,0,0,0,34,80,126,138,138,138

### G\_average\_matlab.txt 💥

- 1 61,83,52,22,0,0,0,0,24,55,85,92,92,61
- 2 92,117,71,25,0,0,0,9,48,94,131,138,138,92
- 3 92,104,58,12,0,0,0,19,65,111,138,138,138,92
- 4 90,93,47,3,0,0,0,35,81,127,138,138,138,92
- 5 59,59,29,0,0,0,0,26,57,88,92,92,92,61

### G\_edge\_fpga.txt 💥

- 1 61,20,0,0,0,0,0,199,0,0,0
- 2 107,0,0,0,0,0,72,61,0,0,0
- 3 157,0,0,0,0,0,0,39,40,0,0,0

### G\_edge\_matlab.txt 💥

- 1 255,157,255,0,0,0,0,0,32,199,138,138,255
- 2 138,61,20,0,0,0,0,0,199,0,0,0,138
- 3 138,107,0,0,0,0,0,72,61,0,0,0,138
- 4 138,157,0,0,0,0,0,39,40,0,0,138
- 5 255,200,0,0,0,0,0,255,138,138,138,138,255

### B\_average\_fpga.txt 💥 B\_average\_matlab.txt 💥 63,108,150,160,160,160,143,101,55,27,24,24 1 11,37,67,98,107,107,107,102,75,45,19,16,16,11 75,121,157,160,160,160,128,82,37,24,24,24 2 19,63,109,151,160,160,160,143,101,56,27,24,24,16 2 3 25,76,121,158,160,160,160,128,83,38,24,24,24,16 3 86,131,160,160,160,155,113,67,27,24,24,24 4 33,86,132,160,160,160,155,113,68,27,24,24,16 5 25,60,90,107,107,107,102,72,42,16,16,16,16,11

## B\_edge\_fpga.txt 💥

1 0,118,20,0,0,41,81,0,0,0,0,0 2 0,129,0,0,0,109,0,0,0,0,0 3 0,85,0,0,0,177,0,0,0,0,0,0

### B\_edge\_matlab.txt 💥

5

1 48,0,68,222,160,160,160,160,255,0,0,24,24,48 2 24,0,118,20,0,0,0,41,81,0,0,0,0,24 3 0,0,129,0,0,0,0,109,0,0,0,0,24 4 0,0,85,0,0,0,0,177,0,0,0,0,0,24

0,133,222,160,160,160,201,132,0,24,24,24,24,48