





پروژه مدار منطقی بهار ۱۴۰۴

استاد آزمایشگاه: استاد ثاقب حقیقی

آرین ابراهیمی ۴۰۲۳۱۰۰۱

محمدرضا حسن زاده ۴۰۲۲۶۰۴۶

 $T = \frac{cal \times 60}{MET \times W} \times G$  مداری که برای این پروژه باید انجام دهیم شامل دو بخش که بخش اول محاسبات مربوط به فرمول  $T = \frac{FSM}{MET \times W}$  میباشد و بخش دوم مربوط به طراحی مدار  $T = \frac{cal \times 60}{MET \times W}$ 

# ۱. واحد محاسبه (مدار ترکیبی) (Time Calculation Logic) : محاسبه زمان مورد نیاز برای سوزاندن کالری مطلوب

وظیفه اصلی این واحد، محاسبه تعداد کل تمرینهای یک دقیقهای (T) است که کاربر برای رسیدن به هدف کالریسوزی خود نیاز دارد. این محاسبه بر اساس فرمول ارائه شده در صورت پروژه انجام می شود:

$$T = \frac{Cal \times 60}{MET \times W} \times G = \frac{Cal \times 60}{W} \times G \times \frac{1}{MET}$$

که در آن:

- Cal: کالری هدف کاربر (ورودی ۲ بیتی برای مقادیر ۵۰، ۱۵۰، ۱۵۰ کالری)
- W: وزن کاربر بر حسب کیلوگرم (ورودی ۳ بیتی برای مقادیر ۵۰ تا ۱۲۰ کیلوگرم)
- MET : یکای متابولیکی معادل برای شدت فعالیت (ورودی ۲ بیتی برای مقادیر ۱، ۲، ۴، ۸)
  - نضریب جنسیت (۱ برای مردان و ۱.۱۲۵ برای زنان طبق تعریف پروژه).

با توجه به محدودیتهای طراحی (عدم استفاده از عملگرهای ضرب و تقسیم مستقیم در Verilog)، فرمول به صورت مرحلهای و با استفاده از جداول جستجو (LUT)، شیفتدهنادهها، جمع کنندهها و مالتی پلکسرها پیادهسازی می شود:

جدول درستی عبارت فوق را به صورت زیر می نویسیم:

 $W = W_2 W_1 W_0$ , Cal =  $C_1 C_0$ , T = time that we calculate for our exercise

| W_2 | W_1 | W_0 | C_1 | C_0 | (وزن) W | (کالری هدف) Cal | T نتيجه      |
|-----|-----|-----|-----|-----|---------|-----------------|--------------|
| 0   | 0   | 0   | 0   | 0   | 50      | 50              | 60           |
| 0   | 0   | 0   | 0   | 1   | 50      | 100             | 120          |
| 0   | 0   | 0   | 1   | 0   | 50      | 150             | 180          |
| 0   | 0   | 0   | 1   | 1   | 50      | 200             | 240          |
| 0   | 0   | 1   | 0   | 0   | 60      | 50              | 50           |
| 0   | 0   | 1   | 0   | 1   | 60      | 100             | 100          |
| 0   | 0   | 1   | 1   | 0   | 60      | 150             | 150          |
| 0   | 0   | 1   | 1   | 1   | 60      | 200             | 200          |
| 0   | 1   | 0   | 0   | 0   | 70      | 50              | 43 (42.86)   |
| 0   | 1   | 0   | 0   | 1   | 70      | 100             | 86 (85.71)   |
| 0   | 1   | 0   | 1   | 0   | 70      | 150             | 129 (128.57) |
| 0   | 1   | 0   | 1   | 1   | 70      | 200             | 171 (171.43) |
| 0   | 1   | 1   | 0   | 0   | 80      | 50              | 38 (37.5)    |
| 0   | 1   | 1   | 0   | 1   | 80      | 100             | 75           |
| 0   | 1   | 1   | 1   | 0   | 80      | 150             | 113 (112.5)  |
| 0   | 1   | 1   | 1   | 1   | 80      | 200             | 150          |
| 1   | 0   | 0   | 0   | 0   | 90      | 50              | 33 (33.33)   |
| 1   | 0   | 0   | 0   | 1   | 90      | 100             | 67 (66.67)   |

| 1 | 0 | 0 | 1 | 0 | 90  | 150 | 100          |
|---|---|---|---|---|-----|-----|--------------|
| 1 | 0 | 0 | 1 | 1 | 90  | 200 | 133 (133.33) |
| 1 | 0 | 1 | 0 | 0 | 100 | 50  | 30           |
| 1 | 0 | 1 | 0 | 1 | 100 | 100 | 60           |
| 1 | 0 | 1 | 1 | 0 | 100 | 150 | 90           |
| 1 | 0 | 1 | 1 | 1 | 100 | 200 | 120          |
| 1 | 1 | 0 | 0 | 0 | 110 | 50  | 27 (27.27)   |
| 1 | 1 | 0 | 0 | 1 | 110 | 100 | 55 (54.55)   |
| 1 | 1 | 0 | 1 | 0 | 110 | 150 | 82 (81.82)   |
| 1 | 1 | 0 | 1 | 1 | 110 | 200 | 109 (109.09) |
| 1 | 1 | 1 | 0 | 0 | 120 | 50  | 25           |
| 1 | 1 | 1 | 0 | 1 | 120 | 100 | 50           |
| 1 | 1 | 1 | 1 | 0 | 120 | 150 | 75           |
| 1 | 1 | 1 | 1 | 1 | 120 | 200 | 100          |

- برای پیاده سازی این جدول درستی، می توان از یک ساختار مبتنی بر گیتهای منطقی استفاده کرد که با ساده سازی هر بیت خروجی (با استفاده از جدول کارنو یا روشهای دیگر) به دست می آید یا همانطور که در کد Verilog ییاده سازی شده، از یک بلوک حافظه مقداردهی شده اولیه استفاده کرد.

# $(\frac{Cal \times 60}{W}$ زيرماژول lut\_cal\_div\_w\_unit (مرحله اول: محاسبه)

این زیرماژول به صورت کاملاً ترکیبی طراحی شده و وظیفه محاسبه بخش اول فرمول، یعنی  $\frac{Cal \times 60}{W}$  ، را دارد.

• نحوه پیاده سازی: برای این محاسبه، از یک جدول جستجو (Look-Up Table - LUT) با نام المحالات المحاسبة، از یک عدول المحاسبة المحاسب

- آدرس دهی LUT: ورودی های Cal\_param (۲ بیت) و W\_param اندس ده بیت) با یکدیگر الحاق شده (۲ بیت) با یکدیگر الحاق شده (Cal\_param, W\_param) و یک آدرس ۵ بیتی (table\_address) را تشکیل می دهند. این آدرس برای انتخاب یکی از ۳۲ مقدار ذخیره شده در LUT استفاده می شود.
- محتوای LUT: هر خانه از LUT حاوی مقدار از پیش محاسبه شده و گرد شده عبارت (مقدار واقعی کالری × ۶۰) / مقدار واقعی وزن برای ترکیب متناظر ورودی ها است. این مقادیر در یک بلوک initial در کد Verilog مقدار دهی اولیه شده اند.
  - خروجي: خروجي ۱۰ بيتي result\_data مقدار خوانده شده از LUT است.
- برای محاسبه بخش دوم (G) می توان از یک مالتی پلکسر G برای انتخاب ضریب (۱ مردان) یا ضریب (۱.۱۲۵ برای زنان) استفاده کرد. برای محاسبه ضریب (G1.۱۲۵ معادل یک و یک هشتم،) میتوان خروجی بخش قبل را با سه بار شیفت به راست خودش جمع کرد.

#### زيرماژول gender\_based\_multiplier\_unit (مرحله دوم: اعمال ضريب جنسيت G ×)

این زیرماژول خروجی مرحله قبل (Value1) را دریافت کرده و ضریب جنسیت G را بر آن اعمال میکند تا Value1) محاسبه شود. این زیرماژول به دلیل استفاده از شیفت رجیستر مبتنی بر فلیپفلاپ، یک واحد ترتیبی Value2=Value1×G محاسبه شود. این زیرماژول به دلیل استفاده از شیفت رجیستر مبتنی بر فلیپفلاپ، یک واحد ترتیبی است.

- نحوه پیادهسازی ضریب ۱.۱۲۵ (برای زنان):
- ۱. مقدار ورودی ۱۰ بیتی (value\_input) ابتدا به ۱۱ بیت گسترش داده می شود (extended\_val\_comb = {1'b0, value\_input}) تا از سرریز در محاسبات بعدی جلوگیری شود.
- load\_and\_shift\_register\_11bit: این ماژول یک شیفت رجیستر ۱۱ بیتی است که با load\_and\_shift\_register\_11bit: استفاده از ۱۱ نمونه از ماژول d\_flip\_flop\_cell ساخته شده است. ابتدا مقدار ورودی (data\_parallel\_in) به صورت ترکیبی ۳ بیت به راست شیفت داده می شود (shifted\_value\_comb) بیس، اگر سیگنال load\_en فعال باشد، این مقدار شیفت داده شده در لبه فعال کلاک (clk\_main) در رجیسترهای داخلی (shifted\_value\_reg)

- بارگذاری می شود. اگر load\_en غیرفعال باشد، رجیسترها مقدار قبلی خود را حفظ می کنند. خروجی این ماژول (data\_shifted\_out) مقدار رجیستر شده و شیفت داده شده است.
- ۳. مقدار گسترش یافته اولیه ( extended\_val\_comb مسیر ترکیبی) و مقدار شیفت داده شده و رجیستر شده ( shifted\_val\_reg مسیر رجیستر شده ( ripple\_carry\_adder\_11bit ) با هم جمع می شوند.
- ripple\_carry\_adder\_11bit: این ماژول یک جمع کننده ۱۱ بیتی موجی است که با استفاده از ۱۱ نمونه از ماژول full\_adder\_unit ساخته شده است.

#### • انتخاب خروجی و رجیستر نهایی:

- o بر اساس سیگنال gender\_input، یکی از دو مقدار (مقدار اولیه گسترش یافته برای مردان، یا حاصل جمع برای زنان) انتخاب می شود.
- برای اطمینان از اینکه خروجی کل ماژول (value\_output) یک مقدار پایدار و همزمان شده است، نتیجه انتخاب شده در یک رجیستر ۱۱ بیتی دیگر (result\_output\_reg) تحت کنترل همان سیگنالهای کلاک، ریست و فعالساز ذخیره شده و سپس به خروجی ارسال می گردد. این کار باعث می شود که خروجی این ماژول یک تأخیر حداقل یک سیکل کلاک نسبت به ورودی هایش داشته باشد (به علاوه تأخیر شیفت رجیستر).
- برای محاسبه بخش سوم  $(\frac{1}{MET})$  نیز با توجه به اینکه MET چهار مقدار ممکن می تواند داشته باشد (1,2,4,8) که همه توان های ۲ هستند، می توان از مالتی پلکسر  $1 \times 4$  وانتخاب شیفت به راست های مختلف از خروجی قبل استفاده کرد.

# $( imes rac{1}{MET}$ زيرماژول $met\_based\_divider\_unit (مرحله سوم: اعمال ضريب شدت فعاليت ) (مرحله سوم: اعمال ضريب شدت فعاليت$

این زیرماژول خروجی (رجیستر شده) مرحله قبل (Value2) را دریافت کرده و آن را به صورت ترکیبی بر MET تقسیم می کند تا مقدار نهایی  $T = \frac{Value2}{MFT}$  به دست آید.

• نحوه پیادهسازی: از آنجایی که مقادیر MET (۱، ۲، ۴، ۸) همگی توانهایی از ۲ هستند، تقسیم بر MET با استفاده از عملگر شیفت به راست (<<) در Verilog پیادهسازی شده است. این عملگر در اینجا به عنوان یک روش ساختاری برای پیادهسازی تقسیم بر توان ۲ قابل قبول است، زیرا محدودیت اصلی پروژه بر عدم استفاده از عملگرهای ضرب (\*) و تقسیم (/) کلی متمرکز بود.

- یک مالتی پلکسر ۴ به ۱ به صورت ضمنی با ساختار case (یا معادل آن با عبارت شرطی :? در کد) بر اساس مقدار met\_param (۲،۱،۲ بیت) میزان شیفت مناسب (۰، ۱، ۲ یا ۳ بیت به راست) را برای value\_input انتخاب میکند.
- اشباع خروجی: خروجی: ۱۱ بیتی پس از شیفت (divided\_val\_comb) بررسی می شود. اگر این مقدار از ۲۵۵ (ماکزیمم مقدار یک عدد ۸ بیتی) بیشتر باشد، خروجی نهایی ۸ بیتی (value\_output) به ۲۵۵ محدود (اشباع) می شود. در غیر این صورت، ۸ بیت کم ارزش divided\_val\_comb به عنوان خروجی انتخاب می گردد.

# ۲. واحد زمانبندی (ماشین حالت(FSM)) (Exercise Session FSM): مدیریت زمانبندی تمرینها و استراحتها

این واحد، که با نام exercise\_timer\_fsm پیادهسازی شده، وظیفه کنترل توالی و زمانبندی دورههای تمرین و استراحت را بر عهده دارد. طبق تعریف پروژه، هر تمرین شامل ۴۵ ثانیه فعالیت ورزشی و به دنبال آن ۱۵ ثانیه استراحت است. این FSM تعداد کل تمرینها را از واحد محاسبه دریافت کرده و برنامه تمرینی را مدیریت می کند.

### ورودی ها و خروجی های FSM

#### ورودیها:

- o main\_clk: کلاک اصلی سیستم (به عنوان مثال، کلاک برد FPGA )؛ برای تغییر حالتهای FSM و عملیات همزمانسازی استفاده می شود.
- one\_hz\_clk در تایمرهای مربوط به زمان one\_hz\_clk: کلاک با فرکانس ۱ هرتز. این کلاک برای شمارش ثانیهها در تایمرهای مربوط به زمان تمرین و استراحت ضروری است.
- reset\_in میگنال ریست (فعال بالا در طراحی داخلی ماژول). با فعال شدن این سیگنال، FSM به حالت اولیه (STATE\_IDLE) بازمی گردد و تمام شمارندهها و رجیسترهای داخلی به مقادیر پیش فرض خود تنظیم می شوند.
- o start\_signal: سیگنال ورودی از کاربر (معمولاً یک دکمه فشاری) برای شروع برنامه تمرینی از حالت: STATE\_FINAL\_BEEP با راهاندازی مجدد از حالت STATE\_IDLE.

- o skip\_signal: سیگنال ورودی از کاربر برای رد کردن مرحله فعلی (چه تمرین و چه استراحت) و رفتن به مرحله بعدی.
- o total\_workout\_sessions (۸ بیت): تعداد کل تمرینهای یک دقیقهای که باید انجام شود. این مقدار توسط time\_calculation\_logic محاسبه و به FSM ارائه می شود.

#### • خروجيها:

- o current\_session\_display (۸ بیت): شماره تمرین فعلی را برای نمایش به کاربر (مثلاً روی سون محمولاً مقدار STATE\_FINAL\_BEEP یا STATE\_FINAL\_BEEP معمولاً مقدار صفر یا یک کد خاص نمایش داده می شود.
- o time\_left\_display (۶ بیت): زمان باقی مانده از مرحله فعلی (تمرین یا استراحت) را بر حسب ثانیه نمایش می دهد.
- o activate\_buzzer (۱ بیت): سیگنالی برای فعالسازی بازر. این سیگنال در انتهای هر مرحله که شامل تمرین و استراحت است برای مدت کوتاهی (یک سیکل one\_hz\_clk) و در انتهای کل برنامه تمرینی برای مدت طولانی تری فعال می شود.
- o all\_sessions\_complete (۱ بیت): این سیگنال زمانی فعال می شود که تمام تمرینهای برنامهریزی شده (total\_workout\_sessions) با موفقیت به پایان رسیده باشند.
- م session\_counter\_internal (۸ بیت): رجیستر داخلی برای نگهداری و شمارش شماره تمرین فعلی.

#### یارامترها، حالتها و رجیسترهای داخلی FSM

#### • یارامترهای زمانی (مدت زمانها):

- EXERCISE\_TIME\_SEC = 6'd45 مدت زمان هر دوره تمرین (۴۵ ثانیه).
  - REST\_TIME\_SEC = 6'd15 مدت زمان هر دوره استراحت (۱۵ ثانیه).
- END\_BEEP\_TIME\_SEC = 2'd2 : مدت زمان فعال بودن بازر (بر حسب تعداد سیکل (بر one\_hz\_clk) پس از اتمام کل برنامه تمرینی (۲ ثانیه).

#### • حالتهای FSM (تعریف شده با پارامتر):

STATE\_IDLE (3'b000)
 حالت اوليه و انتظار. سيستم منتظر دستور start\_signal از كاربر است.

- exercise\_timer\_val حالت انجام تمرين. تايمر STATE\_EXERCISING (3'b001) در اين حالت شمارش معكوس مي كند.
- c (3'b010) state\_rest\_imer\_val حالت استراحت بين تمرينها. تايمر STATE\_RESTING (3'b010) در اين حالت شمارش معكوس مى كند.
- o STATE\_BEEP\_AFTER\_REST (3'b011): حالت كوتاه فعال سازى بازر پس از اتمام زمان استراحت: STATE\_EXERCISING بعدى.
- STATE\_FINAL\_BEEP (3'b100) و انتقال به حالت اولیه و انتظار.

#### • رجیسترهای حالت:

- o current\_state\_reg (۳ بیت): وضعیت (حالت) فعلی FSM را نگهداری می کند.
- میشود، (حالت) بعدی FSM را که در منطق ترکیبی محاسبه میشود،
   نگهداری میکند.

#### • تايمرها و شمارندههای داخلی:

- o exercise\_timer\_val (۶ بیت): شمارنده کاهشی برای زمان تمرین .(EXERCISE\_TIME\_SEC) و این تایمر در حالت STATE\_EXERCISING هر پالس کلاک یک هرتز (one\_hz\_clk) کاهش می یابد.
- rest\_timer\_val (بیت): شمارنده کاهشی برای زمان استراحت .(REST\_TIME\_SEC) این تایمر هم تایم در حالت STATE\_RESTING با هر یالس کلاک یک هر تز کاهش می یابد.
- در حالت (مان بوق در حالت ۲) final\_beep\_timer\_val کنترل مدت زمان بوق در حالت (این تایمر مدت زمان فعال بودن بازر STATE\_FINAL\_BEEP (که حالت اتمام کل برنامه تمرینی است .(این تایمر مدت زمان فعال بودن بازر یانی (END\_BEEP\_TIME\_SEC) را اندازه گیری می کند.
- مین (جلسه) فعلی را از ۱ تا Session\_counter\_internal میشمارد. این شمارنده در حالت STATE\_IDLE با مقدار ۱ اولیه total\_workout\_sessions میشمارد. این شمارنده در حالت شده و پس از اتمام هر دوره استراحت و قبل از شروع تمرین بعدی (در حالت (STATE\_BEEP\_AFTER\_REST) افزایش مییابد.

# تشريح عملكرد و انتقال بين حالتها



# راهنمای علائم اختصاری نمودار FSM:

- rst: reset in
- start: start\_signal
- skip: skip\_signal
- tex\_end: exercise\_timer\_val == 0
- tr\_end: rest\_timer\_val == 0
- **tws**: total\_workout\_sessions
- **sci**: session\_counter\_internal
- etv\_rst: exercise\_timer\_val <= EXERCISE\_TIME\_SEC
- rtv\_rst: rest\_timer\_val <= REST\_TIME\_SEC

- buzz\_on(1s): activate\_buzzer (for one one\_hz\_clk cycle)
- final\_buzz\_on: activate\_buzzer (for END\_BEEP\_TIME\_SEC duration)
- final\_buzz\_off: activate\_buzzer (deactivated after final beep)
- asc\_on: all\_sessions\_complete<= 1'b1</li>
- asc\_off: all\_sessions\_complete<= 1'b0</li>
- timers\_rst: Reset all timers and counters to initial values

#### • (STATE\_IDLE (3'b000) حالت انتظار):

- نقش: این حالت نقطه شروع سیستم پس از ریست و همچنین حالت انتظار پس از اتمام یک برنامه کامل تمرینی است. سیستم در این حالت منتظر دستور کاربر برای شروع یک برنامه جدید می ماند.
- عملیات در ورود/ماندن: با ورود به این حالت (چه از طریق ریست یا از STATE\_FINAL\_BEEP)، تمام تایمرها به مقادیر اولیه خود تنظیم میشوند. all\_sessions\_complete غیرفعال شده و session\_counter\_internal برای شروع از جلسه اول به 8'd1 مقداردهی میشود. خروجیهای نمایشی معمولاً مقادیر صفر یا پیشفرض را نشان میدهند.
  - o انتقال: با دریافت سیگنال start\_signalاز کاربر:
- اگر total\_workout\_sessions(تعداد کل جلسات محاسبه شده توسط واحد محاسبه) بزرگتر از صفر باشد، FSM به حالت STATE\_EXERCISING منتقل می شود تا اولین جلسه تمرین آغاز شود. تایمر تمرین برای این جلسه ریست می شود.
- اگر total\_workout\_sessions صفر باشد (یعنی بر اساس ورودی های کاربر، هیچ تمرینی لازم نیست)، FSM مستقیماً به STATE\_FINAL\_BEEP منتقل می شود تا این وضعیت به کاربر اعلام گردد.

#### • STATE\_EXERCISING (3'b001) حالت انجام تمرين):

- نقش: این حالت مسئول مدیریت زمان ۴۵ ثانیه ای فعالیت ورزشی است.
- مملیات در ورود/ماندن: تایمر exercise\_timer\_val با هر پالس one\_hz\_clk یک واحد کاهش مییابد. شماره جلسه فعلی (session\_counter\_internal) و زمان باقی مانده تمرین (exercise\_timer\_val) برای نمایش به کاربر از طریق خروجی های current\_session\_display و time\_left\_display
- انتقال: اگر سیگنال skip\_signal از کاربر دریافت شود (به معنی تمایل کاربر برای رد کردن ادامه تمرین فعلی) یا اگر exercise\_timer\_val به صفر برسد (زمان تمرین به طور طبیعی تمام شود):
- بررسی می شود آیا جلسه فعلی، آخرین جلسه برنامهریزی شده بوده است یا خیر (با مقایسه session counter internal).

- اگر آخرین جلسه بوده باشد (و Total\_workout\_sessions > 0 تا از حالت بدون تمرین متمایز شود)، FSMبه حالت STATE\_FINAL\_BEEPمنتقل می شود تا پایان کل برنامه تمرینی اعلام شود.
- در غیر این صورت (هنوز جلسات تمرینی باقی مانده است)، FSM به حالت مدل ۵ STATE\_RESTING میشود تا دوره استراحت ۱۵ ثانیهای آغاز گردد. در این مدل ۵ حالته، بوقی بلافاصله پس از اتمام زمان تمرین و قبل از شروع استراحت در نظر گرفته نشده است. تایمر استراحت برای این دوره ریست میشود.

#### • (3'b010) STATE\_RESTING •

- نقش: این حالت مسئول مدیریت زمان ۱۵ ثانیهای استراحت بین جلسات تمرین است.
- عملیات در ورود/ماندن: تایمر rest\_timer\_val با هر پالس one\_hz\_clk یک واحد کاهش می یابد. شماره جلسه فعلی (که در واقع جلسه تمرینی است که به تازگی تمام شده یا جلسه بعدی که قرار است شروع شود) و زمان باقی مانده استراحت برای نمایش آماده می شوند.
- o انتقال: اگر سیگنال skip\_signalدریافت شود یا اگر rest\_timer\_val به صفر برسد (زمان استراحت FSM به حالت STATE\_BEEP\_AFTER\_REST منتقل می شود.

#### STATE\_BEEP\_AFTER\_REST (3'b011)

- o نقش: این حالت برای ایجاد یک بوق کوتاه صوتی طراحی شده تا کاربر را از پایان دوره استراحت و شروع قریبالوقوع جلسه تمرین بعدی مطلع سازد. این حالت تنها برای یک سیکل کلاک one\_hz\_clk فعال است.
- عملیات در ورود/ماندن: سیگنال activate\_buzzer برای یک سیکل one\_hz\_clk فعال می شود.

  تایمر تمرین (exercise\_timer\_val) برای جلسه بعدی به مقدار اولیه
  (session\_counter\_internal) ریست می شود. شمارنده جلسه (EXERCISE\_TIME\_SEC)

  یک واحد افزایش می یابد تا برای جلسه تمرین بعدی آماده شود (این افزایش تنها در صورتی رخ می دهد

  که جلسه فعلی آخرین جلسه نبوده باشد، هر چند با توجه به منطق انتقال از STATE\_EXERCISING،

  اگر آخرین جلسه بود، سیستم اصلاً وارد STATE\_RESTING و سپس این حالت نمی شد).
- انتقال (پس از یک سیکل FSM (one\_hz\_clk : FSM (one\_hz\_clk : FSM (one\_hz\_clk) به طور خودکار به حالت
   منتقل می شود تا جلسه تمرین بعدی آغاز گردد.

### • STATE\_FINAL\_BEEP (3'b100) حالت اتمام كل برنامه تمريني):

- نقش: این حالت نشان دهنده پایان موفقیت آمیز کل برنامه تمرینی (یا عدم نیاز به تمرین در ابتدا) است. یک بوق متمایز (طولانی تر یا با فرکانس متفاوت، که در اینجا با مدت زمان END\_BEEP\_TIME\_SEC کنترل می شود.
- عملیات در ورود/ماندن: سیگنال sessions\_complete فعال (یک منطقی) می شود. سیگنال all\_sessions\_complete فعال (یک منطقی) می شود. سیگنال activate\_buzzer فعال مدت زمان activate\_buzzer ثران مدت زمان عماند. خروجی های نمایشی final\_beep\_timer\_val و کلاک final\_beep\_timer\_val داشت می شود) فعال می ماند. خروجی های نمایشی مقادیر یایانی (مثلاً صفر یا یک کد خاص برای حالت اتمام) را نشان می دهند.
- o ا**نتقال**: با دریافت سیگنال start\_signalاز کاربر، سیستم به حالت start\_signalبازمی گردد و برای شروع یک برنامه تمرینی جدید آماده می شود. در این انتقال، شمارندهها و سیگنال all\_sessions\_complete

#### ماژول سطح بالا (exercise\_system\_top\_level)

این ماژول (exercise\_systemtop\_level) نمونهسازی و اتصال ماژولهای time\_calculation\_logic و این ماژول (exercise\_systemtop\_level) در انجام می دهد. همچنین ورودی/خروجیهای کلی سیستم را مدیریت می کند:

- سیگنال ریست فعال پایین (reset\_button\_n) از برد را به ریست فعال بالا برای ماژولهای داخلی تبدیل میکند.
- ورودی های کاربر از DIP سوئیچ ها (user\_dip\_switches) را به ورودی های DIP سوئیچ ها نگاشت می دهد.
- خروجی تعداد کل تمرینها از time\_calculation\_logic را به ورودی total\_workout\_sessions در exercise\_session\_fsm متصل می کند.
  - سیگنالهای کنترلی و کلاک را به ماژولها ارسال می کند.
  - خروجیهای FSM (مانند بازر و LED اتمام) را به پینهای خروجی متصل میکند.
- خروجیهای نمایشی FSM برای اتصال به درایور سون سگمنت (که در فازهای بعدی پیادهسازی می شود) آماده هستند و فعلاً به مقادیر پیش فرض تنظیم شده اند.

## نتیجه گیری فاز اول

در فاز اول، معماری سیستم زمانبندی تمرین با موفقیت طراحی و در Verilog توصیف شد. واحد محاسبه با استفاده از LUT و عملیات ساختاری، تعداد تمرینها را محاسبه می کند. ماشین حالت ۵ وضعیتی نیز جریان تمرین و استراحت را با دقت کنترل می نماید. این طراحی، پایه محکمی برای مراحل شبیه سازی و پیاده سازی سخت افزاری در فازهای بعدی پروژه فراهم می کند.