· one forme de morar es usipper prienidad a la distintar dispos Times de E/5, moliso el CPU debe usignosse se propia prioridad. De Esta monera es un dispositivo de poda prioridad genera una interrepción prede ser ignorada minores q'i in disposition de mayor providad les inversumpido este sena atendible de inmediato. Es por esta 4 los nyinas de interispiony pour este coso, debe ser totalmente transparentes. & sporiendo & ya how mor interrupción vert va y. 6/09/25 0 Nº 2 trabayo Practico 456789 AM 00000 S8 A 16 1016 1/16 1216 1314 1016 A116 A216 1316 8A 05 00 00 1. the A1 89 67 45 endition 1016 1116 1216 1316 1010 1116 1718 316 Big 45 67 89 A1 Bis 00 05 8A endian end:no 1414 88 85 16 1316 1016 1110 1216 88 88 14 neilars 1010 1116 1216 1310 318 14 14 88 88 endina 2) Poro determinar si el valor almacenado del entro es positivo o regativo teremos q ver dos cosas, primero el bit de Signo y he harma de almaceramiento, es decir bigerdian o little and on S: Show little endium tendriums primero al per FB10: (1111 1011)2, s'endo el nunes erronces regunivo

Si fuera Big ordion terdinanos primeo al per F210 = (1111 0010)2 -) sucdured el bit de signo 1 par la tronto es regativo. X \* Y + W \* Z + V X U = -> XY x W Z X V U X + A a) X 1× b) wx x + w x (U x V + Z) = -> WXXWUVX+X+ X 0) (Wx(X+yx (UxV))) / (Ux(X+y)) = WXYUVXXXXUXYYX + X x X X X

x = x - (7+3) + Z + (W-2) LOAD LOAD BIPUSH3 IADD 150B LOADE ADD LOADW BIPUSH Z (7+3)+ Z; W; Z (7+3) + Z: (W-2) 18UB AADOE X = X - (Y+3) + Z + (W+2) ISTORE 5) la principal diferencia entre el modo de direccionamiento directo y el modo indeverso es 9 el operando Tiere la dirección de menoria esectiva para el modo directo, especial para declavar unables poblates pues puede ser determinado en trempo de compilación la obiqueión es la menorie y siempre se montrend ne en el mismo lugar en andre gencier. Monnes 4 por el modo indirecto er el operado se Titre un registro el anal contiene la dirección viertira de Bar monorie, este es un dono ejemplo de como funciona an puntero.



# arquitectura MIPS (32 Release 5)

#### Modelo de Memoria

MIPS utiliza un espacio de direcciones de memoria plano y lineal de 32 bits. Es una arquitectura direccionable por bytes, lo que significa que cada byte tiene su propia dirección única. La arquitectura MIPS es por defecto **big-endian**, donde el byte más significativo se almacena en la dirección de memoria más baja.

## **Tipos de Datos**

La arquitectura MIPS soporta los siguientes tipos de datos:

- **Enteros:** Bytes (8 bits), medias palabras (16 bits), palabras (32 bits) y dobles palabras (64 bits).
- Punto Flotante: Precisión simple (32 bits) y doble precisión (64 bits).

### Modos de Direccionamiento

MIPS utiliza un conjunto reducido de modos de direccionamiento para simplificar el diseño de la CPU:

- Inmediato: El operando es una constante de 16 bits que está dentro de la misma instrucción.
- **Registro:** El operando es el contenido de uno de los 32 registros de propósito general.
- Base (o Desplazamiento): La dirección de memoria se calcula sumando una constante de 16 bits (desplazamiento) al valor de un registro base. Es el modo de direccionamiento más común para acceder a la memoria (ej. lw \$t0, 8(\$s1)).
- PC-relativo: La dirección de destino se calcula sumando un desplazamiento al valor del contador de programa (PC). Se usa para ramificaciones (ej. beq).
- Pseudodirecto: La dirección de destino se forma combinando los bits más significativos del PC con un campo de dirección de 26 bits de la instrucción. Se usa para saltos incondicionales (ej. j).

### Tipos de Operaciones y Control de Flujo

MIPS, al ser una arquitectura RISC, tiene un conjunto de instrucciones simplificado. Las operaciones se dividen en varias categorías:

 Aritmético/Lógicas: Operaciones como suma (add), resta (sub), AND (and), OR (or), etc.

- Transferencia de Datos: Solo las instrucciones load y store acceden a la memoria (ej. lw, sw).
- **Control de Flujo:** Incluye ramificaciones condicionales (ej. beq, bne), saltos incondicionales (j), y saltos a subrutinas (jal).

#### Formato de Instrucción

Las instrucciones MIPS tienen una longitud fija de 32 bits y se dividen en tres formatos principales para simplificar su decodificación:

- Tipo R (Registro): Usado para operaciones aritméticas y lógicas que solo involucran registros.
  - Campos: opcode (6 bits), rs (registro fuente 1), rt (registro fuente 2), rd (registro destino), shamt (bits de desplazamiento), y funct (código de función).
- **Tipo I (Inmediato):** Usado para operaciones con valores constantes, transferencias de datos y ramificaciones.
  - Campos: opcode (6 bits), rs (registro fuente), rt (registro destino/fuente), e immediate (valor de 16 bits).
- Tipo J (Salto): Usado para saltos incondicionales.
  - o Campos: opcode (6 bits) y address (dirección de 26 bits).