# تمرین کامپیوتری دوم درس سیستمهای دیجیتال ۲

## محمد مهدی دوست محمدی ۸۱۰۱۰۰۱٤۲

### فرناز صداقتی ۸۱۰۱۰۰۱۷۷

طراحی پردازنده ی RISC-V

مسیر داده:



سیگنال های کنترلی و کنترلرهای پردازنده:

| Inst/Sig | PCsrc | Resultsrc | Mem   | ALU      | ALUOp | ALUSrc | ImmSrc | Regwrite | Branch | jalr | jal |
|----------|-------|-----------|-------|----------|-------|--------|--------|----------|--------|------|-----|
| , 0      |       |           | Write | controll |       |        |        | J        |        |      | ,   |
| R-Type   | 00    | 00        | 0     | !?       | 10    | 0      | xxx    | 1        | 0      | 0    | 0   |
| I-Type   | 00    | 00        | 0     | !?       | 11    | 1      | 000    | 1        | 0      | 0    | 0   |
| LW       | 00    | 01        | 0     | 000(+)   | 00    | 1      | 000    | 1        | 0      | 0    | 0   |
| SW       | 00    | xx        | 1     | 000(+)   | 00    | 1      | 001    | 0        | 0      | 0    | 0   |
| Jalr     | 10    | 10        | 0     | 000(+)   | 00    | 1      | 000    | 1        | 0      | 1    | 0   |
| Jal      | 01    | 10        | 0     | XXX      | xx    | Х      | 011    | 1        | 0      | 0    | 1   |
| B-Type   | 01    | XX        | 0     | 001(-)   | 01    | 0      | 010    | 0        | 1      | 0    | 0   |
| U-Tupe   | 00    | 11        | 0     | XXX      | XX    | х      | 100    | 1        | 0      | 0    | 0   |

#### Top module controller:

#### ALU controller:

#### Risc-V top module:

```
1
     module top_risc(input clk, rst);
3
           wire reg write, mem write, alu src;
 4
           wire [1:0] result_src, pc_src;
5
           wire [2:0] alu_control, imm_src, func3;
 6
           wire [6:0] op;
           wire zero, b31, func7;
8
9
           risc_v_controller cu(op, func3, func7,zero, b31,
10
                                               pc_src,result_src, mem_write, alu_control,
11
                                                alu_src,imm_src, reg_write);
12
13
           datapath dp(clk, rst, reg_write,alu_control,
14
                             mem write, result src, alu src,
15
                             imm src,pc src,op,func3,
16
                             func7, zero, b31);
17
18
     L endmodule
19
```

### Main controller:

```
always @(op) begin
{mem_write, reg_write, alu_src, jal, jalr, branch, imm_src, result_src, alu_op} <= 13'b0;
case(op)
R_T:begin</pre>
Tibegin
reg_write <= 1'bl;
imm_src <= 3'b000;
alu_src <= 1'b0;
mem_write <= 1'b0;
mem_write <= 1'b0;
branch <= 1'b0;
branch <= 1'b0;
jal <= 2'b10;
jal <= 1'b0;
jalr <= 1'b0;
                                                        I_T:begin
                                                              Tibedin
reg_write <= 1'bl;
imm_src <= 3'b000;
alu_src <= 1'bl;
mem_write <= 1'b0;
mem_write <= 1'b0;
branch <= 1'b0;
branch <= 1'b0;
jal <= 1'b0;
jalr <= 1'b0;
                                                     end
S_T:begin
                                                               :begin
  reg_write <= 1'b0;
  reg_write <= 1'b0;
  imm_src <= 3'b001;
  alu_src <= 1'b1;
  mem_write <= 1'b1;
  result_src <= 2'b00;
  branch <= 1'b0;
  branch <= 1'b0;
  jal <= 1'b0;
  jalr <= 1'b0;</pre>
                                                      end
B_T:begin
                                                                 reg_write <= 1'b0;
imm_src <= 3'b010;
alu_src <= 1'b0;
                                                              mem_write <= 1'b0;
result_src <= 2'b00;
branch <= 1'b1;
alu_op <= 2'b01;
jal <= 1'b0;
jalr <= 1'b0;
                                                   end
U_T:begin
                                                             :begin
reg_write <= 1'bl;
imm_src <= 3'b100;
alu_src <= 1'b0;
mem_write <= 1'b0;
mem_write <= 1'b0;
result_src <= 2'b11;
branch <= 1'b0;
alu_op <= 2'b00;
jal <= 1'b0;
jalr <= 1'b0;
                                                    J_T:begin
                                                             :begin

reg_writ <= 1'bl;

imm_src <= 3'b011;

alu_src <= 1'b0;

mem_writ <= 1'b0;

mem_writ <= 1'b0;

pranch <= 1'b0;

alu_op <= 2'b00;

jal <= 1'b1;

jalr <= 1'b0;
                                                    end
                                                      LW:begin
                                                             end
                                                   JAIR:begin

reg_write <= 1'bl;

imm_src <= 3'b000;

alu_src <= 1'bl;

man_orite >= 1'bl;

man_orite >= 1'bl;

mem_write <= 1'bl;

mem_write <= 1'bl;

result_src <= 2'bl0;

branch <= 1'b0;

alu_op <= 2'b00;

jal <= 1'b0;

jalr <= 1'bl;

end
                               end
endcase
end
                     endmodule
```

### یافتن بزرگترین عضو یک آرایه ی ۱۰ تایی از اعداد صحیح:

پردازنده ی RISC-Vطراحی شده عملیات یافتن بزرگترین عدد در یک آرایه ۱۰ تایی از اعداد صحیح را بصورت مجموعه دستورات زیر انجام میدهد:

```
jal x0, maximum
maximum:
  lw s0, 0(zero)
  add s1, zero, zero
  Loop:
     addi s1, s1, 4
     slti t2, s1, 40
     beq t2, zero, EndLoop
     lw s3, 0(s1)
     slt t2, s0, s3
     beq t2, zero, Loop
     add s0, s3, zero
     jal zero,Loop
  EndLoop:
     sw s0, 1000(zero)
     jal zero,End
End:
```

طی این دستورات مقدار اولین خانه از آرایه ی ما از حافظه داده ، در رجیستر X8 رجیستر فایل ذخیره میشود. سپس مقادیر ذخیره شده در دیگر اندیس های آرایه ،از حافظه ی داده طی رخداد یک حلقه ، در خانه ی X19 رجیستر فایل لود میشوند و هر بار با محتوای رجیستر X8 مقایسه میشوند و در صورتی که مقدار X19 بزرگتر از مقدار X8 باشد ، مقدار X19 در X8 ریخته میشود و حلقه تکرار میشود و محتوای اندیس بعدی آرایه در X19 ریخته میشود و عملیات مقایسه تکرار میشود تا در آخر بزرگترین مقدار حاضر در آرایه که در رجیستر X8 قرار دارد در خانه ۱۰۰۰ حافظه استور میشود.

(در دستورات اسمبلی که در صفحه قبل آورده شدند ، SO همان رجیستر X8 و S3 همان رجیستر X19 را بیان میکند.) در ویوفرم زبر عملیات توضیح داده شده قابل مشاهده است:

در پایین تصویر زیر مقادیر موجود در ده خانه ی آرایه را نشان میدهند که بصورت یک فایل متنی به برنامه ورودی داده شده اند و باید بزرگترین مقدار میان آنها (در این مورد عدد ۱۳۱) را بیابیم .همچنین تغییرات مقادیر رجیستر های X8, X19 و خانه ۱۰۰۰ حافظه گویای عملیات یاد شده هستند:

