## 昨年度と今年度の北九州プロセスの比較

(有)たかもり 高橋誓

金沢大学、今村氏の測定結果を元にTEG の性能比較を行った。

## 1 2015年度

2015年度のTEGの特性を以下の図1.1図1.2に示す。



図1.1 Vgs-Id 特性

図 1.2 Vds-Id 特性

これを見ると、両特性ともバラツキが大きいことがわかる。この原因は、Vth のばらつきにある

| Chip1 | Chip2 | Chip3 | Chip4 |
|-------|-------|-------|-------|
| 0.41V | 0.11V | 0.01V | 0.31V |

Vgs の代わりに Vgst(=Vgs-Vth)で規格化してみると、両特性は次の様になる。



Vds-Id 特性 0.004 2015年 4.5% 0.0035 Vgst=2.5V Vbs=0V 4 0% 0.003 W/L=50/2 3.5% 0.0025 3.0% <u>o</u> 0.002 2.5% 2.0% 0.0015 chip1 1.5% 0.001 chip2 1.0% chip3 0.0005 0.5% 0 -0.0%

図1.3 Vgst-Id 特性

図 1.4 Vds-Id 特性(Vgst=2.5V)

これらのバラツキは、Vgsのステップの影響もあるため、さらに少ないと予想される。

なおバラツキは 標準偏差/平均値で定義している。

## 2 2016年度

2016年度のデータを以下に示す。





図2.1 Vgs-Id 特性

図 2.2 Vds-Id 特性

これら4 chip の Vth はそれぞれ次の通りであった。

| Chip1-ari | Chip1-nashi | Chip2-ari | Chip2-nashi |
|-----------|-------------|-----------|-------------|
| 0.57V     | 0.57V       | 0.55V     | 0.53V       |

今回の試作の方が明らかに Vth のバラツキが少ない。ソース/ドレイン領域の Vth 調整のイオンインプラの影響については、TEG の距離が 2mm 程度あるのでウェハ面内バラツキに隠れているのかも知れない。逆にそのことからイオンインプラの影響はかなり少ないと思われる。

## \*) Vth の算出方法

今回の比較では次のような計算で Vth を求めた。

- 1. Vgs-Gm 特性を求める
- 2. GmMax の点を求める
- 3. Vgs-Id 特性に GmMax に接する直線を求める。
- 4. 3 で求めた直線と Gm=0 の交点の Vgs を Vgs0 とする。

5. 
$$V_{th} = V_{gs0} - \frac{A_{blk}V_{ds}}{2} = V_{gs0} - \frac{V_{ds}}{2}$$

これは、色々ある Vth の計算方法の中で、測定条件にあまりよらないということで推奨されている方法みたいである。



強反転領域(Vgs>Vth)では ドレイン電流は以下の式に従う。

$$\begin{split} I_{ds} &= \mu_{eff} C_{ox} \frac{W}{L} \frac{1}{1 + \frac{V_{ds}/L}{E_{sat}}} (V_{gs} - V_{th} - A_{bulk} V_{ds}/2) V_{ds} \\ &\simeq \mu_{eff} C_{ox} \frac{W}{L} (V_{gs} - V_{th} - V_{ds}/2) V_{ds} \end{split}$$

ここで  $A_{blk}$  はパラメータでLが小さいときはほとんど1である。

また、Vds が十分小さい場合は速度飽和の効果を無視することが出来る。

Vgs-Id 曲線から Gm を求め、その最大値の Vgs,Id を Vgsm、Idm とすると

$$V_{gs\,0} = V_{gsm} - \frac{I_{dm}}{G_{mMAX}}$$

Ids=0 より

$$V_{gs0} - V_{th} - V_{ds}/2 = 0$$

$$V_{th} = V_{gs0} - V_{ds}/2$$

で求められる。

バークレー校のマニュアルでは Vds の推奨値として 0.05V を挙げている。