## МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ

# ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ БЮДЖЕТНОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ПРОФЕССИОНАЛЬНОГО ОБРАЗОВАНИЯ

## НИЖЕГОРОДСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ им. Р.Е.Алексеева

Кафедра информационных радиосистем

## ПРОЕКТИРОВАНИЕ КОМБИНАЦИОННЫХ ЦЕПЕЙ С ИСПОЛЬЗОВАНИЕМ ГРАФИЧЕСКОГО РЕДАКТОРА CAПР QUARTUS II

Методические указания к лабораторной работе № 1 по дисциплине
"Цифровые устройства и микропроцессоры" для студентов направления подготовки 11.03.03 Конструирование и технология электронных средств (профиль подготовки "Информационные технологии проектирования радиоэлектронных средств") очной формы обучения

Составители: А.Д.Плужников, Н.Н.Потапов.

УДК 621.374 (075.8)

Проектирование комбинационных цепей с использованием графического редактора САПР Quartus II: метод. указания к лабораторной работе № 1 по дисциплине "Цифровые устройства и микропроцессоры" для студентов направления подготовки 11.03.03 Конструирование и технология электронных средств (профиль подготовки "Информационные технологии проектирования радиоэлектронных средств") очной формы обучения / НГТУ; Сост.: А.Д.Плужников, Н.Н.Потапов. Н.Новгород, 2015. 23 с.

Изложены краткие сведения о комбинационных цепях, методике их проектирования и о способах кодирования информации при ее обработке в цифровых узлах. Даны основные сведения о системе автоматизированного проектирования Quartus II. Детально рассмотрены вопросы проектирования с использованием графического редактора указанной системы и верификации проекта с помощью сигнального редактора. Сформулированы варианты задания к лабораторной работе, требования к отчету, вопросы для самопроверки. Рекомендована дополнительная литература.

Научный редактор А.Г.Рындык

Редактор О.В.Пугина

Печ. л. 1,5. Уч.-изд. л. 1,4.

Нижегородский государственный технический университет им. Р.Е.Алексеева. Типография НГТУ. 603950, Н.Новгород, ул. Минина, 24.

#### 1. Цель работы и подготовка к работе

Целью работы является приобретение начальных сведений о комбинационных цепях, а также изучение некоторых возможностей проектирования таких цепей с использованием программируемых логических интегральных схем (ПЛИС) и системы автоматизированного проектирования (САПР) **Quartus II**.

Подготовка к работе осуществляется до прихода в лабораторию и включает в себя изучение данных методических указаний и (если студенту этого не достаточно для прояснения изучаемого материала) рекомендованной в них литературы, подготовку ответов на приводимые вопросы для самопроверки, составление схемы проектируемого устройства (см. 4.2, 4.3) и проработку контрольного примера для нее (см. 5.4) в соответствии со своим вариантом задания (см. 4.1). Если студенту не известны простейшие логические операции и реализующие эти операции логические элементы, то до изучения материала, излагаемого ниже, необходимо ознакомиться с указанными сведениями (см., например, с. 120-126 [1]).

#### 2. Краткие сведения о комбинационных цепях

## 2.1. Понятие о комбинационных цепях. Их принципиальные отличия от цифровых узлов иного типа

Узлы цифровых устройств (цифровые узлы) подразделяют на комбинационные и последовательностные. Комбинационные узлы называют также комбинационными цепями (КЦ) или комбинационными схемами, а также автоматами без памяти. Последовательностные узлы называют автоматами с памятью (АП), последовательностными цепями или схемами. КЦ и АП принципиально различаются между собой по функционированию (поведению). Значения выходных сигналов КЦ (после завершения переходных процессов, ограничивающих быстродействие любых цифровых узлов) зависят только от текущих значений входных сигналов. Как говорят, предыстория значения не имеет. В отличие от этого, значения выходных сигналов АП (состояние АП) зависят не только от значений сигналов, поступающих на их входы, но и от того состояния автомата, которое предшествует подаче этих входных сигналов и определяется ранее действовавшими на автомат входными сигналами (предысторией). Указанные функциональные (поведенческие) различия связаны со структурными различиями между КЦ и АП: для АП характерны внутренние обратные связи, т. е. замкнутые петли прохождения сигналов, а в КЦ такие обратные связи отсутствуют.

## 2.2. Некоторые способы кодирования информации при ее обработке в цифровых узлах

#### 2.2.1. Двоичный код

Кодовые слова двоичного кода — это многоразрядные двоичные числа: если целое число N представить в виде

$$N = a_{n-1} \cdot 2^{n-1} + a_{n-2} \cdot 2^{n-2} + \dots + a_0 \cdot 2^0,$$

где  $a_i=0$  или 1,  $i=0,1,\dots,n-1$ , то последовательность двоичных символов  $a_{n-1}$   $a_{n-2}$  ...  $a_0$  будет кодовым словом двоичного кода (n-разрядным двоичным числом) или, короче, двоичным кодом. Например, при n=4 десятичное число 5 можно представить двоичным кодом 0101, т. е.  $5_{10}=0101_2$ . При заданном значении n количество всевозможных слов двоичного кода равно  $2^n$ .

#### 2.2.2. Коды типа "1 из *N*"

Для кода "1 из N" кодовые слова представляют собой последовательности из N двоичных величин (нулей и единиц), т. е. являются N-разрядными (N-битными). В любом слове такого кода лишь в одном разряде может быть единица, а в остальных разрядах — нули. Т. е. кодовые слова различаются лишь позицией единицы. Количество всевозможных слов кода "1 из N" равно N.

## 2.2.3. Параллельные и последовательные коды. Однофазные и парафазные коды

Кодовые слова в цифровых устройствах могут передаваться в параллельном или последовательном коде. При параллельном коде все n разрядов слова передаются одновременно по n линиям (проводам). При последовательном коде разряды слова передаются поочередно (по одной линии). Все это справедливо для так называемых однофазных кодов.

Известны также парафазные коды, когда каждый разряд передается по двум линиям: по одной линии передается так называемое прямое значение разряда, а по другой — инверсное, т. е. каждый разряд слова в свою очередь представляется 2-разрядным словом параллельного кода.

Парафазные коды могут быть как параллельными, так и последовательными. В первом случае для передачи информации требуется 2n линий, а во втором – 2 линии.

## 2.2.4. Прямой, обратный и дополнительный коды

В большинстве ЭВМ разность A-B чисел A и B вычисляется путем сложения чисел A и -B, т. е. по формуле

$$A - B = A + (-B). \tag{1}$$

В связи с этим оказывается целесообразным рассмотрение прямого, обратного и дополнительного кодов. При использовании этих кодов ставится запятая перед старшим разрядом двоичного числа (целого или дробного). Перед запятой добавляется еще один разряд, называемый знаковым разрядом.

*Прямой код* положительного числа (кодовое слово) совпадает с самим числом, т. е. в его знаковом разряде стоит нуль. Например, прямой код  $[0,11001]_{\text{пр}}$  числа 0,11001 равен 0,11001или  $[0,11001]_{\text{пр}}=0,11001$ . Для прямого кода отрицательного числа необходимо в знаковом разряде поставить единицу. Например,  $[-0,11001]_{\text{пр}}=1,11001$ . Следовательно, нуль в прямом коде имеет два представления:  $[+0]_{\text{пр}}=0,000$ ... и  $[-0]_{\text{пр}}=1,000$ .... Причем, складывая два первых прямых кода, не получим прямой код нуля, что не позволяет использовать формулу (1) для прямых кодов.

Чтобы представить в обратном коде двоичное число, заданное прямым кодом, необходимо сохранить значение знакового разряда, а после запятой заменить единицы на нули, а нули на единицы, если число отрицательное, и остабез изменения, вить разряды если число положительное:  $[0,11001]_{\mbox{oбp}}=0,11001$ ,  $[-0,11001]_{\mbox{oбp}}=1,00110$ . Нуль в обратном коде так же, как и в прямом имеет два представления:  $[+0]_{\text{Ofp}} = 0,000...$  и  $[-0]_{\text{Ofp}} = 1,111...$ Отметим, что  $[[x]_{\text{обр}}]_{\text{обр}} = [x]_{\text{пр}}$ . Существует способ сложения обратных кодов, позволяющий получить сумму также в обратном коде и использовать формулу (1). Для этого необходимо складывать обратные коды вместе со знаковыми разрядами, как обычные числа, и в случае возникновения единицы переноса из знакового разряда прибавить ее к младшему разряду суммы.

Пример: 
$$x_1 = +0.10111$$
;  $x_2 = -0.00110$ .  $x_1 + x_2 = 0.10001$ .  $[x_1]_{\text{обр}} = 0.10111$ ;  $[x_2]_{\text{обр}} = 1.11001$ ;  $[x_1 + x_2]_{\text{обр}} = 0.10001$ . 
$$[x_1]_{\text{обр}} + [x_2]_{\text{обр}} = \frac{0.10111}{1.11001} + \frac{0.10111}{1.00000} + \frac{0.10001}{1.00000} = [x_1 + x_2]_{\text{обр}}$$

Дополнительный код числа совпадает с прямым, если число положительное, а для отрицательного числа x дополнительный код образуется по правилу  $[x]_{\text{ДОП}} = [x]_{\text{Обр}} + 1_{\text{МЛ}}$ , где  $1_{\text{МЛ}}$  – единица младшего разряда. Например,  $[-0,11001]_{\text{ДОП}} = 1,00110 + 0,00001 = 1,00111$ . Нуль в дополнительном коде имеет одно представление  $[-0]_{\text{ДОП}} = [+0]_{\text{ДОП}} = 0,00000$ . Это позволяет при ограниченном количестве разрядов использовать их для представления большего количества ненулевых значений двоичного числа. Точнее, этих значений оказыва-

ется на одно (отрицательное) больше, чем в случае обратного кода (так, для целых чисел 1,00000 — дополнительный код отрицательного десятичного числа —32: его сложение с положительными числами дает правильные результаты). Дополнительный код суммы чисел равен сумме дополнительных кодов слагаемых, причем единица переноса, возникающая при сложении старших (знаковых) разрядов дополнительных кодов, должна быть отброшена. Благодаря указанному свойству и формуле (1), при кодировании чисел дополнительными кодами операция вычитания может быть заменена операцией сложения.

#### 2.2.5. Модифицированные коды

При сложении чисел в цифровых устройствах может произойти искажение старшего (знакового) разряда вследствие так называемого переполнения разрядной сетки и переноса в знаковый разряд. Такое явление возникает, в частности, если после знакового разряда в слагаемых следуют разряды дробной части числа (как в большинстве примеров, приведенных в 2.2.4), а результат сложения оказывается больше единицы. Для обнаружения ошибок, связанных с переполнением разрядной сетки и искажением знаковых разрядов, применяют специальный способ представления чисел – модифицированные коды, когда знаки изображаются двумя одинаковыми двоичными символами в старших разрядах перед запятой (двумя нулями для положительных чисел и двумя единицами для отрицательных). Существуют обратный и дополнительный модифицированные коды. Например, дополнительный модифицированный код  $[-0,11001]_{\text{ДОП МОД}} = 11,00111$ . Факт переполнения обнаруживается по признаку появления числа с двумя различными знаковыми разрядами. Причем при сложении модифицированных кодов единица переноса из самого старшего знакового разряда прибавляется к младшему разряду (для обратных кодов) или отбрасывается (для дополнительных кодов).

### 2.3. Описание цифровых устройств при их проектировании

Проектируемое цифровое устройство (как говорят, объект проектирования или просто объект) прежде всего должно быть формально описано. Известны два основных подхода к описанию таких объектов: структурный (структурное описание или описание на структурном уровне) и поведенческий (поведенческое описание, описание на уровне поведения или функциональное описание).

Структурное описание — это описание устройства (его структуры) в виде совокупности компонентов и связей между компонентами. Такое описание может осуществляться в следующих формах:

- 1. Графическая форма форма графически представленной схемы.
- 2. Текстовая форма текст на общеупотребительном (например, на русском) языке или на одном из специальных языков описания аппаратуры.

Поведенческое описание устройства — это описание зависимостей его состояния (выходных сигналов) от входных сигналов и от предшествующего (по-

даче упомянутых входных сигналов) состояния. Иначе говоря, поведенческое описание задает функцию или алгоритм, реализуемый устройством. В частности, комбинационные цепи описываются так называемыми переключательными (логическими) функциями. Переключательной функцией называют логическую функцию, способную принимать одно из двух значений (0 или 1) в зависимости от значений нескольких ее аргументов. При проектировании КЦ с несколькими (n) выходами каждому из возможных наборов входных переменных должно быть поставлено в соответствие не одно двоичное значение функции, а определенное n-разрядное двоичное число (n двоичных значений, где n > 1). Тогда получается зависимость, которую можно интерпретировать как совокупность n переключательных функций. Эту совокупность называют системой переключательных функций (заметим, что значение n в общем случае не совпадает с количеством входных переменных).

Поведенческое описание может иметь следующие формы:

- 1. Описание требуемого логического преобразования таблицей функционирования (таблицей истинности). Например, табл. 1 описывает переключательную функцию F трех аргументов  $(X_2, X_1, X_0)$ , которая должна быть реализована некоторой проектируемой комбинационной цепью. Для описания автоматов с памятью иногда используется представление таблиц функционирования в формах карт Карно и таблиц словарей [2].
- 2. Аналитическое описание логического преобразования, которое должно осуществляться проектируемым устройством (логические выражения). В частности, переключательная функция может быть представлена в так называемой совершенной дизъюнктивной нормальной форме (СДНФ). Для этого составляют дизъюнкцию тех наборов аргументов, на которых функция принимает единичное значение. Каждый из этих наборов записывается в виде конъюнкции аргументов. Причем нулевому значению какого-либо аргумента в наборе соответствует запись инверсии данного аргумента в конъюнкции (в конъюнктивном терме). Так, для функции, заданной табл. 1, СДНФ имеет вид

$$F = \overline{X}_2 \overline{X}_1 \overline{X}_0 \vee \overline{X}_2 X_1 \overline{X}_0 \vee \overline{X}_2 X_1 X_0 \vee X_2 X_1 \overline{X}_0.$$

| Таблица 1 |
|-----------|
|-----------|

| <i>X</i> <sub>2</sub> | $X_1$ | $X_0$ | F |
|-----------------------|-------|-------|---|
| 0                     | 0     | 0     | 1 |
| 0                     | 0     | 1     | 0 |
| 0                     | 1     | 0     | 1 |
| 0                     | 1     | 1     | 1 |
| 1                     | 0     | 0     | 0 |
| 1                     | 0     | 1     | 0 |
| 1                     | 1     | 0     | 1 |
| 1                     | 1     | 1     | 0 |

- 3. Описание требуемого логического преобразования с помощью временных диаграмм сигналов на входах и выходах объекта.
- 4. Описание объекта так называемой диаграммой состояний [2].
- 5. Текстовая форма, которая, как и при структурном описании, может представлять собой текст либо на общеупотребительном языке, либо на одном из специальных языков описания аппаратуры.

Любой из подходов к описанию объекта при любой форме может быть непосредственно использован для проектирования. Однако для не-

которых средств современных САПР могут оказаться предпочтительными какой-то определенный из подходов и определенная его форма. Тогда при неподходящем первоначальном описании устройства нужно перейти к предпочтительному описанию. Так, выше приведен пример перехода от табличной формы поведенческого описания КЦ к форме аналитического описания. Заметим, что в данной лабораторной работе изучается графический редактор САПР **Quartus II**. Для его применения требуется описание объекта на структурном уровне в графической форме. В связи с этим ниже (см. 2.4.2) приводится пример перехода к такому описанию от табличной формы поведенческого описания.

#### 2.4. Мультиплексоры

#### 2.4.1. Понятие о мультиплексорах

Типовое условное обозначение мультиплексора представлено на рис. 1. Здесь  $D_0, D_1, ..., D_{K-1}$  – информационные входы,  $a_0, a_1, ..., a_{n-1}$  – адресные входы.



Рис. 1

Мультиплексор можно назвать цифровым коммутатором: двоичное значение его выходного сигнала совпадает с двоичным значением сигнала на том информационном входе, десятичный номер которого равен двоичному числу  $a_{n-1}$   $a_{n-2}$  ...  $a_0$ , поступающему в параллельном коде на адресные входы. При этом количество K информационных входов и количество n адресных входов связаны соотношением  $K=2^n$ . В соответствии с приведенным поведенческим описанием мультиплексора (в текстовой форме) может быть составлена таблица истинности и записана СДНФ, что позволит перейти к структурному описанию в форме схемы, содержащей простейшие логические элементы. Мож-

но убедиться, что в этой схеме будут отсутствовать обратные связи (см. 2.1).

## 2.4.2. Мультиплексор как универсальный логический модуль

При использовании мультиплексора в качестве универсального логического модуля (УЛМ) можно реализовать любую наперед заданную переключательную функцию. При этом входами УЛМ должны быть адресные входы мультиплексора, количество которых, следовательно, должно совпадать с количеством аргументов функции. На каждый информационный вход мультиплексора в данном случае должен подаваться постоянный сигнал: уровень логического нуля (если двоичный номер данного входа совпадает с тем набором ар-

гументов, при котором переключательная функция принимает нулевое значе-



ние) или уровень логической единицы (в противоположном случае). На рис. 2 показана схема включения мультиплексора в качестве УЛМ, реализующего ту переключательную функцию, которая задана табл. 1. Это пример перехода от табличной формы поведенческого описания к графической форме структурного описания объекта.

Рис. 2

### 2.4.3. Наращивание размерности мультиплексоров

Размерность мультиплексора (она определяется количеством информационных входов), как и размерность некоторых других цифровых узлов, можно наращивать, т. е. можно построить мультиплексор достаточно большой размерности, используя несколько мультиплексоров меньшей размерности. Рис. 3 яв-



Puc. 3

ляется примером схемы наращивания — схемой построения мультиплексора 32:1 с применением мультиплексоров, размерность которых не превышает 8:1.

#### 2.4.4. Шинный мультиплексор

Шинный мультиплексор представляет собой цифровой узел, аналогичный мультиплексору, рассмотренному в 2.4.1. Отличия заключаются в следующем. Сигналами, подаваемыми на адресные входы, осуществляется выбор не одного информационного входа, а некоторой группы входов (шины). Шиной называют группу контактов или линий (проводов). Шинный мультиплексор имеет несколько входных информационных шин и одну выходную шину, а также уже упомянутые адресные входы. Двоичный код на адресных входах является порядковым номером выбираемой входной шины. Действующие на нее входные информационные сигналы передаются на выходную шину.

Заметим, что количество линий в шине называют ее разрядностью. Например, шина, образованная четырьмя линиями, называется 4-разрядной.

## 3. Краткое описание САПР Quartus II

#### 3.1. Назначение САПР Quartus II

Эта система разработана американской фирмой **Altera** и предназначена для проектирования цифровых устройств широкого назначения на базе ПЛИС. ПЛИС представляет собой большую интегральную схему (БИС) с программируемой структурой. Это кристалл, содержащий множество логических ячеек, каждая из которых выполняет сравнительно простые логические преобразования. В некоторых семействах ПЛИС логические ячейки называют также макроячейками или логическими элементами. Соединения между ячейками внутри ПЛИС создает (программирует) пользователь с помощью программно-аппаратных средств. Благодаря высокому уровню интеграции даже одна запрограммированная ПЛИС может представлять собой весьма сложное цифровое устройство. Причем имеется возможность перепрограммирования ПЛИС.

Перечислим некоторые из средств рассматриваемой САПР.

### 3.2. Графический редактор системы Quartus II

Графический редактор, как и упоминаемый ниже текстовый редактор, является так называемым средством ввода описания проектируемого устройства. Причем данный редактор предназначен для ввода структурного описания проекта (см. 2.3) в графической форме (например, в виде, близком к рис. 2).

Данный редактор позволяет создавать файлы проекта (с расширением .bdf) посредством составления схемы взаимосвязанных блоков (компонентов) при отображении ее на экране монитора. В свою очередь каждый компонент должен быть создан (программно организован) с помощью какого-либо редактора

системы и должен иметь свой символ – условное графическое обозначение. В множестве таких компонентов можно выделить те, которые имеются в так называемых библиотеках системы, и те, которые создаются пользователем системы как проекты более низкого уровня иерархии.

В качестве компонентов, сосредоточенных в библиотеках системы, можно назвать примитивы, макро- и мегафункции. Эти компоненты тоже представляют собой проекты более низкого уровня иерархии, но создаются разработчиками САПР для облегчения процесса проектирования. Каждому из таких компонентов соответствует определенный (как правило, стандартный) символ. Примитивы – это простейшие программно организованные компоненты. В библиотеке примитивов системы Quartus II имеются логические элементы, входные и выходные контакты, триггеры и др. Макрофункциями являются некоторые заранее спроектированные и включенные в отдельную библиотеку более сложные цифровые узлы. В библиотеке макрофункций имеются мультиплексоры, дешифраторы, компараторы, счетчики, регистры и др. Заранее спроектированные и функционально завершенные компоненты более высокого уровня слождопускающие перестройку своих параметров проектировщикомпользователем, называют мегафункциями. В библиотеке мегафункций изучаемой системы имеются, например, арифметические сумматоры (вычитатели), умножители, устройства деления чисел. Пользователь может также создавать свои собственные библиотеки компонентов.

#### 3.3. Текстовый редактор системы Quartus II

Текстовый редактор является средством ввода структурного и (или) поведенческого описания проектируемого устройства с помощью языков описания аппаратуры и обеспечивает работу с файлами, имеющими следующие расширения: .txt, .v, .vlg, .vqm, .vh, .verilog, .vhd, .vhdl, .edf, .edif, .edn, .tdf, .inc, .tcl, .c, .cpp, .h, .s, .asm.

## 3.4. Сигнальный редактор и симулятор системы Quartus II

Сигнальный редактор в рассматриваемой системе позволяет, например, редактировать форму временных диаграмм входных воздействий для проектируемого устройства или его компонентов. После такого редактирования имеется возможность запустить симулятор системы для верификации (проверки) проекта, т. е. анализа реакции проектируемого устройства или его компонентов на сигналы, заданные временными диаграммами.

При использовании сигнального редактора и симулятора создаются файлы тестирования (.vwf), в которых сохраняется информация о заданных временных диаграммах входных сигналов и соответствующих диаграммах выходных сигналов.

#### 3.5. Символьный редактор системы Quartus II

С помощью символьного редактора можно просматривать, создавать и редактировать символ, представляющий собой условное графическое обозначение цифрового устройства, созданного в рамках какого-либо проекта.

Файл символьного редактора имеет расширение .bsf. Создать символ устройства можно, проделав следующий путь по меню File – Create / Update – Create Symbol Files for Current File. Создание символа доступно при работе с графическим и текстовым редакторами.

#### 3.6. Редактор связей системы Quartus II

Редактор связей или, как его еще называют по-русски, поуровневый планировщик, редактор трассировки позволяет просматривать и изменять размещение проектируемого устройства на кристалле ПЛИС.

#### 3.7. Компилятор системы Quartus II

Компилятор является средством преобразования информации, которая содержится в файлах проекта, в информацию о соединениях между логическими ячейками внутри ПЛИС, а также средством оптимизации проектируемого устройства по критерию минимума требуемых ресурсов ПЛИС (в частности, ее ячеек) и критерию максимального быстродействия. Процесс компиляции можно запустить из меню **Processing**.

Файлы проекта — это файлы, которые содержат структурное и/или поведенческое описание проектируемого устройства и в связи с этим предназначены для обработки компилятором. Файлы проекта создаются при работе с перечисленными выше редакторами (кроме сигнального редактора, символьного редактора и редактора связей) и имеют указанные расширения. К таким файлам относят и файлы, созданные некоторыми другими САПР, совместимыми с системой **Quartus II**.

В результате компиляции и работы с некоторыми иными средствами (с сигнальным редактором, симулятором, символьным редактором, редактором связей) создаются так называемые вспомогательные файлы.

### 3.8. Программатор системы Quartus II

Программатор позволяет физически реализовать спроектированное устройство внутри кристалла ПЛИС, как говорят, программировать структуру ПЛИС. С помощью программатора файл конфигурации проекта с расширением .pof, созданный при компиляции, используется для организации соединений между ячейками ПЛИС. При этом ПЛИС должна быть связана с используемой универсальной ЭВМ специальным интерфейсом.

#### 4. Задание на проектирование

#### 4.1. Общая формулировка задания и его варианты

В качестве задания к данной лабораторной работе предлагается проектирование генератора сигнала в виде отрезка псевдослучайной последовательности (ПСП). ПСП представляет собой последовательность элементов  $d_i$  ( i – номер элемента, являющийся целым числом), повторяющихся с периодом N, т. е.  $d_{i+N}=d_i$ . Каждый из элементов может принимать одно из двух значений: +1 или -1. При выполнении лабораторной работы должен быть спроектирован генератор, формирующий такой отрезок ПСП, длина которого совпадает с периодом N=7. Чтобы записать указанный отрезок ПСП, необходимо задать первые 3 элемента последовательности ( $d_1$ ,  $d_2$ ,  $d_3$ ) согласно номеру варианта задания и табл. 2, а другие 4 элемента определить по следующим рекуррентным соотношениям:

$$d_i = -d_{i-3} \cdot d_{i-2}$$
 — для вариантов 1-7;  $d_i = -d_{i-3} \cdot d_{i-1}$  — для вариантов 8-14.

|   | 7 / | _ |    |             |     | ~ |
|---|-----|---|----|-------------|-----|---|
| • | `a6 | П | 11 | 11 1        | A I | 1 |
| _ | uv  | v | v  | $\nu_{q}$ . |     | _ |

|            |                 |            | 1               |
|------------|-----------------|------------|-----------------|
| № варианта | $d_1, d_2, d_3$ | № варианта | $d_1, d_2, d_3$ |
| задания    |                 | задания    |                 |
| 1          | -1, -1, +1      | 8          | -1, -1, +1      |
| 2          | -1, +1, -1      | 9          | -1, +1, +1      |
| 3          | +1, -1, +1      | 10         | +1, +1, +1      |
| 4          | -1, +1, +1      | 11         | +1, +1, -1      |
| 5          | +1, +1, +1      | 12         | +1, -1, +1      |
| 6          | +1, +1, -1      | 13         | -1, +1, -1      |
| 7          | +1, -1, -1      | 14         | +1, -1, -1      |

## 4.2. Структурное и поведенческое описание проектируемого устройства и его компонентов в текстовой форме

Здесь и далее в 4.3 излагаются сведения, необходимые для составления схемы проектируемого устройства (перехода к графической форме его структурного описания в связи с последующим использованием графического редактора САПР **Quartus II** в качестве средства ввода описания), а также для составления контрольного примера (см. 5.3).

Каждый из семи элементов ПСП (+1) либо -1) нужно сформировать проектируемым генератором в 4-разрядном дополнительном коде (элементу +1соответствует код 0001, а элементу -1 соответствует код 1111).

Генератор необходимо построить на основе мультиплексора размерности 8:1 (количество информационных входов мультиплексора должно быть не меньше длины генерируемого отрезка ПСП, т. е. семи) при использовании это-

го мультиплексора в качестве УЛМ. Адресные входы мультиплексора предназначены для подачи на них трехразрядных двоичных порядковых номеров (от 001 до 111 в параллельном коде, что соответствует десятичным значениям номеров от 1 до 7) генерируемых элементов ПСП. Сигналы на информационных входах мультиплексора следует задать по следующему принципу: для формирования элемента +1 на соответствующий его порядковому номеру информационный вход подается логическая единица, для формирования элемента -1 на соответствующий его порядковому номеру информационный вход подается логический нуль. В результате на выходе УЛМ образуется последовательность логических единиц и нулей, которая в дальнейшем должна быть преобразована в последовательность дополнительных кодов элементов ПСП (чисел +1 и -1 соответственно).

Для формирования порядковых номеров генерируемых элементов ПСП на



адресных входах мультиплексора необходимо использовать готовый (не проектируемый студентом при выполнении лабораторной работы) компонент — счетчик **COUNTER**. Не будем останавливаться на принципах построения этого компонента. Заметим лишь, что он представляет собой (рис. 4) 3-битный счетчик тактовых импульсов (синхроимпульсов), поступающих на счетный вход **CLK**, и срабатывает по передним фронтам этих

импульсов при условии формирования соответствующего сигнала на входе запуска START. Исходным является нулевое состояние счетчика (000 на выходной 3-разрядной шине). При этом счетчик готов к реакции на сигнал START (в иных состояниях сигнал START не оказывает влияния на работу счетчика). Для начала счета и последовательного изменения выходных сигналов счетчика на вход START подается уровень логической единицы, который должен сохраняться хотя бы до завершения формирования переднего фронта одного из импульсов на входе **CLK**. Тогда с этого импульса начинается счет. Результат счета (количество импульсов, поступивших на вход ССК) отражается двоичным кодом на выходах A0, A1, A2. Выход A0 соответствует младшему разряду выходного числа, а выход А2 – старшему. После седьмого тактового импульса с момента начала счета на выходах появится число 7 в двоичном коде 111. Следующим (восьмым) тактовым импульсом счетчик сбрасывается в исходное нулевое состояние 000. Если в это время на входе START действует уровень логической единицы, то счет повторяется. В противном случае счет прекращается, т. е. счетчик остается в нулевом состоянии до появления следующего импульса START.

В результате формирование сигнала **START** = 1 необходимой длительности (от 1 до 8 периодов повторения импульсов **CLK**, например, 2 периода) позволяет реализовать однократную последовательную смену восьми состояний счетчика от 000 до 111 с последующим возвратом в состояние 000. Как отмечалось ранее, семь из них (от 001 до 111) являются порядковыми номерами элементов отрезка ПСП (элементов сигнала) и должны обеспечить формирова-

ние этих элементов. Т. е. в упомянутых семи состояниях должен генерироваться сигнал, принимающий значения +1 или -1 в дополнительном коде, а вне временного интервала генерации сигнала (в состоянии 000 счетчика) проектируемый генератор должен формировать дополнительный код нуля (0000).

Средства генерации сигналов **CLK** и **START** проектировать не требуется: эти сигналы должны задаваться с помощью сигнального редактора при верификации проекта.

Для преобразования последовательности логических единиц и нулей в дополнительные двоичные коды чисел +1 и -1 сигнал с выхода УЛМ необходимо подать на формирователь. При действии на вход формирователя логической единицы должен появиться параллельный дополнительный код 0001 числа +1 на четырех выходах формирователя, а при действии логического нуля — дополнительный код 1111 числа -1. В качестве такого формирователя целесообразно выбрать шинный мультиплексор размерности 2:1, а точнее — макрофункцию 74157 (рис. 5) из библиотеки системы **Quartus II**.

На рис. 5 контакты A1, A2, A3, A4 и B1, B2, B3, B4 образуют две входные информационные шины мультиплексора. Y1, Y2, Y3, Y4 — его выходная шина. Поскольку входных шин две, то для выбора одной из них достаточно одного адресного входа. Таким адресным входом является контакт SEL: при логическом нуле на этом входе выбирается первая из входных шин (A1, A2, A3, A4), а при логической единице — вторая (B1, B2, B3, B4). Контакт GN является разрешающим входом: при GN = 0 мультиплексор функционирует согласно 2.4.4, а при GN = 1 на выходной шине нули.

Адресный вход мультиплексора (рис. 5) нужно использовать как вход упомянутого выше формирователя: именно на него подается сигнал с УЛМ. Если на этот вход поступает логический нуль (соответствует элементу -1 ПСП), то для появления на выходной 4-разрядной шине параллельного кода 1111 нужно на все линии входной шины A1, A2, A3, A4 подать логическую



единицу. Если же на упомянутый вход поступает логическая единица (соответствует элементу +1), то для его преобразования в комбинацию 0001 такая комбинация подается на шину **B1**, **B2**, **B3**, **B4**.

Выходная шина формирователя является выходной шиной генератора.

В результате на выходной шине генератора (после подачи сигнала запуска на счетчик **COUNTER**) синхронно с тактовыми импульсами должны появляться нужные значения всех семи элементов генерируемого отрезка ПСП.

Поскольку вне временного интервала генерации указанных семи элементов требуется генерировать параллельный код 0000, то три выхода блока **COUNTER**, на которых в это время формируется

код 000, необходимо соединить с тремя входами элемента 3HE-И (BAND3 из

библиотеки примитивов **QUARTUS II**), подключая выход последнего ко входу **GN** шинного мультиплексора.

Таким образом, проектируемый генератор будет состоять из счетчика **COUNTER** и некоторого комбинационного преобразователя кодов, образованного универсальным логическим модулем, формирователем и элементом 3HE–И.

#### 4.3. Требования к структуре универсального логического модуля

Для выполнения задания в соответствии с конкретным его вариантом требуется составить схему построения УЛМ, т. е. мультиплексора 8:1, на основе которого строится проектируемый генератор (см. 4.2). Эта схема должна представлять собой схему наращивания, включающую в себя мультиплексоры размерности 4:1. Полагаем, что она реализуется с использованием макрофункции 74153 (рис. 6).



Рис. 6

Данная макрофункция представляет собой два мультиплексора 4:1 с общими адресными входами **A** и **B**. Один из этих двух мультиплексоров имеет информационные входы 1C0, 1C1, 1C2, 1C3, разрешающий вход 1GN и выход 1Y. Аналогичные контакты 2C0, 2C1, 2C2, 2C3, 2GN, 2Y принадлежат второму мультиплексору. Функционирование мультиплексора обеспечивается подачей логического нуля на разрешающий вход. При логической единице на разрешающем входе и любых сигналах на остальных входах появляется логический нуль на выходе мультиплексора.

При использовании общего подхода к наращиванию (аналогично рис. 3) потребуются две упомянутые макрофункции. Однако в данном частном слу-

чае имеется возможность обойтись лишь одной такой макрофункцией. Для этого в синтезируемом мультиплексоре 8:1 необходимо предусмотреть подачу старшего адресного разряда на разрешающие входы двух мультиплексоров 4:1 (на один из них — через инвертор) и объединение их выходов операцией ИЛИ. Именно этот второй подход требуется реализовать при выполнении лабораторной работы. Причем, если входы 2C0, 2C1, 2C2, 2C3 4:1 будут информационными входами  $D_4$ ,  $D_5$ ,  $D_6$ ,  $D_7$  мультиплексора 8:1, то упомянутый выше в скобках инвертор должен подключаться ко входу 2GN.

Согласно замечанию о сигналах на адресных входах УЛМ (см. 4.2) не должен использоваться тот информационный вход мультиплексора 8:1, который соответствует коду 000 на адресных входах.

#### 5. Порядок выполнения задания и дополнительные сведения о системе Quartus II

#### 5.1. Начало работы над проектом

Работа в системе Quartus II начинается с действий, которые называют созданием проекта. Прежде всего, необходимо создать новую папку для хранения файлов этого проекта (папка должна быть индивидуальной для каждого рабочего места в лаборатории и может иметь в своем названии только цифры и латинские буквы). Затем после запуска Quartus II при помощи команды New Project Wizard... меню File открывается окно мастера создания проекта. В появившемся окне следует нажать **Next**. В результате открывается страница 1 мастера, имеющая название New Project Wizard: Directory, Name, Top-Level Entity [page 1 of 5]. В верхнем поле открывшейся страницы следует ввести имя и путь к папке проекта (можно воспользоваться кнопкой с изображением многоточия справа от поля и выбрать папку с помощью специального диалогового окна), имя проекта и имя устройства, занимающего верхнюю позицию в иерархии проекта (их рекомендуется задать как generator1). После этого можно завершить создание проекта нажатием кнопки Finish. Если процесс проектирования окажется вынужденно прерванным (с сохранением полученных результатов), то для возобновления работы над проектом его необходимо открыть при помощи команды Open Project... меню File, после чего потребуется выбрать папку с файлами проекта и указать его имя.

#### 5.2. Работа с графическим редактором

Первым этапом данной лабораторной работы является создание (ввод) принципиальной схемы проектируемого генератора в графическом редакторе. Для создания файла, который будет содержать принципиальную схему устройства (после создания проекта согласно 5.1), следует выполнить команду **New...** меню **File**. В появившемся диалоговом окне в группе **Design Files** следует выбрать тип файла **Block Diagram / Schematic File** и нажать **OK**. Эти действия приведут к открытию окна графического редактора с загруженным в него файлом с расширением **.bdf**, который теперь необходимо включить в проект. Делается это следующим образом: **File – Save As...** В появившемся диалоговом окне сохранения файла следует задать его имя и установить флажок **Add file to current project**.

В графическом редакторе схема создается из отдельных компонентов, которыми являются примитивы, макрофункции и мегафункции фирмы **Altera**, а также другие заранее подготовленные компоненты (в нашем случае к последним относится **COUNTER**). Вводятся компоненты следующим образом: на свободном участке рабочего поля нажать правую кнопку мыши и в появившемся контекстном меню выбрать пункт **Insert – Symbol...**, или выполнить двойное нажатие левой кнопки мыши на том участке рабочего поля, куда необходимо

ввести компонент. Далее в диалоговом окне нужно выбрать требуемый каталог (каталог **primitives** для примитивов; каталог **megafunctions** для мегафункций; каталог **Project** для компонентов, предварительно созданных проектировщиком; каталог **others**, где в подкаталоге **others/maxplus2** содержатся макрофункции мультиплексоров, используемые при выполнении данной лабораторной работы), а затем в каталоге выбирается нужный компонент. Заметим, что каталог **Project** при работе в системе **Quartus II** является обозначением папки, созданной ранее для хранения файлов проекта и имеющей произвольное название из цифр и латинских букв.

В данной лабораторной работе используются следующие компоненты. Примитивы: BAND3 — логический элемент 3HE–И; OR2 — логический элемент ИЛИ; NOT — логический элемент НЕ; INPUT — входной контакт; OUTPUT — выходной контакт; GND — уровень логического нуля; VCC — уровень логической единицы. Макрофункции: 74153 — сдвоенный мультиплексор 4:1 (рис. 6); 74157 — шинный мультиплексор (рис. 5). Эти макрофункции описаны выше. Специально подготовленная для данной лабораторной работы макрофункция COUNTER (рис.4) находится в каталоге Z:\Alt\_Lib. Из этого каталога в папку, созданную для хранения файлов проекта, необходимо скопировать файл графического редактора counter.bdf, содержащий информацию об описании компонента COUNTER, а также файл counter.bsf символа этого компонента. Тогда папка с файлами проекта будет выполнять также функции каталога пользователя.

После импортирования какого-либо компонента из соответствующего каталога в рабочее поле графического редактора данный компонент (как и любой другой объект схемы, например, линию) можно перемещать по рабочему полю: щелчок левой кнопкой мыши на выбранном компоненте (выделение компонента) с последующим перемещением компонента и курсора мыши при нажатой ее левой кнопке. Соединение компонентов в проектируемой схеме можно осуществить следующим образом: переместить курсор мыши в одну из тех двух точек схемы, которые нужно соединить между собой, нажать левую кнопку мыши и, не отпуская ее, перемещать курсор ко второй из соединяемых точек. Для получения соединительной линии с несколькими изломами потребуется несколько подобных манипуляций с мышью. Укажем еще один возможный способ соединения точек схемы: несколько линий схемы (в том числе "оборванных"), которым присвоено одно и то же имя, считаются соединенными между собой. Присвоение имени какой-либо линии осуществляется следующим образом: выделить линию щелчком мыши, набрать название линии с клавиатуры (только латинскими буквами). Для последующего редактирования названия потребуется выделить его без выделения линии. Аналогичны способы соединений шина-МИ.

В процессе реализации в графическом редакторе ранее составленной схемы проектируемого генератора (схема должна быть составлена до прихода в лабораторию) постоянный уровень логической единицы в тех точках схемы, где он необходим, обеспечивается соединением этих точек с примитивом VCC.

Аналогично, использование примитива **GND** обеспечивает уровень логического нуля.

До завершения работы в графическом редакторе нужно отметить входы и выходы проектируемого устройства соответственно примитивами INPUT и OUTPUT. В противном случае окажется невозможным назначение контактов реальной ПЛИС входам и выходам устройства при компиляции, упоминаемой ниже. Заметим, что возможно использование этих примитивов на входах и выходах компонента (части) устройства. В последнем случае отмеченным входам и выходам не обязательно соответствуют контакты реальной ПЛИС, а примитивы INPUT и OUTPUT (после присвоения им соответствующих названий) используются для указания связей между компонентами. После импортирования данных примитивов из библиотеки и их размещения в схеме необходимо отредактировать названия соответствующих входов и выходов. Для этого нужно нажать левую кнопку мыши дважды на названии входа или выхода, а затем изменить его (последующее изменение названия тоже возможно).

Проектируемый генератор должен иметь два входа: с названиями **START** (для подачи сигнала запуска) и **CLK** (для подачи тактовых импульсов). Они являются входами блока **COUNTER**. Выходами генератора будут четыре выхода формирователя, т. е. шинного мультиплексора (см. 4.2).

Кроме того, в поле VCC (GND) каждого примитива INPUT необходимо записать один из двух возможных вариантов уровня входного сигнала по умолчанию: VCC (если требуется обеспечить действие на данном входе логической единицы в отсутствие иного входного сигнала) или GND (если требуется обеспечить действие на данном входе логического нуля в отсутствие иного входного сигнала).

Для обозначения четырех выходов генератора целесообразно использовать графический символ шины — жирную линию. Делается это следующим образом. К каждому из четырех выходов подводится линия, "оборванная" на противоположном конце, которая затем именуется (например, выходу младшего разряда присваивается имя OUT[0], следующий разряд именуется как OUT[1] и т. д.). Далее в любом месте рабочего поля проводится жирная линия и ей присваивается имя OUT[3..0]. К шине необходимо подсоединить примитив типа OUTPUT и назвать его тем же именем, что и шину. Жирную линию можно создать следующим образом: вначале проводится обычная линия (для построения линий целесообразно воспользоваться вертикальной панелью инструментов, расположенной в левой части экрана), затем она выделяется и на изображении выделенной линии нажимается правая кнопка мыши, в появившемся контекстном меню выбирается пункт **Bus Line**.

#### 5.3. Компиляция проекта

После того как схема (или иное описание) устройства будет введена средствами графического (или иного) редактора, необходимо осуществить компиляцию проекта.

До осуществления компиляции необходимо также выбрать семейство ПЛИС для реализации спроектированного устройства: Assignments – Device..., выбор требуемого семейства в поле Family. Выбор осуществляется самостоятельно или по рекомендации преподавателя, предпочтительным является семейство MAX3000A.

Если перед запуском компилятора не оказался открытым нужный проект, то его необходимо открыть согласно 5.1. Далее запускается процесс компиляции: **Processing** – **Start Compilation**. Причем компилироваться будет не один упомянутый открытый файл, а вся совокупность файлов данного проекта. В результате компиляции, как уже говорилось, создается ряд вспомогательных файлов, которые не относят к файлам проекта. Запуск компиляции для данной лабораторной работы необходим лишь в связи с тем, что впоследствии потребуется осуществлять верификацию проекта (поскольку она невозможна без виртуального размещения устройства на кристалле ПЛИС).

В процессе компиляции сведения об ошибках в проекте выводятся на экран монитора. После двойного щелчка мышью на строке сообщения об ошибке открывается файл, содержащий ошибку и в нем выделяется то место, которое компилятор зафиксировал как ошибочное. Аналогично выдаются сведения об ошибках при верификации проекта с помощью сигнального редактора. В частности, одной из ошибок могло бы быть отсутствие файла **counter.bdf** в папке с файлами проекта.

#### 5.4. Верификация проекта

Следующим этапом после компиляции является верификация проекта, т. е. моделирование и проверка правильности функционирования спроектированного устройства. С этой целью создается файл временных диаграмм. Для его создания (после открытия проекта согласно 5.1) необходимо двигаться по меню File – New – Verification/Debugging Files – Vector Waveform File. При этом запустится сигнальный редактор с загруженным файлом с расширением .vwf. Созданный файл необходимо включить в проект тем способом, которым включался в проект созданный ранее файл графического редактора.

Проверка правильности работы устройства осуществляется следующим образом. Вначале составляется так называемый контрольный пример. Он представляет собой выбранный набор временных диаграмм входных сигналов и временные диаграммы требуемой (например, рассчитанной вручную по таблице истинности, заданной для проектирования) реакции спроектированного устройства на эти входные сигналы. На следующем этапе проверки временные диаграммы выбранных входных сигналов задаются в сигнальном редакторе. И, наконец, последним этапом проверки является запуск моделирования (симуляции) работы устройства при заданных входных сигналах, сравнение результатов моделирования с контрольным примером и корректировка введенного описания (например, схемы) устройства в случае недопустимого различия результатов моделирования и ожидаемых (в соответствии с контрольным примером)

результатов.

Контрольный пример для данной лабораторной работы должен быть создан при самостоятельной подготовке (после изучения принципов построения проектируемого устройства).

Как уже отмечалось, входными сигналами проектируемого генератора являются: последовательность тактовых импульсов СЦК и сигнал запуска START. Их временные диаграммы задаются следующим образом. В поле Name рабочего окна сигнального редактора нужно нажать правую кнопку мыши и в контекстном меню выбрать пункт Insert – Insert Node or Bus... В появившемся диалоговом окне нажимается кнопка Node Finder... В следующем диалоговом окне нажимаются последовательно 3 кнопки: List, >>, OK (если после нажатия кнопки List в поле Nodes Found отсутствуют строки с именами контактов устройства, то следует в поле Filter установить значение Pins: all и нажать кнопку List повторно). В результате информация о входах и выходах устройства, полученная в процессе компиляции, переносится в файл с расширением .vwf и отображается в рабочем окне сигнального редактора. В частности, в поле Name появляются названия всех входов и выходов устройства. Чтобы задать временную диаграмму сигнала на некотором входе, необходимо выделить этот вход (нажатием левой кнопки мыши на поле Value). Затем с помощью панели инструментов, расположенной в левой части окна редактора, задается требуемая (в соответствии с контрольным примером) форма сигнала.

Длительность одного периода импульсов (меандра) CLK не рекомендуется выбирать менее 40 нс (чрезмерно малое значение данного параметра не допускается в связи с ограниченным быстродействием реальной ПЛИС). Рекомендуемые параметры сигнала START указаны в 4.2.

Панель инструментов предоставляет, в частности, следующие возможности. Щелчок мышью на пиктограмме с изображением 0 позволяет задать уровень логического нуля на предварительно выделенном участке временной оси. Аналогично задается уровень логической единицы (пиктограмма 1), неопределенное состояние (X) и третье состояние (Z). Под неопределенным состоянием понимается либо любое значение входного или выходного сигнала, либо неизвестное значение (то, которое невозможно определить при моделировании) выходного сигнала. Щелчок мышью на пиктограмме INV приводит к инверсии сигнала на выделенном временном интервале. Для формирования меандра используется пиктограмма с изображением часов. Пиктограмме С соответствует возможность формирования на входах или выходах последовательности чисел, образующих арифметическую прогрессию с заданной разностью (с заданным параметром Increment by). Причем абсолютная величина этого параметра может превышать единицу только в том случае, когда упомянутая последовательность формируется на шине, образованной несколькими линиями-проводами. С использованием пиктограммы? можно задавать для выделенного временного интервала значения сигналов на какой-либо шине. При этом совокупность их значений задается числом, записанным в той системе счисления, которая указывается в поле Radix окна установки значения.

При работе с сигнальным редактором группировка линий (входов или выходов устройства) в шину осуществляется следующим образом. Прежде всего в поле **Name** выделяются линии (названия), подлежащие группировке. Затем нужно щелкнуть правой кнопкой мыши на выделенной области и в появившемся меню выбрать пункт **Grouping – Group...** Далее указывается система счисления для представления данных на шине: двоичная (**Binary**), восьмеричная (**Octal**), десятичная при числах со знаком (**Signed Decimal**) и при числах без знака (**Unsigned Decimal**) или шестнадцатеричная (**Hexadecimal**).

Обратная операция (разгруппировка шины) реализуется выделением требуемой шины в поле **Name** с последующим нажатием правой кнопки мыши и выбором в меню пункта **Grouping – Ungroup**.

После того, как будут заданы все необходимые сигналы, можно запустить симуляцию (моделирование) функционирования устройства. Для этого в меню **Processing** выбирается пункт **Start Simulation**. Временные диаграммы, полученные в результате симуляции, сохраняются в файл, имя которого имеет следующий вид **имя\_vwf\_файла-sim.cvwf**, где **имя\_vwf\_файла** является именем файла временных диаграмм на входе устройства и, как правило, совпадает с именем проекта. Данный файл находится в подкаталоге **db** каталога проекта.

Сигнальный редактор дает возможность оценить быстродействие спроектированного устройства по задержкам его выходных сигналов относительно входных и по длительности переходных процессов, наблюдаемых на временных диаграммах. Для измерения длительности соответствующего временного интервала необходимо переместить мышью маркер — вертикальную синюю линию (после щелчка на верхней части маркера) к началу измеряемого интервала. После этого курсор мыши размещается в конце интервала, а в поле Interval верхней части экрана наблюдается значение длительности интервала.

При выполнении лабораторной работы требуется измерить задержку появления сигнала (после переходных процессов) относительно соответствующего фронта импульсов **CLK**.

## 5.5. Работа с символьным редактором

После успешной верификации спроектированного устройства, для него можно (а при выполнении данной лабораторной работы — нужно) создать символ (условное графическое обозначение) устройства. Для этого следует открыть графический файл проекта, содержащий информацию о созданной ранее схеме устройства, и проделать путь по меню File — Create / Update — Create Symbol Files for Current File. В результате автоматически создается символ для устройства (файл с расширением .bsf, имеющий то же имя, что и соответствующий графический файл). Для редактирования символа нужно запустить символьный редактор открыть требуемый файл ... .bsf нажав правую кнопку в свободном месте рабочего поля графического редактора и выбрав Open Symbol File из контекстного меню, либо воспользовавшись командой Open... меню File. Подчеркнем, что аналогично компилятору и симулятору символьный редактор об-

рабатывает всю совокупность файлов данного проекта в целом (создает символ для всего проекта).

#### 6. Требования к отчету по работе

В качестве отчета по данной работе представляются в электронном виде и сопровождаются устными пояснениями следующие результаты: схема генератора, выполненная в графическом редакторе; временные диаграммы, полученные при верификации проекта; результаты измерения временной задержки; символ спроектированного устройства.

#### 7. Вопросы для самопроверки

- 1. В соответствии с какими соображениями выбирается размерность мультиплексора универсального логического модуля для выполнения задания к лабораторной работе? Сколько адресных входов должен иметь такой мультиплексор?
- 2. Как осуществляется наращивание размерности мультиплексоров в общем случае? Пояснить рис. 3. Изменить схему (рис. 3) так, чтобы мультиплексор 5 имел размерность 8:1.
- 3. Каким образом общие принципы наращивания используются для проектирования мультиплексора — универсального логического модуля в данной лабораторной работе?
- 4. Чем определяется требуемая разрядность (количество выходов) счетчика **COUNTER**?
- 5. Какие сигналы и почему должны поступать на входные информационные шины шинного мультиплексора формирователя в заданном проекте?
- 6. Каким образом обеспечивается формирование кода нулевого значения проектируемым генератором вне временного интервала генерации сигнала?
- 7. Возможна ли верификация проекта без предварительной его компиляции?
- 8. С чем связана необходимость использования примитивов **INPUT** и **OUTPUT** при выполнении проекта с применением графического редактора?
- 9. Какие ограничения накладываются на параметры входных сигналов генератора при верификации проекта и чем это обусловлено?

## 8. Список рекомендуемой литературы

- 1. Фролкин, В.Т., Попов, Л.Н. Импульсные и цифровые устройства: учеб. пособие для вузов / В.Т.Фролкин, Л.Н.Попов.— М.: Радио и связь, 1992.— 336 с.
- 2. Угрюмов, Е.П. Цифровая схемотехника / Е.П.Угрюмов.— СПб.: БХВ, 2010.-810 с.
- 3. Стешенко, В.Б. ПЛИС фирмы ALTERA: проектирование устройств обработки сигналов / В.Б.Стешенко.— М.: ДОДЭКА, 2000.— 128 с.