



دانشگاه تهران دانشکده برق و کامپیوتر مدارهای الکترونیک دیجیتال تمرین کامپیوتری شماره 4 تاریخ تحویل: 1397/10/02

در این پروژه به بررسی مدارهای مربوط به Latch و Flip-Flop خواهیم پرداخت و از نظر زمانی آنها را تحلیل میکنیم.

در این تمرین از کتابخانه 32nm که در ضمیمه قرار داده شده است، استفاده میکنیم.

### < قسمت اول:

- مدار مربوط به clocked SR latch (شکل 1) را در نرم افزار Hspice پیاده سازی نمایید. در این طراحی از گیتهای static CMOS استفاده کنید. طراحی را به گونه ای انجام دهید که مدار موردنظر کمترین مساحت را داشته و زمان صعود و نزول گره خروجی تقریبا برابر باشد.
  - ورید.  $T_{\text{rise}}$  ,  $T_{\text{fall}}$  , setup time , hold time , hold time . در این مدار پارامترهای
- دوره تناوب c را 4ns در نظر بگیرید و بقیه ورودیها رو طوری اعمال کنید که timing violation نداشته باشید.
- در خروجی مربوط به گیت inverter، یک خازن ff قرار داده شود و در خروجی سایر گیتها، یک خازن ff قرار داده شود و در خروجی سایر گیتها، یک خان ff گذاشته شود.
  - ، برای طراحی گیت AND از یک NAND + inverter استفاده کنید.
  - با اعمال یک glitch در ورودیِ s، اثر مخرب آن را روی خروجی نشان دهید.



clocked SR latch . شـكل

#### < قسمت دوم:

- در این قسمت مدار شکل 2 را پیاده سازی خواهیم کرد که مربوط به یک Transmission Gate در این قسمت مدار شکل 2 را
  - این FF از نوع rising edge است یا FF
- در این مدار پارامترهای T<sub>rise</sub> , T<sub>fall</sub> , setup time , hold time , T<sub>D to Q</sub> , T<sub>clk to Q</sub> را به دست آورید.
- دوره تناوب c را 4ns در نظر بگیرید و بقیه ورودیها رو طوری اعمال کنید که timing violation نداشته باشید.
  - و نیز خازن خروجی مربوط به گیت inverter، برابر با 5 fF قرار داده شود.
    - از مقادیر  $(W/L)_p = 4$  و  $(W/L)_n = 2$  استفاده شود.
    - برای ساخت clk از یک inverter استفاده کنید.



یکی از مشکلات این نوع DFF، مشکل clock overlap است. با افزایش تاخیر بین DFF، تاثیر این پدیده را در خروجی نشان دهید.(هر دو حالت 0-0 و 1-1 را انجام دهید. برای ایجاد تاخیر از چند inverter پشت سرهم استفاده کنید.)



شىكل2 . Transmission Gate DFF

#### < قسمت سوم:

- مدار شکل 3 را در نظر بگیرید.
- در این طراحی از گیتهای static CMOS استفاده کنید. طراحی را به گونهای انجام دهید که مدار موردنظر کمترین مساحت را داشته و زمان صعود و نزول گره خروجی تقریبا برابر باشد. در خروجی هر NAND یک خازن 5fF قرار دهید.
  - این FF از نوع rising edge است یا FFF •

- در این مدار پارامترهای T<sub>rise</sub> , T<sub>fall ,</sub> setup time , hold time , T<sub>D to Q</sub> , T<sub>clk to Q</sub> را به دست آورید.
- یک مدار combinational مطابق شکل 4 در نظر بگیرید. این مدار بین دو فلیپ فلاپِ شکل سه قرار میگیرد.(شکل 5) با محاسبه تاخیر، حداکثر فرکانس مدار را به دست آورید.
- با افزایش فرکانس، به بیش از فرکانس مجاز، نشان دهید که چگونه این کار موجب از دست
  رفتن داده میشود.(با انتخاب ورودی مناسب، شکل موج را گزارش دهید)



شكل3 . فليپ فلاپ



شکل4 . مدار combinational



شـكل5 . مدار sequential و combinational

- برای مدار combinational از گیتهای static CMOS استفاده کنید. طراحی را به گونهای انجام
  دهید که مدار موردنظر کمترین مساحت را داشته و زمان صعود و نزول گره خروجی تقریبا برابر
  باشد.
- inverter ورودی b را ثابت درنظر بگیرید و ورودی a را به فلیپ فلاپ وصل نمایید. برای  $\bar{a}$  از یک  $\bar{a}$  استفاده نمایید.
  - در گره f و نیز خروجی هر inverter یک خازن 10fF قرار دهید.

# توضيحات:

- 🔻 بدنه ترانزیستورهای نوع n را به زمین و نوع p را به vdd متصل کنید.
  - 🔾 زمان صعود و نزول ورودیها را 50ps درنظر بگیرید.
- 🗸 فایل کتابخانه به همراه صورت آزمایش در سایت درس آپلود شده است.
- گزارش را با فرمت PDF ذخیره کرده و به همراه فایل شبیه سازی و فایل کتابخانه در یک فایل زیپ قرار
  دهید و در سایت درس آپلود کنید. نام فایل باید به صورت زیر باشد:

## Name\_Student Number\_CA4.zip

- نمره شما بر اساس گزارش شما تعیین می شود لذا گزارشی کامل، شامل تمامی شکل موجهای
  خواسته شده تهیه کرده و به سوالات مطرح شده به طور کامل پاسخ دهید.
- در صورت تشخیص هرگونه مشابهت در کدها و گزارش، نمرهای به هیچ یک از گزارشهای مشابه تعلق <u>نمی گیرد</u>.
  - 🗸 سوالات خود در مورد پروژه را، با عنوان CA4 به ایمیل زیر ارسال نمایید.

rg.nmrs@yahoo.com

موفق باشيد