- Logická funkce je funkce, která pro konečný počet vstupních parametrů vrací logické hodnoty.
- Přiřazuje kombinaci vstupních logických proměnných nějakou výstupní kombinaci.
- Používá se v oboru teorie řízení a číslicové techniky, v praxi pak například v mikroprocesorové technice.
- · Parametry logické funkce jsou logické proměnné. ...

Logická proměnná je taková proměnná, která může nabývat nějakého konečného počtu logických hodnot.

Nejčastěji jsou tyto hodnoty dvě a reprezentují stavy pravda a nepravda.

Pravda se vyjadřuje jako 1 = logická jednička Nepravda se vyjadřuje jako 0 = logická nula

# Vennův diagram

Vstupní proměnnou zaznamenáme kruhem (příp.jiným obrazcem), vnitřek představuje hodnotu 1



# Vennův diagram

Výsledná hodnota je pro danou kombinaci je označena uvnitř kruhu.



Čtu: funkce bude rovna 1, pokud a=1 a zároveň b=1.

Logická operace je taková operace s výroky, jejíž výsledkem je opět výrok, jehož pravdivostní hodnota (PRAVDA nebo NEPRAVDA) závisí na pravdivosti.

Booleova algebra je algebraická struktura, která zobecňuje vlastnosti množinových a logických operací.

Logická konjunkce (symboly AND, &) je binární logická operace jejíž hodnota je pravda, právě když obě vstupní hodnoty jsou pravda.

### Zápis:

$$X = A$$
 AND B, nebo  $X = A & B$ ,  $X = A \land B$ ,  $X = A *B$ 

Mohu vyjádřit pravdivostní tabulkou:

| A | В | $\mathbf{A} \wedge \mathbf{B}$ |
|---|---|--------------------------------|
| 0 | 0 | 0                              |
| 0 | 1 | 0                              |
| 1 | 0 | 0                              |
| 1 | 1 | 1                              |

Disjunkce v logice znamená logický součet. Výroky jsou spojeny symbolem

OR nebo V) Logický součet nabývá hodnotu pravda, když alespoň jeden z obou vstupních výroků je pravda.

Zápis:

$$X = A$$
 OR B, nebo  $X = A \lor B$ , někdy  $X = A + B$ 

Mohu vyjádřit pravdivostní tabulkou:

| A | В | $_{ m A} { m V}_{ m B}$ |  |
|---|---|-------------------------|--|
| 0 | 0 | 0                       |  |
| 0 | 1 | 1                       |  |
| 1 | 0 | 1                       |  |
| 1 | 1 | 1                       |  |

Logická negace (používá se pro ni NOT, popř. se označuje pruhem nad proměnnou) hodnota je nepravda, právě když první vstupní hodnota je pravda a naopak.

Logická negace (používá se pro ni NOT, popř. se označuje pruhem nad proměnnou) hodnota je nepravda, právě když první vstupní hodnota je pravda a naopak.

$$egin{array}{cccc} A & \lnot A & \ 0 & 1 & \ 1 & 0 & \end{array}$$

Používané schematické značky:

Logic symbols

(IEC = International Electrochemical Commission)

## Zákony Booleovy algebry

### Booleova algebra

- minimalizace logických funkcí pomocí zákonů a pravidel

#### požadované znalosti:

- celkový přehled o možnosti zápisu
- umět si odvodit proč a+1=1, a\*0=0 ... a podobně
- znát de Morganova pravidla

|                                 | Zákony součtu                               | Zákony součinu                                 |  |  |
|---------------------------------|---------------------------------------------|------------------------------------------------|--|--|
| Zákon<br>idempotence            | a + a = a                                   | a.a = a                                        |  |  |
| Zákon absorbce                  | a + ab = a                                  | a.(a+b)=a                                      |  |  |
| Zákon absorbce<br>negace        | a + ab = a + b                              | $a.(\overline{a}+b)=a.b$                       |  |  |
| Zákon komutativní               | a+b=b+a                                     | a.b = b.a                                      |  |  |
| Zákon asociativní               | a+(b+c)=(a+b)+c                             | a.(b.c) = (a.b).c                              |  |  |
| Zákon distributivní             | a+(b.c)=(a+b).(a+c)                         | a.(b+c) = a.b + a.c                            |  |  |
| Neutrálnost nuly<br>a jedničky  | a+0=a                                       | a.1 = a                                        |  |  |
| Agresívnost nuly<br>a jedničky  | a+1=1                                       | a.0 = 0                                        |  |  |
| Zákon<br>vyloučeného<br>třetího | a+a=1                                       | a.a = 0                                        |  |  |
| Zákon negace                    | 0=1                                         | ī = 0                                          |  |  |
| Zákon dvojité<br>negace         | a = a                                       |                                                |  |  |
| De Morganovy<br>zákony          | $\overline{a+b} = \overline{a}\overline{b}$ | $\overline{a.b} = \overline{a} + \overline{b}$ |  |  |

$$\overline{a+b} = \overline{a} \times \overline{b}$$

## Výčtový způsob zadání logické funkce

| číslo řádku | С | b | a | Υ |   |
|-------------|---|---|---|---|---|
| 0           | 0 | 0 | 0 | 0 | _ |
| 1           | 0 | 0 | 1 | 1 | Z |
| 2           | 0 | 1 | 0 | 1 |   |
| 3           | 0 | 1 | 1 | 0 |   |
| 4           | 1 | 0 | 0 | 0 |   |
| 5           | 1 | 0 | 1 | 1 | 1 |
| 6           | 1 | 1 | 0 | 1 |   |
| 7           | 1 | 1 | 1 | 0 |   |
|             |   |   |   |   |   |

Pravdivostní tabulka nám říká, že znázorněná log.funkce je rovna "1" pokud proměnné "a", "b", "c" budou mít kombinaci uvedenou v řádcích 1, 2, 5, 6.

Stačí tedy vypsat řádky, kde bude funkce rovna "1".

$$\mathbf{f} = \Sigma (1, 2, 5, 6)$$

Pozor: řádky musí být srovnané dle binární hodnoty od nuly

### Karnaughova mapa



## Zjednodušení logické funkce

Karnaughova mapa je metoda používaná pro minimalizaci logické funkce při její analýze. Jejím principem je zobrazení n-rozměrné tabulky hodnot do dvojrozměrné mapy. Z této mapy lze poté graficky vyčíst minimální funkci.

- → Každé okénko odpovídá kombinaci vstupních proměnných.
- ⇒ Jen jedna proměnná se mění u sousedního okénka.
- ⇒ Uvnitř okénka je výstupní hodnota, při této kombinaci vstupních proměnných.



- vytvářím podmapy ze sousedních políček
- podmapa představuje člen součtu
- každý člen součtu je násobek vstupních proměnných, které představuje políčko
- pokud podmapa představuje přímý i negovaný tvar vstupní proměnné, proměnná vypadne
- snažím se vytvořit co největší podmapy
- políčko mohu využít pro víc podmap

### Zjednodušení logické funkce

Příklad vytváření podmap.

Pozor: i políčka vyznačená fialově jsou sousední

X jsou stavy u kterých nezáleží na výsledku - mohu je použít jak potřebuji



## Zjednodušení logické funkce

Pravdivostní tabulka (zadání):

$$Q = (ar x \cdot ar y \cdot ar z) + (ar x \cdot y \cdot ar z) + (x \cdot ar y \cdot ar z)$$

Odpovídá:

|   |   | 7 | Z |   |
|---|---|---|---|---|
|   | 1 | 0 | 0 | 1 |
| X | 1 | 0 | 0 | 0 |

Řešení:

<sub>Řešení:</sub> 
$$Q(x,y,z)=(ar{y}\cdotar{z})+(ar{x}\cdotar{z})$$

## Kombinační logické obvody

- logické obvody, ve kterých stavy na výstupech závisí pouze na okamžitých kombinacích vstupních proměnných a nezávisí na jejich předchozích hodnotách, s výjimkou krátkého přechodového děje
- nemají žádnou paměť předchozích stavů, takže jedné kombinaci vstupních proměnných odpovídá právě jediná výstupní kombinace funkčních hodnot
- závislost výstupních funkčních hodnot na hodnotách vstupních proměnných popisuje pravdivostní tabulkou nebo pomocí logických výrazů

Pro realizaci kombinačních obvodů je možné použít:

- pevné paměti
- programovatelná logická pole
- základní logické členy: NAND, AND, NOR, OR, apod.

### Kodér

## Kombinační logické obvody

- kombinační logický obvod, který na základě kombinační tabulky z kombinace vstupních dat (x), vstupního kódu vytváří na výstupu (y) kód jiný. Funkce kodéru je inverzní k funkci dekodéru
- má n vstupních signálů x0 ... xn-1 jejichž kombinace vytváří na k výstupech y0 ... yk-1 jinou kombinaci signálů. Obecně platí, že n > k. Volitelně je možno použít strobovací výstup s pro vzorkování signálu nebo signál e pro uvolnění



### Příklad - kodér hexadecimální/ sedmisegmentovka:



### Multiplexer

### Kombinační logické obvody

je elektronický člen, fungující na principu přepínače, kdy je podle řídících signálů (a) přiváděn na výstup (y) jeden ze vstupních signálů (x)



### **Demultiplexer**

### Kombinační logické obvody

je elektronický člen, fungující na principu přepínače, kdy je podle řídících signálů (a) přiváděn na výstup (y) jeden ze vstupních signálů (x)



## Kombinační logické obvody

- kombinační obvod
- obvod, který sčítá 2 a více čísel

Ve dvojkové soustavě se provádí sčítání podle klíčů:

### <u>Úplná</u> má

- vstupy sčítaných bitů a<sub>1</sub>, b<sub>1</sub> a přenos c
- výstupy součet s<sub>1</sub> a přenos c





Poloviční má

- vstupy sčítaných bitů a<sub>1</sub>, b<sub>1</sub>
- výstupy součet s<sub>1</sub> a přenos c

Chybí přenos z bitu, protože je první.

### výstup závisí na

- vstupních proměnných
- vnitřním stavu (nastaveném v předchozím ději)

#### Skládá se z:

- kombinační části
- paměti
- zpětné vazby
- Abychom mohli určit hodnotu výstupní proměnné, je potřeba u sekvenčních obvodů sledovat kromě vstupních proměnných ještě i jeho vnitřní proměnné – vnitřní stav. Jsou to proměnné, které jsou uchovány v paměťových členech.
- Existence vnitřních proměnných způsobuje, že stejné hodnoty vstupních proměnných přivedené na vstup obvodu, nevyvolávají vždy stejnou odezvu na výstupu obvodu.



vstupy

S - set (nastavuje stav výstupu do logické 1)

R - reset (nastavuje stav výstupu do logické 0 - nuluje výstup)



Povolené operace - mačkám: Zelené tlačítko - rozsvítí žárovku Červené tlačítko - zhasne žárovku

Zakázané operace - mačkám: Obě tlačítka

Realizace funkce RS



#### Pravdivostní tabulka RS klopného obvodu

| S             | R | Qt+1 | Q <sup>t+1</sup> |  |  |
|---------------|---|------|------------------|--|--|
| 0             | 0 | Ċ,   | Q <sup>t</sup>   |  |  |
| 0             | 1 | 0    | 1                |  |  |
| 1             | 0 | 1    | 0                |  |  |
| 1             | 1 | (1)  | (1)              |  |  |
| Zakázaný stav |   |      |                  |  |  |







R i S v ,,0" - nic se neděje R ,,0", S ,,1" - nastavení do ,,1" R ,,1", S ,,0" - nastavení do ,,0"

RS obvod doplněn o vstup T (časové pulzy)

Pracuje stejně jako RS, jen v době, kdy to dovolí vstup T.



Používá se tehdy, kdy musí být vstupy RS necitlivé a změna jen tehdy, kdy potřebujeme.

Obvody řízené časovými pulzy



Obvody řízené úrovní časového pulzu

Nevýhoda: dlouho trvá citlivý stav vstupů

Obvody řízené náběžnou hranou časového pulzu

citlivý stav vstupů jen krátkou dobu náběhu hodinového puzu Obvody řízené sestupnou hranou časového pulzu

citlivý stav vstupů jen krátkou dobu náběhu hodinového puzu

Obvody řízené jak sestupnou tak náběžnou hranou časového pulzu

Pracují dvojnásobnou rychlostí.





Řetězec za sebou zapojených dvojčinných klopných obvodů. Dvojčinný obvod je řízen sestupnou a vzestupnou hranou pulzu.



HODINY

(MBS)

### Sekvenční logické obvody

Kombinací n klopných obvodů, schopnou zapamatovat si n-bitovou informaci, nazýváme registrem.

Dám informaci postupně bit po bitu.



(LBS)

### Sériový vstup dat

· chceme zapsat do registru binární číslo 01011

| číslo hod.<br>impulsu | bit | Q | 4 <b>Ç</b>       | Q <sub>3</sub> Q <sub>2</sub> | 2 <b>Q</b> 1 | <b>Q</b> o     |
|-----------------------|-----|---|------------------|-------------------------------|--------------|----------------|
| 1                     | 1 → | 1 | 0                | 0                             | 0            | 0              |
| 2                     | 1 → | 1 | <u> </u>         | 0                             | 0            | 0              |
| 3                     | 0 → | 0 | \ \ <sub>1</sub> | <b>\_1</b>                    | . 0          | 0              |
| 4                     | 1 → | 1 | 7 0              | 1                             | 1            | 0              |
| 5                     | 0 → | 0 | $\searrow_1$     | 70                            | 1            | \ <sub>1</sub> |

- Liší se od předchozích (statických) posuvných registrů svou dynamickou strukturou.
- Dynamické posuvné registry mají informace uloženy v kapacitě hradla (paměťová buňka) tranzistoru MOS.
- Náboj se však v malých kapacitách neudrží dlouho a proto musí být
- obnovován současně s posouváním dat



- posuv logické informace ve struktuře MOS lze uskutečnit pomocí efektu indukce potenciálové jámy
- nábojově vázané prvky vznikly jako počítačové paměti, ale jejich schopnost převádět světlo na elektrický signál z nich vytvořila kvalitní detektory světla
- na povrchu polovodiče je vytvořena řada kovových elektrod vzájemně izolovaných (oxid křemíku) od polovodiče i mezi sebou
- uspořádány lineárně nebo do matice
- pokud se na elektrody přivede různé napětí, elektrony mohou být "přelévány" z jedné nábojové studny do sousední
- tak je možné náboj posouvat po ploše čipu
- tento proces je používán, když je třeba informaci z CCD čipu vyčíst.
- balíky elektronů, reprezentující jednotlivé pixely, jsou posouvány do výstupního zesilovače, kde je elektrický náboj převeden na napětí
- toto napětí se objeví na výstupním pinu CCD čipu

### Posouvání náboje pod buňkami CCD struktury:



# Vkládání informací do posuvného registru

## Sekvenční logické obvody

Sériový vstup klopného obvodu (odpovídá bitu s nejnižší váhou) umožňuje čtyři různé možnosti ovládání vkládání informací:

- Náhrada nulami bity se v registru při posuvu uvolňují od nejnižší váhy. Spojíme-li sériový vstup s nulovou logickou úrovní, pak jsou na uvolněná místa vkládány nuly.
- Náhrada jedničkami sériový vstup je spojen s logickou úrovní odpovídající jedničce.
- Sériový zápis informací sériový vstup je připojen k externímu zdroji dat. Posuvný registr a externí datový zdroj jsou pomocí hodinových impulsů synchronizovány.
- Kruhový posuv tzv. kruhové registry = paměť s kolujícími daty.
  - ⇒ posun vpravo → výstup bitu s nejvyšší váhou je spojen se vstupem bitu s nejnižší váhou
  - ⇒ posun vlevo → výstup bitu s nejnižší váhou je spojen se vstupem bitu s nejvyšší váhou

- ⇒ čítá počet vstupních impulsů a vyjadřuje jejich počet pomocí buď binárního nebo jiného kódu
- asynchronní čítač změna stavu z 1 do 0 předcházejícího obvodu du teprve působí změnu stavu následujícího obvodu (může být pomalý proces proti rychlosti vstupních pulzů)
- synchronní čítač ze stavu kombinace předcházejících výstupů obvodů se určuje logická úroveň vstupu
- vratný čítač čítání buď vpřed nebo vzad





### Polovodičové paměti

Podle typu přístupu mohou být paměti rozděleny na:

 ⇒ RAM (Random Access Memory) - paměti s libovolným přístupem ⇒ SAM (Serail Access
 Memory) - paměti se sériovým přístupem.





### Polovodičové paměti

Podle možnosti zápisu/čtení mohou být paměti rozděleny na:

ROM (Read Only Memory) - paměti pouze pro čtení

⇒ RWM (Read Write Memory) - paměti pro zápis i čtení



**statické** hodně součástek malé kapacity ⇒dynamické jedna součástka =
jeden bit - velké
kapacity

### Polovodičové paměti

**RWM** (Read Write Memory) - paměti pro zápis i čtení

**Statické SRAM** hodně součástek - malé kapacity

⇒Dynamické DRAM jedna součástka = jeden bit - velké kapacity Informace = náboj kapacity tzn. musím obnovovat = refresh

jedna pa-

měťová

buňka

