# Výstupní zpráva INC projekt 2021

Jméno: Vojtěch Orava

Login: xorava02

Architektura navrženého obvodu (RTL)

Schéma obvodu



#### Popis funkce

CNT = counter, čítač

Modře jsou vyznačeny vstupní signály hodin (CLK) a dat (DIN). Zeleně je vyznačen datový výstup (DOUT). Červené čáry představují sběrnice (výstup z CNT je 5bitová sběrnice, výstup z CNT2 je 3bitová sběrnice). CNT je v kódu realizován jako **std\_logic\_vector**, zatímco CNT2 je pouze proměnná procesu.

<u>Popis funkce obvodu:</u> FSM nastavuje podle vnitřního stavu výstupy RX\_EN (receive enable), DOUT\_VLD (data out valid) a CNT\_EN (counter enable). Do CNT vstupuje CLK (hodinový signál) a při každé 16 náběžné hraně (OUT(4)) a povoleném (=1) RX\_EN je zapnut multiplexor(MUX). Multiplexor na výstup posílá aktuální hodnotu DIN, na pozici danou CNT2 (0-7) – celkem 8 bitů.

#### Návrh automatu (Finite State Machine)



### Popis funkce

Automat čeká ve stavu **WAIT\_START\_BIT** dokud není DIN = 0 (začátek přijímání). Poté se přepne do stavu **WAIT\_FIRST\_BIT** a po 16hodinových cyklech načte 1 bit a přepíná se do stavu **RX\_DATA**. V tomto stavu načítá dalších 7 bitů (celkem tedy 8 bitů) a přepíná se do stavu **WAIT\_STOP\_BIT**, ve kterém setrvává, dokud se signál DIN nerovná 1. Pak se přepne do stavu **DATA\_VALID** a opět do stavu **WAIT\_START\_BIT**, kde čeká na zahájení dalšího vysílání.

## Snímky simulace



