# Prova Finale di Reti Logiche

Docente: Fornaciari William



Studente : Capodanno Mario Codice Persona: 10804856

Studente: Michele Dussin Codice Persona: 10809989

Anno Accademico 2023-2024

# Contents

| Table of Contents |                        |                            |           |  |  |  |  |  |  |  |
|-------------------|------------------------|----------------------------|-----------|--|--|--|--|--|--|--|
| 1                 | Introduzione           |                            |           |  |  |  |  |  |  |  |
|                   | 1.1                    | Specifica del progetto     | 1         |  |  |  |  |  |  |  |
|                   | 1.2                    | Interfaccia del componente |           |  |  |  |  |  |  |  |
| 2                 | Architettura           |                            |           |  |  |  |  |  |  |  |
|                   | 2.1                    | Segnali principali         | 4         |  |  |  |  |  |  |  |
|                   | 2.2                    | Stati della FSM            | 5         |  |  |  |  |  |  |  |
| 3                 | Risultati Sperimentali |                            |           |  |  |  |  |  |  |  |
|                   | 3.1                    | Sintesi                    | 8         |  |  |  |  |  |  |  |
|                   | 3.2                    | Simulazioni e Testbench    | 8         |  |  |  |  |  |  |  |
|                   | 3.3                    | Report Utilization         | 10        |  |  |  |  |  |  |  |
|                   | 3.4                    | Timing report              | 11        |  |  |  |  |  |  |  |
| 4                 | Cor                    | nclusioni                  | <b>12</b> |  |  |  |  |  |  |  |

### Introduzione

#### 1.1 Specifica del progetto

Il progetto descritto in questa relazione riguarda lo sviluppo di un componente VHDL che implementa una macchina a stati finiti (FSM) per l'elaborazione di una sequenza di dati memorizzati in una memoria RAM. Dalla specifica, viene richiesta la lettura di una sequenza di K parole W memorizzate in una memoria RAM secondo un certo ordine, partendo da un indirizzo specifico che viene fornito in input (valore ADD da specifica). I valori W sono compresi tra 0 e 255 con i valori pari a 0 che indicano 'dati non specificati o non affidabili', come nel caso della lettura di outlier da un sensore. Il compito è di sostituire i valori non specificati con l'ultimo valore valido letto e di aggiungere un parametro di "credibilità" che diminuisce con ogni valore 0 consecutivo fino a un massimo di 31.



Figure 1.1: Esempio di funzionamento del componente richiesto

La nostra implementazione si basa su una macchina a stati che per gestisce autonomamente le operazioni principali richieste dalla specifica, quali la lettura e scrittura in memoria, la gestione dei contatori e la determinazione dello stato per la prossima transizione.

### 1.2 Interfaccia del componente

Il componente descritto presenta la seguente interfaccia:



Figure 1.2: Architettura del componenente (gli stati della fsm sono descritti nel prossimo capitolo)

```
entity project_reti_logiche is
    port (
        i_clk
               : in std_logic;
              : in std_logic;
        i_rst
        i_start : in std_logic;
        i_add
               : in std_logic_vector(15 downto 0);
                : in std_logic_vector(9 downto 0);
        i_k
        o_done : out std_logic;
        o_mem_addr : out std_logic_vector(15 downto 0);
        i_mem_data : in std_logic_vector(7 downto 0);
        o_mem_data : out std_logic_vector(7 downto 0);
        o_mem_we
                   : out std_logic;
        o_mem_en
                   : out std_logic
end project_reti_logiche;
```

Figure 1.3: Entity del componente

Il componente è composto da tre ingressi primari (START, ADD e K) e da un'uscita primaria a 1 bit (DONE). Dispone di un unico segnale di clock CLK e di un segnale di reset RESET, tutti sincroni e interpretati sul fronte del clock. L'uscita DONE deve essere 0 all'inizio del processo. Il modulo deve essere progettato in modo che il segnale RESET sia sempre dato prima del primo segnale START=1 e che il modulo venga resettato ogni volta che viene dato. Il modulo aggiorna la sequenza e i corrispondenti valori di confidenza, con zero dati rima-

| Segnale        | Direzione | Descrizione                                                          |  |  |  |  |  |  |
|----------------|-----------|----------------------------------------------------------------------|--|--|--|--|--|--|
| i_clk          | Input     | Segnale di <i>clock</i> in ingresso generato dal <i>Test Bench</i> . |  |  |  |  |  |  |
| i_rst          | Input     | Segnale di <i>reset</i> che inizializza la macchina, pronta a ricev  |  |  |  |  |  |  |
|                |           | il primo segnale di <i>start</i> .                                   |  |  |  |  |  |  |
| i_start        | Input     | Segnale di start generato dal Test Bench.                            |  |  |  |  |  |  |
| i_k            | Input     | Segnale (vettore) W generato dal Test Bench, rappresen-              |  |  |  |  |  |  |
|                |           | tante la lunghezza della sequenza.                                   |  |  |  |  |  |  |
| i₋add          | Input     | Segnale (vettore) ADD generato dal Test Bench che rap                |  |  |  |  |  |  |
|                |           | resenta l'indirizzo da cui parte la sequenza da elaborare.           |  |  |  |  |  |  |
| $i_mem_data$   | Input     | Segnale (vettore) che arriva dalla memoria e contiene il dato        |  |  |  |  |  |  |
|                |           | in seguito a una richiesta di lettura.                               |  |  |  |  |  |  |
| $o_{-}done$    | Output    | Segnale di uscita che comunica la fine dell'elaborazione.            |  |  |  |  |  |  |
| $o\_mem\_addr$ | Output    | Segnale (vettore) di uscita che manda l'indirizzo alla memo-         |  |  |  |  |  |  |
|                |           | ria.                                                                 |  |  |  |  |  |  |
| o_mem_data     | Output    | Segnale (vettore) che va verso la memoria e contiene il dato         |  |  |  |  |  |  |
|                |           | che verrà successivamente scritto.                                   |  |  |  |  |  |  |
| o_mem_en       | Output    | Segnale di <i>enable</i> da inviare alla memoria per poter comu-     |  |  |  |  |  |  |
|                |           | nicare (sia in lettura che in scrittura).                            |  |  |  |  |  |  |
| $o_mem_we$     | Output    | Segnale di write enable da inviare alla memoria (=1) pe              |  |  |  |  |  |  |
|                |           | poter scrivere. Per leggere dalla memoria, esso deve essere          |  |  |  |  |  |  |
|                |           | 0.                                                                   |  |  |  |  |  |  |

Table 1.1: Tabella dei segnali di input e output del progetto.

nenti e zero valori di confidenza impostati fino al raggiungimento del primo punto di dati non nullo.

### Architettura

### 2.1 Segnali principali

### Spiegazione dei Segnali Interni

Nel progetto della macchina a stati, sono stati utilizzati diversi segnali interni per gestire correttamente le operazioni di lettura e scrittura nella memoria RAM. Il segnale saved\_W, un vettore di std\_logic a 8 bit, viene utilizzato per memorizzare temporaneamente il dato letto dalla RAM. Questo segnale è importante per garantire che i dati corretti vengano scritti in memoria, specialmente quando il dato letto ha un valore diverso da zero e il bit meno significativo (lsb) è pari a 1.

```
TYPE states IS (IDLE, FETCH_INITIAL_DATA, ASK_READ_RAM, WAIT_READ_RAM, READ_W_RAM, WRITE_RAM, DONE);
signal curr_state : states := IDLE;

signal saved_W : std_logic_vector(7 downto 0) := (others => '0');
signal counter_K : std_logic_vector(15 downto 0) := (others => '0');
signal counter_Add : std_logic_vector(15 downto 0) := (others => '0');
signal counter_31 : std_logic_vector(4 downto 0) := "11111";
signal end_sng : std_logic := '0';
signal lsb : std_logic := '0';
```

Figure 2.1: Segnali definiti su vivado

Il segnale counter\_K, anch'esso un vettore di std\_logic a 16 bit, funge da contatore che tiene traccia del numero di cicli di lettura effettuati dalla RAM. Esso viene incrementato ad ogni ciclo e serve per calcolare l'indirizzo di memoria successivo da cui leggere o su cui scrivere.

Un altro segnale critico è counter\_Add, che memorizza l'indirizzo di memoria attualmente in uso, combinando l'indirizzo base fornito in ingresso (i\_add) con il valore di counter\_K. Questo consente di accedere sequenzialmente alla memoria durante il processo di elaborazione.

Il segnale counter\_31, un vettore di std\_logic a 5 bit, è utilizzato per contare fino a 31, un valore che viene decrementato ogni volta che viene eseguita una scrittura in memoria. Questo contatore assicura che i valori di credibilità siano corretti e ritornino a 31 quando la parola W è diversa da zero.

Infine, il segnale end\_sng, di tipo std\_logic, è un flag che indica il completamento della sequenza di elaborazione, mentre lsb è un segnale che rappresenta il bit meno significativo dell'indirizzo di memoria corrente e viene utilizzato per determinare se l'indirizzo corrente è di tipo ADD+2 o ADD+1.

Questi segnali interni lavorano insieme per coordinare il flusso di dati tra il modulo e la memoria, assicurando che le operazioni vengano eseguite correttamente e in modo sincrono con il clock di sistema.

#### 2.2 Stati della FSM

- 1. IDLE: Questo è lo stato iniziale della macchina a stati. Quando il sistema è in IDLE, la macchina non compie nessuna operazione. In questo stato, il componente attende che il segnale di avvio i\_start venga impostato a '1' per iniziare l'elaborazione. Se i\_start è '0', il componente rimane in IDLE. Quando i\_start è impostato a '1', la macchina passa allo stato FETCH\_INITIAL\_DATA per iniziare il processo di calcolo degli indirizzi di memoria e lettura dei dati iniziali.
- 2. **FETCH\_INITIAL\_DATA**: In questo stato la macchina calcola l'indirizzo della memoria da cui leggere il dato iniziale sommando l'indirizzo base i\_add con il valore del contatore counter\_K. Questo indirizzo viene quindi salvato nel contatore degli indirizzi counter\_Add. Se il valore di counter\_K ha raggiunto il massimo valore possibile, ottenuto concatenando i\_k con '0', la macchina considera terminata l'elaborazione e passa allo stato DONE. In caso contrario, il modulo continua il processo e passa allo stato ASK\_READ\_RAM per richiedere la lettura dalla memoria RAM.
- 3. ASK\_READ\_RAM: Durante questo stato, la macchina attiva il segnale o\_mem\_en per abilitare la lettura dalla memoria RAM. Il segnale o\_mem\_we viene mantenuto a '0' per indicare che non si sta eseguendo alcuna scrittura. La macchina inoltre determina il valore del bit meno significativo (1sb) dell'indirizzo di memoria, confrontando counter\_Add(0) con i\_add(0). Questo confronto è utile per decidere se ci troviamo in uno degli indirizzi ADD+2\*(K-1), ovvero se si sta leggendo la parola W o il dato successivo. Dopo aver effettuato queste operazioni, la macchina passa allo stato WAIT\_READ\_RAM.
- 4. WAIT\_READ\_RAM: : Questo è uno stato di transizione in cui la macchina attende che i dati siano disponibili per essere letti dalla memoria RAM. Non viene effettuata alcuna operazione specifica, ma è necessario per garantire che la lettura dei dati sia completata correttamente prima di procedere. Dopo questa attesa, la macchina passa allo stato READ\_W\_RAM per processare i dati letti dalla RAM.



Figure 2.2: Rappresentazione degli stati della FSM

- 5. READ\_W\_RAM: Se il valore di lsb è '1', il modulo verifica se il dato letto (i\_mem\_data) è zero. Se è zero e anche saved\_W è zero, la macchina disattiva il segnale o\_mem\_en, indicando che la RAM non deve essere più abilitata, e il contatore counter\_31 viene resettato a "11111". Se i\_mem\_data non è zero, il dato viene salvato in saved\_W e la macchina prepara la scrittura del dato nella RAM. Se invece lsb è '0', la macchina verifica se saved\_W è diverso da zero e, se lo è, prepara i dati per la scrittura in RAM impostando o\_mem\_data al valore del contatore counter\_31 concatenato con tre zeri. Dopo queste operazioni, la macchina passa allo stato WRITE\_RAM.
- 6. WRITE\_RAM: : Durante questo stato, i dati preparati vengono scritti nella memoria RAM. Dopo aver completato la scrittura, i segnali di controllo della RAM (o\_mem\_we e o\_mem\_en) vengono disattivati per evitare ulteriori scritture. La macchina ritorna quindi allo stato FETCH\_INITIAL\_DATA per continuare l'elaborazione dei successivi indirizzi di memoria, ripetendo il ciclo finché non viene raggiunto lo stato finale.
- 7. DONE: : Questo stato indica la conclusione dell'elaborazione da parte della macchina a stati. Quando la macchina entra in DONE, il segnale o\_done viene impostato a '1' per indicare che il processo è completato. La macchina rimane in questo stato fino a quando il segnale i\_start non viene riportato a '0'. Quando i\_start diventa '0', la macchina ritorna allo stato IDLE, pronta per un nuovo ciclo di elaborazione. Se i\_start non viene disattivato, la

macchina rimane nello stato DONE, mantenendo i segnali nella configurazione di fine processo.

In conclusione, l'architettura progettata soddisfa pienamente la specifica descritta. Grazie alla gestione della macchina a stati finiti (FSM) e all'uso di segnali di controllo e contatori, il modulo garantisce che il segnale DONE sia inizialmente a 0 e che l'elaborazione inizi correttamente al ricevimento del segnale START. Ogni nuova elaborazione viene preceduta da un reset dei segnali interni e di quelli di output. Inoltre, l'aggiornamento dei valori di credibilità avviene come richiesto, con una gestione corretta degli edge case.

# Risultati Sperimentali

#### 3.1 Sintesi

#### 3.2 Simulazioni e Testbench

Per verificare il corretto funzionamento del componente sintetizzato, dopo averlo testato col test bench di esempio, abbiamo sottoposto il componente ad altri 15 testbench ( tra i quali simulazioni di edge case e test generati automaticamente). Di seguito è fornita una breve descrizione dei test bench più significativi utilizzati con l'andamento dei segnali durante la simulazione:

Multiple sequenze di fila: appena segnata la fine del processo di elaborazione con o\_done una sequenza passa alla prossima senza necessità di porre i\_rst = '1' del componente.



2. Overflow contatore K : per il conteggio degli indirizzi di memoria 'visitati' abbiamo deciso di utilizzare un contatore modulo K\*2 con numero di bit pari a quello di i\_k. Questa scelta può comportare alla possibilità che si verifichi un overflow se i\_k è molto grande. Questo testbench verifica cosa accade con valori elevati di parole W.



3. Reset durante start : durante l'elaborazione della sequenza se i\_rst sale ad '1' allora il componente tornerà al primo stato(IDLE) della FSM preparandosi alla ricezione di una nuova sequenza e resettando i segnali interni e di output.



4. Start durante reset : se i\_start rimane alto anche quando i\_rst è a '1' allora il componente aspetta che i\_rst si abbassi per poter partire con l'elaborazione della sequenza di dati.



5. Sequenza solo '0': come da specifica, se inizialmente la sequenza presenta solo zeri, allora tali valori rimangono tali (quindi anche i rispettivi valori di credibilità), fino a che non si raggiunge una parola W diversa da zero.



6. **31+ Parole uguali**: se durante l'elaborazione della sequenza trovo più di 31 parole W che presentano lo stesso valore, allora i valori di credibilità dal 31-esimo valore in poi avranno valore pari a zero.



### 3.3 Report Utilization

Il report di sintesi riporta l'utilizzo dei seguenti componenti:

| Site Type             | ++<br>  Used |    | Fixed | -+<br>  Pr | Prohibited |    | +<br>  Available |    | ++<br>  Util% |   |
|-----------------------|--------------|----|-------|------------|------------|----|------------------|----|---------------|---|
| +                     | +            | -+ |       | +          |            | +- |                  | +- |               | + |
| Slice LUTs*           | 62           | 1  | 0     | 1          | 0          | Ī  | 8000             | Ĺ  | 0.78          | Ĺ |
| LUT as Logic          | 62           | -1 | 0     | 1          | 0          | I  | 8000             | l  | 0.78          | l |
| LUT as Memory         | 0            | -  | 0     | 1          | 0          | 1  | 5000             | L  | 0.00          | l |
| Slice Registers       | 65           | -1 | 0     | 1          | 0          | 1  | 16000            | L  | 0.41          | l |
| Register as Flip Flop | 65           | -1 | 0     | 1          | 0          | 1  | 16000            | L  | 0.41          |   |
| Register as Latch     | 0            | -1 | 0     | 1          | 0          | 1  | 16000            | L  | 0.00          | l |
| F7 Muxes              | 0            | -1 | 0     | 1          | 0          | 1  | 7300             | L  | 0.00          | l |
| F8 Muxes              | 0            | -1 | 0     | 1          | 0          | 1  | 3650             | l  | 0.00          | l |
| +                     | +            | -+ |       | +          |            | +- |                  | +- |               | + |

Figure 3.1: Report post-sintesi fornito da Vivado

È bene osservare come il numero di Latch sia 0. Data la natura prettamente Behavioral del codice, tale risultato è stato ottenuto prestando grande attenzione ogni qual volta si è andati a utillizare costrutti come if andando a specificare esplicitamente il valore dei segnali in gioco e inserendo valori di default dove il valore non fosse stato definito esplicitamente e soprattuto grazie all'utilizzo di un unico processo sincronizzato con il segnale di clock.

#### 3.4 Timing report

Dal Timing Report si evince che la differenza tra il tempo di clock  $(20 \ ns)$  e il tempo utilizzato per produrre un output è  $15.951 \ ns$ , il tempo massimo per commutare di un segnale sarà quindi  $4.049 \ ns$ .

```
Timing Report
Slack (MET) :
                             15.95lns (required time - arrival time)
                            counter_K_reg[3]/C
  Source:
                               (rising edge-triggered cell FDCE clocked by clock {rise@0.000ns fall@10.000ns period=20.000ns})
  Destination:
                             counter K reg[0]/CE
                              (rising edge-triggered cell FDCE clocked by clock {rise@0.000ns fall@10.000ns period=20.000ns})
  Path Group:
                             clock
  Path Type:
                             Setup (Max at Slow Process Corner)
  Requirement:
                            20.000ns (clock rise@20.000ns - clock rise@0.000ns)
3.667ns (logic 1.817ns (49.550%) route 1.850ns (50.450%))
  Data Path Delay:
                         4 (CARRY4=2 LUT4=1 LUT6=1)
  Logic Levels:
  Clock Path Skew:
                            -0.145ns (DCD - SCD + CPR)
   Destination Clock Delay (DCD): 2.08lns = (22.081 - 20.000)
Source Clock Delay (SCD): 2.404ns
Clock Destrict Description (SCD): 0.138es
    Clock Pessimism Removal (CPR):
                                          0.178ns
                           0.035ns ((TSJ^2 + TIJ^2)^1/2 + DJ) / 2 + PE
  Clock Uncertainty:
    Total System Jitter
                            (TSJ): 0.071ns
(TIJ): 0.000ns
    Total Input Jitter
                               (TIJ):
                                         0.000ns
    Discrete Jitter
                                (DJ):
                                         0.000ns
    Phase Error
                                (PE):
```

Dal TestBench di prova fornito con K=14 parole, il tempo di esecuzione è  $0.0035501\ ms.$ 

```
Failure: Simulation Ended! TEST PASSATO

Time: 220030100 ps    Iteration: 1    Process: /project_tb/test_routine    File: D:/Poli/testing/testing.srcs/sim_l/new/tb.vhd

$finish called at time: 220030100 ps: File "D:/Poli/testing/testing.srcs/sim_l/new/tb.vhd" Line 187
```

Creando un appositamente un TestBench con K=916 parole, il tempo di esecuzione è  $0.2200301\ ms$ .

```
Failure: Simulation Ended! TEST PASSATO

Time: 220030100 ps Iteration: 1 Process: /project_tb/test_routine File: D:/Poli/testing/testing.srcs/sim_1/new/tb.vhd

$finish called at time: 220030100 ps: File "D:/Poli/testing/testing.srcs/sim_1/new/tb.vhd" Line 187
```

Dai TestBench eseguiti è quindi lecito affermare che il tempo di esecuzione di una sequenza è linearmente proporzionale alle sue parole, con una complessità temporale di O(k).

## Conclusioni

La macchina progettata risponde efficacemente alle richieste della specifica, utilizzando meno del 25% del periodo di clock a disposizione del testbench assegnato. Inoltre, il componente ha passato numerosi test sia scritti manualmente per confermarne il funzionamento in casi limite, sia generati in maniera pseudo-casuale per verificarne la sua persistenza nel soddisfare i requisiti.

Nel corso della stesura del componente sono stati utilizzati diversi approcci tra i quali l'utilizzo di più processi per la transizione degli stati, il funzionamento di contatori, registri e l'assegnazione dello stato prossimo. Tramite un processo iterativo in cui abbiamo risolto warning post-sintesi e capito a fondo il motivo dei latch eventualmente generati, con risultato finale l'architettura presentata in questa relazione.

Data la natura della specifica abbiamo trovato l'approccio Behavioral molto intuitivo e facilmente implementabile. Sicuramente nel caso di progetti più complessi e grandi tale approccio non si presterebbe bene dato che non è garantito che generi circuiti logici sintetizzabili e sarebbe altamente consigliato un architettura modulare con una descrizione delle architetture dei vari moduli di tipo Dataflow, Structural o ibrido.