# 1、实验目的

理解键盘输出字符的扫描原理。 理解多个模块之间的交互和接口的设计。

# 2、实验原理

字符显示界面只在屏幕上显示 ASCII 字符,其所需的资源比较少。首先,ASCII 字符用 7bit 表示,共 128 个字符。大部分情况下,我们会用 8bit 来表示单个字符,所以一般系统会预留 256 个字符。我们可以在系统中预先存储这 25 个字符的字模点阵,如下图所示:



上面图片每个字符高为 16 个点,宽为 9 个点。因此单个字符可以用 16 个 9bit 数来表示,每个 9bit 数代表字符的一行,对应的点为 "1"时显示白色,为 "0"时显示黑色。因此,我们只需要 256×16×9≈37kbit 的空间即可存储整个点阵。已经提供了可通过\$readmemh 语句读取的点阵文本文件 my\_font.txt,其中每 3 个 16 进制数表示单个字符的一行,该行的 9 个点中的最左边点在 16 进制数的最低位,然后依次类推,最高三位始终为 0。每个字符 16 行,共 256 个字符。有了字符点阵后,系统就不再需要记录屏幕上每个点的颜色信息了,只需要记录屏幕上显示的 ASCII 字符即可。在显示时,根据当前屏幕位置,确定应该显示哪个字符,再查找对应的字符点阵即可完成显示。对于 640×480 的屏幕,可以显示 30 行(30\*16=480),70 列(70\*9=630)的 ASCII 字符。系统的显存只需要 30×70 大小,每单元存储 8bit 的 ASCII 字符即可。这样,字符显存只需要 2.1kByte,加上点阵的 5-6kByte,总共只需要不到 10kByte 的存储,FPGA 片上的存储足够实现。

#### 3、实验环境/器材

环境: Quartus Prime 17.1; 器材: DE10-Standard FPGA 开发板, VGA 接线, VGA 接口显示器, ps2 键盘。

# 4、流程图及程序代码

首先设计整体的逻辑框架。最终要实现的效果是要按下键盘上的键,然后在屏幕上输出对应的字符。因此大框架内需要三个核心模块:处理键盘逻辑的键盘模块,处理 VGA 显示器逻辑的 VGA 模块以及实现 VGA 和键盘之间交互连接的顶层实体模块。键盘模块的主要功能就是处理按下键盘发送的键码,之后向外面传出转换好的 ascii 码以及各种标志位信息。VGA 模块主要作用是颜色控制器,实现上层模块控制的颜色输入,输出对应的红绿蓝三色的 8 位二进制信号以及芯片所需的各种标志位信息,传送到开发板上的数模转换器,转换成模拟信号,经VGA 接口送入显示器中,显示相应控制下的内容。顶层实体模块主要是处理 VGA 模块送出的扫描点行列信息,根据行列信息以及键盘的 ascii 码查询对应字模点阵文件,得到对应行列的像素点是黑色还是白色,配置 VGA 接口需要使用的颜色编码。另外还有一些额外为了实现上述功能需要创建的模块,如由开发板50MHz 时钟转数模转换器需要的 25MHz 时钟的模块,由键码转化为对应 ascii 码模块以及存储要打印到屏幕上的字模的显存 IP 核 RAM 模块。

由于在实现上按照上述设计会出现一些问题,因此将其中的一些功能在模块之间交换、修改,形成下面真正实验时上述三个主要模块实现的设计:

首先设计 VGA 模块(该模块名称为 newvga ctrl)。VGA 模块继承实验九中 的 vga\_ctrl, 该模块可以处理由外部发送的特定像素点的颜色信息, 转化为要输 出到芯片上的各种信息,并且向外部传出当前扫描到的行列信息以便外部根据行 列信息设定颜色信息。此模块需要的外部输入输出是: pclk 为分频器转换好的 25MHz 的 VGA 时钟输入(分频器后面会讲), reset 为重置信号, 高电平有效, vga\_data 为上层模块用来传入要在显示器上相应像素点显示颜色信号的 24 位编 码,包含了红绿蓝各 8 位编码。输出 h\_addr, v\_addr 用于上层模块,是当前有 效像素坐标的指示; hysnc, vysnc 输出作为同步信号到开发板上 VGA DAC ADV7123 芯片,对应芯片的 VGA\_HS 信号和 VGA\_VS 信号; valid 输出作为消隐 信号对应芯片上的 VGA\_BLANK\_N; vga\_r、vga\_g、vga\_b 输出作为三种颜色的信 号,对应到芯片上的三种颜色输入引脚。上面这些是实验九中 VGA 模块的输入 输出,这里在原来的基础上添加以下输入输出: clk\_50,50MHz 时钟输入,用于 字符显存的 IP 核时钟激励; clk 25, 25MHz 时钟输入, 用于字符显存的 IP 核时 钟激励; en,使能端输入,用于 IP 核写使能; waddr,写地址输入,用于 IP 核; raddr, 读地址输入, 用于 IP 核: asciicode, 键盘处理好的 ascii 码输入, 用于 IP 核; vgaasciicode, 扫描到的对应字符显存的 ascii 码输出:

```
□module newvga_ctrl(
| input pclk,
| input reset,
| input clk50,
| input clk55,
input
                                 en,
                                                    waddr,
                  input
input
                                                   raddr
                                                  asciicode,
                 input
output
output
                                                    vga data.
                                                   h_addr,
v_addr,
                 output
output
                                   hsync
                                   vsync
valid
                 output
                                                    vga_r,
vga_g,
vga_b,
                 output
output
                 output [
                                                    vgaasciicode
                -); parameter h_frontporch = 96; parameter h_active = 144; parameter h_backporch = 784; parameter v_frontporch = 2; parameter v_backporch = 515; parameter v_total = 525; reg [9:0] x_cnt; reg [9:0] y_cnt;
                wire h_valid;
wire v_valid;
```

剩下的代码在原来 vga\_ctrl 的基础上增加了一个 IP 核的模块。这个模块就是字符显存。由于屏幕是 640\*480 的,而每个字模想打印出来需要 9\*16 的大小,因此在屏幕上字模最多打印出 30 行,70 列,每一个字模都有一个唯一的 ascii 码与之对应。因此为了知道在屏幕上特定的行列要打印哪个字模,需要创建这样一个 30\*70 的字符显存,其中每一个元素都是一个 8 位 ascii 码,指示屏幕上对应的位置的 ascii 码信息。也就是说,我们将 480 行,640 列的屏幕划分为 30 行,70 列的数组(630 列~640 列没有实际作用),这样的话原来 480 行,640 列中每 16 行以及每 9 列构成一个数组的元素。每个元素其实就是一个字符,有一个ascii 码与之对应。因此可以创建一个这样的每个元素为 8bits 的有 2100 个元素的数组来指示屏幕上需要打印的字符信息。屏幕与字符显存映射关系如下图:



可以看到屏幕上特定的一块区域与字符显存特定元素一一对应。

那么为什么这里实现的时候利用了IP核生成的RAM而不是直接用数组呢?原因在于如果用数组(寄存器类型),会占用大量资源,造成FPGA资源紧张,编译时间大大增加。这也与字符显存需要频繁的写入有关。一开始本来用的是寄存器类型的数组,编译时间都在10分钟以上,并且会出现一些复杂的时序逻辑错误,很不好调试。后来改为IP核的RAM,编译时间缩短为1分钟,且避免了一些时序逻辑错误。利用IP核生成RAM实现字符显存。命名为VGARam。写数据以及读数据都是8位ascii码,一共有2100个元素,设置读写使能,读时钟和写时钟不同:



利用下面的 mif 文件(展示部分)初始化 IP 核,使得一开始开机的时候全屏黑色,也使得已经输入到屏幕上的字符之后的地方时刻保持黑色;



这样就得到了字符显存的 RAM (自动生成的部分代码):

```
⊟module VGARam (
             data,
rdaddress,
40
41
42
43
             rdclock,
             rden,
wraddress,
44
45
             wrclock,
46
             wren,
47
             q);
48
             input [7:0] data;
input [11:0] rdaddress;
input rdclock;
49
50
51
52
53
54
55
             input
                         rden;
             input [11:0] wr
input wrclock;
                                  wraddress;
         input wren;
output [7:0] q;
`ifndef ALTERA_RESERVED_QIS
56
57
58
            synopsys translate_off
59
60
             tri1
                         rden;
             tri1
61
                         wrclock;
62
                         wren;
63
         `ifndef ALTERA_RESERVED_QIS
         // synopsys translate_on
`endif
64
65
66
             wire [7:0] sub_wire0;
wire [7:0] q = sub_wire0[7:0];
67
```

其中rdaddress为读数据地址,rdclock为读数据的激励时钟,rden为读使能,q为读出的数据;data为要写入的数据,wraddress为写数据地址,wrclock为写数据的激励时钟,wren为写使能。

VGA 模块还需要一个 25MHz 的时钟输入,这个时钟可以通过开发板 50MHz 时钟转化而来。设定模块 clkgen,产生 25MHz 时钟,代码与实验九一样:

```
Bmodule clkgen(
  input clkin,//input clock
  input rst,//reset
  input clken,//enable
  output reg clkout
);
parameter clk_freq=1000;
parameter countlimit=500000000/2/clk_freq;
reg[31:0] clkcount;
  always @ (posedge clkin)
  if(rst)
  begin
  3456789
12
13
                                 c1kcount=0:
14
15
16
17
18
19
20
21
22
23
24
25
27
28
29
                                 clkout=1'b0;
                         end
                        else
begin
if(clken)
            ₽
            begin
  clkcount=clkcount+1;
  if(clkcount>=countlimit)
                                        begin
clkcount=32'd0;
clkout=~clkout;
end
             \vdash
                                         else
                                                clkout=clkout;
                                 end
else
30
31
32
                                 begin
            ᆸ
                                        clkcount=clkcount;
clkout=clkout;
33
                         end
34
                endmodule
```

rst 为清零端, 高位有效, clkout 即为 25MHz 时钟。

VGA 模块中主要的代码部分与实验九基本相同,添加了一个对于字符显存模块的调用。即将外界传入的对应的写入数据 asciicode,读地址 raddr,读时钟clk 25,读使能常置为 1 (表示一直读),写地址 waddr,写时钟clk 50,写使能

en,通过调用 RAM 得到读出的数据 vgaasciicode,作为 VGA 模块最核心的输出 传给顶层实体文件。这里的 vgaasciicode 相当于上面映射关系图中字符显存中的 ascii 码,对于每一个屏幕行列坐标,都可以找到一个对应的 ascii 码值,即 vgaasciicode。注意这里写时钟比读时钟快了一倍,这样可以保证写入的数据可以相对读数据更快的写入,相当于更快的刷新,避免时序上的错误。下面是 VGA 模块剩余的代码部分:

然后是键盘模块(命名为 newps2board)。键盘模块继承了实验八中的键盘处理模块,并以其为基础做了代码扩展。输入数据如下: clk 为开发板系统 50Hz时钟,clrn 为清零端(高电平有效),ps2\_clk 是键盘发送的时钟信号,ps2\_data是键盘在其时钟信号下降沿发送的数据信息。中间变量如下: buffer 是接收到的连续 10 位键盘数据,其中包括开始的 0,中间的 8 位键码信息以及奇偶校验位(最后还有一个 1,被抛掉),作为缓冲信息,count 是一个计数器,负责计算连续从键盘接收到多少位数据(12 位算一组数据)。添加的中间变量后面会一个一个提到。输出有 enOut,作为字符显存写使能,codeOut 是当前输入的有效键码转化为的 ascii 码;ascii 为调试用输出,这里忽略;waddrOut 用作字符显存的写地址,ptrOut 指示当前即将要写的位置,后续实现光标功能时使用:

```
module newkeyboard(clk,clrn,ps2_clk,ps2_data,codeOut,enOut,waddrOut,ascii,ptrOut);
             input clk,clrn,ps2_clk,ps2_data;
reg [9:0] buffer;
  2
            reg
reg
                                count;
ps2_clk_sync;
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
                     [2:0]
isEnd
            reg isShift;
reg delEnter;
             reg
                     isE0;
                                 data:
             reğ
             reg
                                   ptr
                                   waddr;
tempwaddr;
                                   waddr1;
waddr2;
            wire
wire
                                     waddr3;
                     [7:0] waddr
[7:0] ptr1;
[11:0] ptr2;
[4:0] ptr3;
[11:0] ptr4;
[11:0] ptr5;
[7:0] asciic
             wire
            wire
19
20
21
22
23
24
25
26
27
28
            wire
wire
wire
                           :0] asciicode;
             reg en;
reg [7:0] back [4:0];
            output enout;
output [7:0] codeout;
output [7:0] ascii;
output [11:0] waddrout;
output [11:0] ptrout;
```

首先设计键盘模块与字符显存的关系。可以确定,字符显存的数据写入完全 取决于键盘输入,而屏幕显示的字模又取决于字符显存。因此可以得到下面的逻 辑: 敲击键盘, 键盘发送键码, 键盘处理模块判断键码有效之后, 发出相关信息 给 VGA 模块, VGA 模块写对应的字符显存, 屏幕上不断刷新显示相应的结果。 屏幕上看到的输入一个字符之后屏幕上会多一个字读原因是字符显存中有一个 元素变成了字符的 ascii 码,而这里写入的 ascii 码就是刚刚键盘输入的有效键码 转化来的。因此, 当键盘给出一个键码, 并且该键码属于有效输入(不是 F0, 回车,删除键等)的字符时,就需要将一个指向字符显存中该写入的位置(即写 地址)传出(对应 waddr),并且将写使能 en 置 1(有效)传出,并且将键码转 化为 ascii 码后将相应 ascii 码作为写入 RAM 数据传出(对应输出 codeOut), 这 样就可以在 VGA 的 RAM 中写入相应的数据。考虑到时序问题,我们设置两个数 组下标指针,一个是 waddr,指向当前屏幕上打印出来的最后一个字符(比如刚 刚敲击'E'键,waddr 即指向 E 在字符显存中的位置,也作为字符显存 RAM 中的写地址),另一个是 ptr,指向即将输入的位置(比如刚刚敲击'E'键, ptr 即指向 E 字符所在位置的下一个位置)。两个指针均相对字符显存而言。在时序 逻辑中,最开始(开机)或者清零端有效的时候将 waddr 和 ptr 全置 0。之后如 果处理的键码属于需要在屏幕上输出字模的键码,那么将 waddr 的值置为 ptr 的值, 然后 ptr 加 1, 然后将字符显存 RAM 写使能置为 1。其他情况后面再详细 考虑。

之后设计键盘的状态机。状态机的输出决定了字符显存写入的数据。状态机中设定一些标志位。其中 is End 表示键盘刚刚接收到 F0, is Shift 表示 shift 键已经按下, del Enter表示删除的时候如果删到某一行的头, 那么再按一下删除应该

是删除回车键,之后再按一下才从上一行末尾开始删除。delEnter表示已经删除了回车键。isE0用作上下左右键的指示,这四个键的键码是一个4位的16进制数,前两位一定是E0,因此为了判断是不是按下的上下左右键的键码,isE0指示刚刚接收到的键码是E0,表明后面跟这个的是上下左右的指示。

下面展示各种状态的名称和解释:

| 状态解释                      | isEnd | isShift | delEnter | isE0 | 状 |
|---------------------------|-------|---------|----------|------|---|
|                           |       |         |          |      | 态 |
|                           |       |         |          |      | 名 |
| 接收到断码 FO (一个键松开), 且 shift | 1     | 0       | 0        | 0    | Α |
| 没有按下                      |       |         |          |      |   |
| 接收到断码 FO (一个键松开), 且 shift | 1     | 0       | 1        | 0    | В |
| 没有按下,且此刻回车键已经被删除          |       |         |          |      |   |
| 接收到断码 FO (一个键松开), 且 shift | 1     | 1       | 0        | 0    | С |
| 按下没有松开                    |       |         |          |      |   |
| 接收到断码 FO (一个键松开), 且 shift | 1     | 1       | 1        | 0    | D |
| 按下没有松开,且此刻回车键已经被删         |       |         |          |      |   |
| 除                         |       |         |          |      |   |
| 接收到键码,且 shift 按下没有松开      | 0     | 1       | 0        | 0    | Е |
| 接收到键码,且 shift 按下没有松开,且    | 0     | 1       | 1        | 0    | F |
| 此刻回车键已经被删除                |       |         |          |      |   |
| 接收到键码,且 shift 没有按下        | 0     | 0       | 0        | 0    | G |
| 接收到键码 E0,且是上下左右键的开头       | 0     | 0       | 0        | 1    | Н |
| 指示                        |       |         |          |      |   |
| 接收到键码,且 shift 没有按下,且此刻    | 0     | 0       | 1        | 0    | I |
| 回车键已经被删除                  |       |         |          |      |   |
| 接收到键码 E0,且是上下左右键的开头       | 0     | 0       | 1        | 1    | J |
| 指示,且此刻回车键已经被删除            |       |         |          |      |   |
| 接收到键码 E0,且是上下左右键的开头       | 0     | 1       | 0        | 1    | K |
| 指示,且 shift 按下没有松开         |       |         |          |      |   |
| 接收到键码 E0,且是上下左右键的开头       | 0     | 1       | 1        | 1    | L |
| 指示,且 shift 按下没有松开,且此刻回    |       |         |          |      |   |
| 车键已经被删除                   |       |         |          |      |   |

下面是状态转移表:

|     |    | 键码 |     |    |       |    |
|-----|----|----|-----|----|-------|----|
| 状态名 | F0 | 回车 | 删除  | E0 | shift | 其它 |
| A   | A  | A  | A/B | A  | С     | G  |
| В   | В  | A  | A   | В  | D     | I  |
| С   | С  | С  | C/D | С  | С     | Е  |
| D   | D  | С  | С   | D  | D     | F  |
| Е   | С  | Е  | E/F | Е  | Е     | Е  |
| F   | D  | E  | E   | L  | F     | F  |
| G   | A  | G  | G/I | I  | Е     | G  |
| Н   | A  | G  | H/J | J  | K     | Н  |
| I   | В  | G  | G   | I  | F     | I  |
| J   | В  | G  | Н   | J  | L     | J  |
| K   | С  | K  | E/K | L  | K     | K  |
| L   | D  | K  | K   | L  | L     | L  |

状态转移表中标红的有两种下一个状态的取决于当前的 ptr。如果当前的 ptr 在一行的开始,那么状态就转移到 delEnter 为 1 的地方;否则状态转移至自己。状态转移图:



下面展示的是一些在键盘模块利用 assign 语句赋值的中间变量,这些变量在键盘接收数据的时候会被利用实现一些状态需要完成的功能,这些变量在后面都会解释:

```
30 assign waddr1=waddr%70;

31 assign ptr1=ptr%70; //这一行已经有多少个字符

32 assign ptr2=ptr+70-ptr1;

33 assign ptr3=ptr/70; //第几行的字符

34 assign ptr4=((ptr3-1) << 6)+((ptr3-1) << 2)+((ptr3-1) << 1)+back[ptr3-1]-1;

35 assign ptr5=((ptr3-1) << 6)+((ptr3-1) << 2)+((ptr3-1) << 1)+69;

36 assign waddr2=((ptr3-1) << 6)+((ptr3-1) << 2)+((ptr3-1) << 1)+back[ptr3-1]-1;

37 assign_waddr3=((ptr3-1) << 6)+((ptr3-1) << 2)+((ptr3-1) << 1)+69;
```

下面详细讲解键盘模块的处理方法:

首先是初始化。然后是一个接收数据的模块,与实验八中相同,是将键盘发送的数据中有效的 12 位赋给 buffer 缓冲数据存储(最后还有一个 1,被抛掉):

之后一个模块由 50MHz 时钟激励,是处理键码的主要部分。如果清零端有效,则将相应的标志位清回原始状态:

```
always @ (posedge clk)
     □begin
| if(clrn==1)
80
81
82
     begin
83
              isEnd<=0:
              isShift<=0;
84
85
              en<=0;
86
              ptr <= 0;
87
              data<=0:
88
              waddr<=0;
89
              delEnter <= 0:
90
              isE0 <= 0;
91
```

之后是在 buffer 有效的时候根据具体接受的键码解释除了转移至相应的状态还需要进行的操作:

(1) 如果接收到 F0, 转移至相应状态(改变对应标志位即可):

下面的 (2)  $\sim$  (7) 均是接收到键码且不是 F0 后面紧跟的键码 ( 即 is End 为 ( 0) 时的情况:

(2) 如果接收到的是 shift 键,将 shift 标志位置 1 并修改及其它标志位:

```
else
100
101
      \dot{\Box}
                   if(isEnd==0)
102
      begin
if(buffer[8:1]==8'h12||buffer[8:1]==8'h59)
103
104
      ļ
105
                       begin
isShift<=1;
106
                          isE0<=0;
107
108
                          delEnter<=0;
109
                       end
```

(3) 如果接收到退格键(del),那么分两种情况讨论。第一种情况是现在的光标(ptr)位置在不在某一行的开头。说明这一行还有字符,那么删除的话就删除这些字符。将此时的 waddr 作为写入地址,en 置为 1,写入字符显存 ascii 码设置为 00,表明将这个字符设置成打印出来的全黑,代表删除掉。如果 ptr 在某一行的开头,如果 delEnter(删回车)为 0,那么将其置为 1,表明删除回车键;如果 delEnter 为 1,说明已经删除了回车键,于是将光标挪到上一行的字符末端。这里为了存储每一行最后一个字符在什么位置,我们使用一个寄存器类型数组 back,记录了每一行有多少个字符。这个字符在删除的时候使用对应的行指针指向删除的字符。行指针就是临时变量中的 ptr3。在接受正常的字符(需要在屏幕上打印出来)时,这个数组对应行的字符数加 1,删除的时候每删一次(除删回车键),就将对应行的字符数量减 1。注意其中 waddr 指针赋值的时序问题,因此利用了一个 tempwaddr 指针:

```
110
111
112
                              else if(buffer[<mark>8:1]==8'h66)</mark> //退格键
        begin
if(back[ptr3]!=0) //这一行还有字符
         Ī
                                 begin
back[ptr3]<=back[ptr3]-1;
113
114
115
116
117
118
119
120
121
122
123
124
125
126
                                      ptr<=ptr-1;
waddr<=tempwaddr;
                                      tempwaddr<=tempwaddr-1;
data<=8'h00;
                                      en<=1:
                                  else if(ptr3!=0) //这一行已经没有字符且不是第一行
                                 begin
if(delEnter==0)
                                      begin
delEnter<=1;
127
128
129
130
131
132
133
134
135
136
137
                                           back[ptr3-1] \le back[ptr3-1]-1;
                                          ptr<=ptr4;
waddr<=waddr2;
data<=8'h00;
                                           delEnter<=0;
                                      end
                                  end
                                  isE0<=0;
                             end
```

(4)如果接收到的是回车键,那么就是换一行。如果在接收到回车键之前光标(ptr,下一个即将要写入的位置)正好在某一行的开头,即现在字符显存中正好一行是满的,那么这里的回车就相当于自动换行(等于 ptr 不变)。如果不是这一行还没有满,那么就进行换行的计算。ptr 指向下一行的起始位置。计算的

公式为 ptr=ptr+70-ptr%70。ptr%70 用 assign 语句以 ptr1 表示, ptr+70-ptr%70 用 assign 语句以 ptr2 表示:

```
else if(buffer[8:1]==8'h5A) //回车键
      \Box
140
                     begin
141
                         if(ptr!=0&&waddr1==69)
142
                            ptr<=ptr;
143
144
                            ptr<=ptr2;
145
146
                         delEnter<=0;
147
                         isE0 <= 0;
148
```

(5) 如果接收到的是 E0 键,指示下面输入的将是以 E0 开头的由 4 个 16 进制组成的键码(包括上下左右键),这时将 is E0 信号置 1:

```
149 | else if(buffer[8:1]==8'hE0)
150 □ begin
151 | isE0<=1;
152 | en<=0;
153 -
```

(6) 如果接收到的键的键码为 0x75, 0x6B, 0x72, 0x74, 由于上下左右键的键码是这四个前面加上 E0, 因此在接收到这四个键码的时候做判断, 如果 isE0 指示位为 1, 说明前面一个键码是 E0, 表示现在输入的就是上下左右键。否则不作处理。这里 isE0 除了在 (5) 中将 isE0 置为 1 之外其余模块的最后都要将 isE0 置为 0 (包括这个模块的结尾部分), 从而可以保证如果 isE0 为 1, 那么一定可以说明现在处理的键码的上一个键码就是 E0。上下左右键的实现在这里用了一个很巧妙的方法。我们不直接去修改字符显存,而是直接去修改 VGA 的扫描。也就是说,光标的显示是由 ptr 指针实现的,而上下左右的移动不过是改变了 ptr 的在字符显存中的位置(注意这里字符显存的写使能为 0, 只是改变指针位置而不改变显存内容)。因此只需改变 ptr 的值,这样就可以实现光标移动但是不会在光标挪走之后原来光标覆盖的位置的原内容被改写的情况,因为字符显存没有修改。这样上下左右的实现就变成了单纯修改 ptr 指针的位置。根据一些计算将 ptr 赋为相应的值:

(7)接收到其余键码,也就是要在字符显存中写入的键码。这里将 data 赋为buffer[8:1],即有效键码的值,然后 waddr 指向 ptr,ptr 加 1。如果输入的 tab 键,那么 ptr 指针加 4,其余情况 ptr 指针加 1。每次的 waddr 是由上一次的 ptr 决定的,而 ptr 有指向了当前写入位置。因此时序逻辑正确。注意这里要将除 tab 键外的 en 置 1,表示字符显存写使能有效,写入 RAM。

```
195
196
197
                                         begin
data<=buffer[8:1];
                                               datd<=buffer[8:1];
waddr<=ptr;
tempwaddr<=ptr;
back[ptr3]<=ptr1+1;
if(buffer[8:1]==8'h0D)</pre>
198
199
200
201
202
203
204
205
206
207
208
            ᆸ
                                               begin
                                                     ptr<=(ptr+4)%2100;
en<=0;
                                               end
                                                else
                                                     ptr<=(ptr+1)%2100;
en<=1;
209
210
211
212
213
214
                                               delEnter<=0;
                                  end
end
                                               isE0 <= 0;
```

(8) 接收到的键码正好位于 F0 之后,如果是 shift 的键码,说明 shift 松开,将 isShift 置 0,修改其余标志位:

最后,利用 assign 给出本模块的输出。codeOut 是输出到字符显存模块中的 ascii 码, enOut 为输出到字符显存模块中的写使能, waddrOut 为显存写地址, ptrOut 为光标位置指示, ascii 为调试用输出, 可忽略:

```
226 assign codeOut=asciicode;
227 assign ascii=back[ptr3];
228 assign enOut=en;
229 assign waddrout=waddr;
230 assign ptrOut=ptr;
231 endmodule
```

注意上面有一个 ascii 码的输出。键盘模块里面并没有键码 zhuanascii 码的操作。这个操作在另外一个模块 codeChange 中展现并且被键盘模块时刻调用,也就是根据 data 的值一直给出其对应的 ascii 码:

codeChange func(.code(data),.shift(isshift),.outdata(asciicode)); //废法的罐码时刻转化为ASCII码 codeChange 模块利用 case 语句判断键码,data 就是输入的键码,shift 表示是否 按下 shift 键,由键盘模块传入,outdata 为转化后的 ascii 码。shift 按下和不按下是两套转化方式(只展示部分):

```
module codeChange(code,shift,outdata);
       module codeChange(co
input [7:0]code;
input shift;
reg [7:0]data;
output [7:0]outdata;
always @ (*)
begin
if(shift==0)
  3
  5
7
8
9
        begin
                  case(code)
8'h01:data=8'h5f;
10
11
12
13
14
15
16
17
18
19
20
21
22
23
        :data=8
                          h05:data=8
                           h06:data=8
                          h04:data=8
                          h0c:data=8
                               :data=8
                               :data=8
                               :data=8
                               :data=8
                          h09:data=8
                       8'h07:data=8
 75
76
77
78
79
80
                        8'h4a:data=8
                          h59:data=8
                        8'h14:data=8
                        8'h11:data=8
                           h29:data=8'h20
                        default:data=8'h00;
                   endcase
 81
82
83
84
85
               end
               else
        begin
                   case(code)
                        8'h01:data=8'h5f;
8'h76:data=8'h1b;
 86
87
 88
                           h05:data=8
 89
90
                        8 h06:data=8
                          h04:data=8
 91
                        8'h0c:data=8'h73;
                           8'h14:data=8'h11;
8'h11:data=8'h12;
8'h29:data=8'h20;
152
153
154
155
                           default:data=8'h00;
156
                       endcase
157
                 end
          end
158
159
            assign outdata=data;
160
            endmodule
```

这样键盘模块的设计基本就完成了。

最后是顶层实体对于 VGA 和键盘的调用以实现交互。顶层实体的核心功能是从 VGA 模块拿到扫描的行列信息,根据此信息将该行该列映射到字符显存中对应的元素,取出该元素的 ascii 码,利用该 ascii 码查到字模缓存中该字符的颜色信号编码,再根据行列信息与此编码一一对应配置 vga\_data 的值,重新传回 VGA 模块:



下面展示项层实体模块中所有的输入输出以及利用的中间变量:

```
module lab11(CLK_50,reset,CLK_25,CLK_P52,P52_DAT,hsync,vsync,blank,vga_r,vga_g,vga_b,vga_sync,ledA,ledB);
input CLK_50;
input reset;
input CLK_P52;
input reset;
input re
```

输入如下: CLK\_50 表示开发板 50MHz 时钟, reset 为重置键, 高电平有效, 该信号作为所有设置清零或重置端模块的信号。CLK\_PS2 是键盘发送的时钟, 供键盘模块使用, CLK\_PS2 为接受键盘发送的数据, 供键盘模块使用。输出 CLK\_25(VGA 时钟), hysnc、vysnc(同步信号), blank(消隐信号), vga\_r、vga\_g、vga\_b(颜色信号), vga\_sync(VGA 同步信号,长期置零)。这些输出均输出到开发板上 VGA 控制芯片的对应引脚,与实验九相同。ledA 和 ledB 为调试用输出, 在此忽略。顶层实体中用到的中间变量后面会讲到。

在顶层实体中,设定一个每个元素长度为 12 位,一共有 4096 个元素的寄存器类型数组 text,作为字符显存。也就是给出的 ascii 码对应的.txt 文本文件中的数据,利用\$readmemh 从.txt 文件中读取数据,填充 text。text 每 16 行的的元素(一个元素占一行,一行 12 位)对应一个字符的点阵信息。

```
assign vag_sync=1'b0;
40    assign clear=~reset;
41    assign h_addr1=h_addr/9;
42    assign h_addr2=(h_addr%9)-1;
43    assign v_addr2=v_addr/16;
44    assign v_addr2=v_addr%16;
45    assign addr=(v_addr1 << 6)+(v_addr1 << 2)+(v_addr1 << 1)+h_addr1;
46    assign lineaddr=(vgaasciicode << 4)+v_addr2;
47    assign ptr1=ptr/70;
48    assign ptr2=ptr%70;
initial
begin
51    Sreadmemh("vga_font.txt",text,0,4095);
point=1;
clockcount=0;
end
clkgen #(25000000) my_vgaclk(CLK_50,clear,1'b1,CLK_25);</pre>
```

这里 clear 传入所有存在清零或重置信号的模块。由于输入 reset 是一个button 类型,按下去(低电平有效),因此做一个取反操作,clear 转化为高电平有效。v\_addr1 和 h\_addr1 指示扫描点行列 v\_addr、h\_addr 对应到字符显存的那个 ascii 码位置,作为键盘模块的参数。v\_addr2 和 h\_addr2 是对于找到的 ascii 码,该 ascii 码的 16x9 点阵的每个位置的指示,用来确定该位置的颜色是白色还是黑色。addr 是作为字符显存查询用的具体地址,利用 v\_addr1 和 h\_addr1 计算,lineaddr 指示找到的 ascii 码的对应的字模缓存的特定行,取出 12 位的一行的颜色信息,利用 vga 模块查询 IP 和字符显存之后返回的 ascii 码值以及 v\_addr2 计算。利用逻辑左移的目的是避免乘法带来的延迟。ptr1 和 ptr2 指示字符显存中光标位置,用于后面的光标显示。clockcount 是计数器,用于光标闪烁。通过initial 读取文件填充字模缓存,调用 clkgen 生成 25MHz 时钟 CLK\_25。之后调用 vga 模块和键盘模块:

```
68  ⊟newvga_ctrl func1(
69  | .pclk(CLK_25),
70  | .reset(clear),
71  | .clk50(CLK_50),
72  | .clk25(CLK_25),
73  | .en(en),
74  | .waddr(waddr),
75  | .raddr(addr),
76  | .asciicode(asciicode),
77  | .vaddr(h_addr),
78  | .h_addr(h_addr),
79  | .vaddr(v_addr),
80  | .hsync(hsync),
81  | .vsync(vsync),
82  | .valid(blank),
83  | .vga_r(vga_r),
84  | .vga_r(vga_r),
85  | .vga_b(vga_b),
.vga_s(vga_b),
.vga_sciicode(vgaasciicode)
87  | .enout(en),
92  | .ps2_clk(CLK_50),
93  | .enout(en),
94  | .enout(en),
95  | .enout(en),
96  | .codeout(asciicode),
97  | .ascii(ascii),
98  | .ptrout(ptr)
99  | .
```

可以看到调用 vga 模块,传入相应的参数中,en 作为 wire 类型由键盘模块传出,传入 vga 模块,表示字符显存写使能; waddr 作为 wire 类型由键盘模块传出,传入 vga 模块,表示字符显存写地址; addr 即为本模块实时计算结果作为字符显存读地址,vgaasciicode 即为根据读地址读到的数据。另外键盘模块中的输出ptr 是光标位置指示,ascii 为调试用,可忽略。

最后是核心的修改 vga\_data 从而实现屏幕输出的语句块。利用 50MHz 激励,当扫描到的 v\_addr 和 h\_addr 处于光标位置时,就将该 16x9 块的低三行设置为白色,其余为黑色。其他情况按照查询字符显存获得 ascii 码,根据该 ascii 码对应的字模缓存的 16x9 具体每行每列每个点的信号是 1(黑)还是 0(白)来设置 vga\_data。时钟激励一次 clockcount+1,循环计数,clockcount 小于 25000000时光标为白色,其余为黑色,这样就可以看到光标以 1s 的周期闪烁。point 是为了打印光标的时候避免一些奇怪错误设置的标志位,如果该位置是光标,那么就不进行读字模缓存的判断(即执行 else if 语句):

这样,整个工程的设计基本上就完成了。

# 5、实验流程

首先新建一个工程:



之后新建.v 文件,编写逻辑代码(代码创建流程见上面) 进行规划引脚的操作(这里不展示调试用的输出的引脚规划):

| CLK_25                    | Output | PIN_AK21 | 4A | B4A_N0 | PIN_AK21 | 2.5 V |
|---------------------------|--------|----------|----|--------|----------|-------|
| LCLK_50                   | Input  | PIN_AF14 | 3B | B3B_N0 | PIN_AF14 | 2.5 V |
| LCLK_PS2                  | Input  | PIN_AB25 | 5A | B5A_N0 | PIN_AB25 | 2.5 V |
| PS2_DAT                   | Input  | PIN_AA25 | 5A | B5A_N0 | PIN_AA25 | 2.5 V |
| out blank                 | Output | PIN_AK22 | 4A | B4A_N0 | PIN_AK22 | 2.5 V |
| hsync hsync               | Output | PIN_AK19 | 4A | B4A_N0 | PIN_AK19 | 2.5 V |
|                           |        |          |    |        |          |       |
| in_ reset                 | Input  | PIN_AJ4  | 3B | B3B_N0 | PIN_AJ4  | 2.5 V |
| out vga_b[7]              | Output | PIN_AK16 | 4A | B4A_N0 | PIN_AK16 | 2.5 V |
| out vga_b[6]              | Output | PIN_AJ16 | 4A | B4A_N0 | PIN_AJ16 | 2.5 V |
| out vga_b[5]              | Output | PIN_AJ17 | 4A | B4A_N0 | PIN_AJ17 | 2.5 V |
| out vga_b[4]              | Output | PIN_AH19 | 4A | B4A_N0 | PIN_AH19 | 2.5 V |
| out vga_b[3]              | Output | PIN_AJ19 | 4A | B4A_N0 | PIN_AJ19 | 2.5 V |
| out vga_b[2]              | Output | PIN_AH20 | 4A | B4A_N0 | PIN_AH20 | 2.5 V |
| out vga_b[1]              | Output | PIN_AJ20 | 4A | B4A_N0 | PIN_AJ20 | 2.5 V |
| out vga_b[0]              | Output | PIN_AJ21 | 4A | B4A_N0 | PIN_AJ21 | 2.5 V |
| out vga_g[7]              | Output | PIN_AH23 | 4A | B4A_N0 | PIN_AH23 | 2.5 V |
| out vga_g[6]              | Output | PIN_AK23 | 4A | B4A_N0 | PIN_AK23 | 2.5 V |
| out vga_g[5]              | Output | PIN_AH24 | 4A | B4A_N0 | PIN_AH24 | 2.5 V |
| out vga_g[4]              | Output | PIN_AJ24 | 4A | B4A_N0 | PIN_AJ24 | 2.5 V |
| out vga_g[3]              | Output | PIN_AK24 | 4A | B4A_N0 | PIN_AK24 | 2.5 V |
| out vga_g[2]              | Output | PIN_AH25 | 4A | B4A_N0 | PIN_AH25 | 2.5 V |
| out vga_g[1]              | Output | PIN_AJ25 | 4A | B4A_N0 | PIN_AJ25 | 2.5 V |
| out vga_g[0]              | Output | PIN_AK26 | 4A | B4A_N0 | PIN_AK26 | 2.5 V |
| out vga_r[7]              | Output | PIN_AJ26 | 4A | B4A_N0 | PIN_AJ26 | 2.5 V |
| out vga_r[6]              | Output | PIN_AG26 | 4A | B4A_N0 | PIN_AG26 | 2.5 V |
| out vga_r[5]              | Output | PIN_AF26 | 4A | B4A_N0 | PIN_AF26 | 2.5 V |
| out vga_r[4]              | Output | PIN_AH27 | 4A | B4A_N0 | PIN_AH27 | 2.5 V |
| out vga_r[3]              | Output | PIN_AJ27 | 4A | B4A_N0 | PIN_AJ27 | 2.5 V |
| out vga_r[2]              | Output | PIN_AK27 | 4A | B4A_N0 | PIN_AK27 | 2.5 V |
| out vga_r[1]              | Output | PIN_AK28 | 4A | B4A_N0 | PIN_AK28 | 2.5 V |
| out vga_r[0]              | Output | PIN_AK29 | 4A | B4A_N0 | PIN_AK29 | 2.5 V |
| out vga_sync              | Output | PIN_AJ22 | 4A | B4A_N0 | PIN_AJ22 | 2.5 V |
| out vsync                 | Output | PIN_AK18 | 4A | B4A_N0 | PIN_AK18 | 2.5 V |
| < <new node="">&gt;</new> |        |          |    |        |          |       |

其中 CLK\_25 接开发板上的 VGA\_CLK,blank 接 VGA\_BLANK\_N,CLK\_50 接系统 50MHz 时钟,reset 对应 SW[0],hsync、vsync 接 VGA\_HS、VGA\_VS,vga\_sync 接 VGA\_SYNC\_N,vga\_r、vga\_g、vga\_b 数组对应 VGA\_R、VGA\_G、VGA\_B 数组。 CLK\_PS2 和 CLK\_DAT 接键盘的时钟输入和数据输入。

之后编译通过,生成二进制文件 lab11.sof,将二进制文件写入开发板验证功能:



# 6、测试方法

开发板接显示器直接验证。

# 7、实验结果

(1)输出所有的字符,包括 tab 键功能(图中 cout 前面为 tab 键按下后显示的功能),shift 键按下之后显示特殊字符(如大写字符)功能,一直按下一直输出,松开键停止输出,换行(支持连续换多行),字符后面的光标,且光标可以闪烁:

(2)支持光标的上下左右移动,可以在移动后指向的位置直接输入也可以继续移动光标,且光标移动走之后不会改变原来位置的字符显示:

(3) 支持删除,且可以跨行删除,即删除到一行开头之后还可以继续删除上一行内容:

- 8、实验中遇到的问题及解决办法
- (1)一开始设计字符显存的时候用的是寄存器类型的数组,并且在时序逻辑中对于这个字模显存进行内容的修改。也就是说,当接受的键码需要写到字符显存中的时候,将键码转化后的 ascii 码写入字符显存对应地址中:

上图中 rom 即为字符显存,codeOut 为传出的扫描地址对应的 ascii 码。这样写出来的工程在编译的时候超过了十分钟,而且在时序上出现了严重的错误,按下一个键之后再按一个键才会输出第一次按下的那个键,即每次按下一个键屏幕上打印出来的是上一次按下的键,且字符的颜色也不是纯白色。这里原因主要是键盘时序的错误,对于字符显存利用同等频率的时钟读和写,可能导致未写入的时候已经读出以及对于寄存器型数组元素很多的时候要频繁地进行写和读操作,导致开发板耗费大量时间编译。后来改成了利用 IP 核的 RAM 实现的字符显存,利用比读驱动时钟快一倍的写时钟进行数据写入,这样不仅编译时间缩短到一分钟,而且时序上不会发生错误。

- (2)一开始在顶层实体中改变 vga\_data 的 always 语句块是用 25MHz 时钟激励的,在屏幕上验证的时候发现每次输出会打印一些额外的东西,即输出的每个字符的右侧还带有一些白色的像素点。后来改为 50MHz 时钟激励就正常输出了,推测与写入 IP 核的 50MHz 写时钟有关。
- (3)一开始在顶层实体里调用键盘模块和 vga 模块的时候有一些传入的参数写错了,有的参数甚至还没有在前面定义,但是编译通过,结果出现了莫名其妙的错误,后来的检查的过程中发现了这些变量还没有定义,或者是长度写错了(比如本来是 12 位的变量但是只定义了 1 位),这些编译的时候都没有报错。之后修正了这些错误,问题解决。

### 9、实验中得到的启示

本次实验是要求我们充分利用之前学到的知识,将之前各种实现整合到一起,实现一个模块之间的交互。这要求我们充分掌握之前学过的知识并加以运用。另外,将一个大问题分化成几个小问题也是这次实验考察的重点。遇到一个问题的时候,要尝试将其分成数个小问题,比如这次的交互界面就可以分成键盘模块和vga模块以及交互模块,键盘模块又可以分为处理键码模块以及键码转 ascii 码模块,等等,之后分步将这些小问题一个一个解决,最后理清这些小问题与大问题之间的关系,将解决的小问题整合起来,就解决了大问题。此外,对于向本次实验这样很难进行软件模拟的工程,可以通过在添加开发板上的输出来做调试,比如用七段数码管来显示当前接收到的键码等等。还有,出现问题的时候,要学会分模块调试,利用控制变量法去寻找出错的地方。对于一些无法理解的错误,可以通过修改参数(比如修改常量)在开发板上尝试的方法来进行调试。

# 10、意见和建议:暂时还没有。