# (RTL) مستندسازی کامل و صریح ریزعملیاتها

در این مستند، چرخه اجرای هر یک از دستورالعملهای الزامی پروژه به تفکیک ۵ فاز اصلی و به صورت .کاملاً مستقل شرح داده شده است

## فازهای کلی اجرا

- .خواندن دستور از حافظه و افزایش شمارنده برنامه **:(Fetch) واکشی** .1
- .خواندن مقادیر از فایل ثباتها و استخراج مقادیر بلافصل :(Decode) رمزگشایی .2
- 3. **انجام محاسبات توسط واحد محاسبه و منطق :(Execute) اجرا**
- 4. **حافظه** داده (خواندن یا نوشتن **(Memory): حافظه**).
- نوشتن نتیجه نهایی در فایل ثباتها :(Write-back) نوشتن .5

## (R-type) دستورالعملهای محاسباتی/منطقی ۱۰

### add rd, rs1, rs2

- Fetch: IR <- Mem[PC], PC <- PC + 4
- Decode: A <- Regs[rs1], B <- Regs[rs2]</li>
- Execute: ALUResult <- A + B
- **Memory:** (*بدون عملیات*)
- Write-back: Regs[rd] <- ALUResult</li>

#### sub rd, rs1, rs2

- **Fetch:** IR <- Mem[PC], PC <- PC + 4
- **Decode:** A <- Regs[rs1], B <- Regs[rs2]
- **Execute:** ALUResult <- A B
- **Memory:** (بدون عملیات)
- Write-back: Regs[rd] <- ALUResult</li>

#### and rd, rs1, rs2

- **Fetch:** IR <- Mem[PC], PC <- PC + 4
- **Decode:** A <- Regs[rs1], B <- Regs[rs2]
- Execute: ALUResult <- A & B
- Memory: (بدون عملیات)
- Write-back: Regs[rd] <- ALUResult</li>

#### or rd, rs1, rs2

- Fetch: IR <- Mem[PC], PC <- PC + 4</li>
- **Decode:** A <- Regs[rs1], B <- Regs[rs2]
- Execute: ALUResult <- A | B
- **Memory:** (بدون عملیات)

• Write-back: Regs[rd] <- ALUResult

#### xor rd, rs1, rs2

- Fetch: IR <- Mem[PC], PC <- PC + 4
- **Decode:** A <- Regs[rs1], B <- Regs[rs2]
- Execute: ALUResult <- A ^ B
- **Memory:** (بدون عملیات)
- Write-back: Regs[rd] <- ALUResult</li>

### slt rd, rs1, rs2

- Fetch: IR <- Mem[PC], PC <- PC + 4
- Decode: A <- Regs[rs1], B <- Regs[rs2]</li>
- **Execute:** ALUResult <- (A < B) ? 1 : 0 (مقايسه علامتدار)
- **Memory:** (بدون عملیات)
- Write-back: Regs[rd] <- ALUResult

# (I-type) دستورالعملهای محاسباتی با مقدار بلافصل ۲۰

#### addi rd, rs1, imm

- Fetch: IR <- Mem[PC], PC <- PC + 4</li>
- Decode: A <- Regs[rs1], imm <- sign-extend(IR[31:20])</li>
- **Execute:** ALUResult <- A + imm
- **Memory:** (*بدون عملیات*)
- Write-back: Regs[rd] <- ALUResult</li>

### (Load/Store) دستورالعملهای دسترسی به حافظه ۳۰

#### lw rd, offset(rs1) (Load Word)

- **Fetch:** IR <- Mem[PC], PC <- PC + 4
- **Decode:** A <- Regs[rs1], imm <- sign-extend(offset)
- **Execute:** ALUResult <- A + imm (محاسبه آدرس)
- Memory: ReadData <- Mem[ALUResult]</li>
- Write-back: Regs[rd] <- ReadData

#### sw rs2, offset(rs1) (Store Word)

- Fetch: IR <- Mem[PC], PC <- PC + 4</li>
- Decode: A <- Regs[rs1], B <- Regs[rs2], imm <- sign-extend(offset)</li>
- **Execute:** ALUResult <- A + imm (محاسبه آدرس)
- Memory: Mem[ALUResult] <- B</li>
- Write-back: (ىدون عمليات)

### (B-type) دستورالعملهای انشعاب شرطی ۴.

## beg rs1, rs2, label (Branch if Equal)

- Fetch: IR <- Mem[PC], PC\_temp <- PC + 4
- **Decode:** A <- Regs[rs1], B <- Regs[rs2], imm <- sign-extend(label\_offset)
- Execute: ALUResult <- A B, ZeroFlag <- (ALUResult == 0)</li>
- Memory / PC Update: if (ZeroFlag) then PC <- PC\_temp + imm else PC <- PC temp</li>
- Write-back: (بدون عملیات)

# bne rs1, rs2, label (Branch if Not Equal)

- Fetch: IR <- Mem[PC], PC\_temp <- PC + 4
- **Decode:** A <- Regs[rs1], B <- Regs[rs2], imm <- sign-extend(label\_offset)
- Execute: ALUResult <- A B, ZeroFlag <- (ALUResult == 0)</li>
- Memory / PC Update: if (!ZeroFlag) then PC <- PC\_temp + imm else PC <- PC\_temp</li>
- Write-back: (بدون عملیات)

# (Jump) دستورالعملهای پرش .۵

# jal rd, label (Jump and Link)

- Fetch: IR <- Mem[PC], PC\_temp <- PC + 4</li>
- **Decode:** imm <- sign-extend(label\_offset)
- **Execute:** PC <- PC + imm (محاسبه آدرس پرش)
- Memory: (بدون عملیات)
- **Write-back:** Regs[rd] <- PC\_temp (ذخيره آدرس بازگشت)

# jalr rd, offset(rs1)

- **Fetch:** IR <- Mem[PC], PC\_temp <- PC + 4
- **Decode:** A <- Regs[rs1], imm <- sign-extend(offset)
- Execute: PC <- (A + imm) & 0xFFFFFFE (محاسبه آدرس پرش و صفر کردن بیت آخر)
- Memory: (بدون عملیات)
- Write-back: Regs[rd] <- PC\_temp

# (U-type) دستورالعملهای بارگذاری مقدار بالا .۶

# lui rd, imm (Load Upper Immediate)

- **Fetch:** IR <- Mem[PC], PC <- PC + 4
- **Decode:** imm <- IR[31:12]
- Execute: ALUResult <- imm << 12
- Memory: (بدون عملیات)
- Write-back: Regs[rd] <- ALUResult

## auipc rd, imm (Add Upper Immediate to PC)

- Fetch: IR <- Mem[PC], PC\_temp <- PC , PC <- PC + 4
- **Decode:** imm <- IR[31:12]
- Execute: ALUResult <- PC\_temp + (imm << 12)</li>
- **Memory:** (بدون عملیات)
- Write-back: Regs[rd] <- ALUResult</li>

## (RV32M) دستورالعملهای ضرب و تقسیم .۷

## mul rd, rs1, rs2

- **Fetch:** IR <- Mem[PC], PC <- PC + 4
- Decode: A <- Regs[rs1], B <- Regs[rs2]</li>
- Execute: ALUResult <- (A \* B)[31:0] (۳۲ ربیت پایین حاصلضرب)</li>
- **Memory:** (بدون عملیات)
- Write-back: Regs[rd] <- ALUResult</li>

### div rd, rs1, rs2

- Fetch: IR <- Mem[PC], PC <- PC + 4
- Decode: A <- Regs[rs1], B <- Regs[rs2]</li>
- **Execute:** ALUResult <- A / B (تقسيم صحيح علامتدار)
- **Memory:** (بدون عملیات)
- Write-back: Regs[rd] <- ALUResult

#### rem rd, rs1, rs2

- Fetch: IR <- Mem[PC], PC <- PC + 4</li>
- **Decode:** A <- Regs[rs1], B <- Regs[rs2]
- **Execute:** ALUResult <- A % B (باقيمانده تقسيم علامتدار)
- **Memory:** (بدون عملیات)
- Write-back: Regs[rd] <- ALUResult