#### بسمه تعالى



گزارش کار سوم آزمایشگاه معماری کامپیوتر

## ضرب كننده مميز ثابت

استاد: دکتر سربازی

دستيار آموزشي: سركار خانم غيبي

نویسندگان

فرزام کوهی رونقی ۴۰۱۱۰۶۴۰۳

مریم شیران ۴۰۰۱۰۹۴۴۶

ثنا بابایان ونستان ۴۰۱۱۰۵۶۸۹

دانشگاه صنعتی شریف تابستان ۱۴۰۳

# فهرست مطالب

| ا آزمایش سوم: ضرب کننده ممیز ثابت | ۱  |
|-----------------------------------|----|
|                                   | ١  |
|                                   | …١ |
|                                   | ٣٣ |
|                                   | ۴۴ |
|                                   | ۶۶ |

## ۱ آزمایش سوم: ضرب کننده ممیز ثابت

#### ۱-۱ مقدمه و هدف

هدف از این آزمایش، طراحی و پیادهسازی یک مدار ضرب کننده دو ورودی چهار بیتی است. در این مدار، ورودیها شامل دو عدد چهار بیتی هستند که ضرب آنها محاسبه می شود. مدار به گونهای طراحی می شود که با دریافت سیگنال شروع ، عملیات ضرب را آغاز و پس از اتمام آن سیگنال پایان و خروجی ضرب را خروجی دهد. مشخصات و ورودیها و خروجی های مدار به شرح زیر هستند:

- 1. مضروب (ورودی) A
- 2. مضروبیه (ورودی) B
- 3. حاصل ضرب (خروجي) C
- 4. شروع ضرب (ورودی) Start
- 5. پایان ضرب (خروجی) End

## ۲-۱ تجزیه و تحلیل تئوری آزمایش

یکی از روش های پیاده سازی مدار مد نظر ساخت Shift & Add Multiplier هست.

کار کرد روش Shift-and-Add Multiplication به صورت زیر است:

ضرب به روش شیفت و جمع، مشابه ضرب با قلم و کاغذ است. این روش شامل جمع زدن مضروب X به خودش Y بار است، که Y همان ضارب میباشد. مراحل به این صورت است: ابتدایی: مضروب را در ثبات خودش Y بار است، که Y همان خاری کنید. ثبات X (ثبات حاصل) را به Y مقداردهی اولیه کنید و یک شمارنده Y را به تعداد بیتها ( X ) تنظیم کنید.

### فرآيند ضرب:

مرحله ۱: کم اهمیت ترین بیت ثبات Q را بررسی کنید. اگر Q=1 باشد، ثبات A(مضروب) را به ثبات A(ثبات حاصل) اضافه کنید.

مرحله ۲: ثباتهای Aو Qرا یک بیت به راست شیفت دهید. این کار بیت بعدی ضارب را برای بررسی آماده می کند.

آزمایش سوم

A مرحله B: ثبات B(مضروب) را یک بیت به چپ شیفت دهید تا مضروب با مجموع انباشته شده در ثبات (ثبات حاصل) همتراز شود.

تکرار: این فرآیند را برای nمرحله تکرار کنید و هر بار شمارنده Nرا کاهش دهید. ادامه دهید تا شمارنده به صفر برسد.

حاصل نهایی: محتویات ترکیبی ثباتهای Aو Qحاصل نهایی ضرب را نشان میدهد.



شكل ١. فلوچارت الگوريتم

برای توضیح بیشتر در زیر یک مثال را بررسی میکنیم.

مثال: حاصل ضرب ۹ در ۱۲

| Step | Α         | Q            | В         | Operation      |
|------|-----------|--------------|-----------|----------------|
| 0    | 0000 0000 | 110 <u>0</u> | 0000 1001 | Initialization |
| 1    | 0000 0000 | 110 <u>0</u> | 0001 0010 | Shift left B   |
|      | 0000 0000 | 011 <u>0</u> | 0001 0010 | Shift right Q  |
| 2    | 0000 0000 | 011 <u>0</u> | 0010 0100 | Shift left B   |
|      | 0000 0000 | 001 <u>1</u> | 0010 0100 | Shift right Q  |
| 3    | 0010 0100 | 001 <u>1</u> | 0010 0100 | Add B to A     |
|      | 0010 0100 | 001 <u>1</u> | 0100 1000 | Shift left B   |
|      | 0010 0100 | 000 <u>1</u> | 0100 1000 | Shift right Q  |
| 4    | 0110 1100 | 000 <u>1</u> | 0100 1000 | Add B to A     |
|      | 0110 1100 | 000 <u>1</u> | 1001 0000 | Shift left B   |
|      | 0110 1100 | 0000         | 1001 0000 | Shift right Q  |

#### شکل۲. مثال ضرب ۹ در ۱۲

#### ۱-۳ شرح دستگاه ها و قطعات مورد استفاده

برای شبیه سازی از نرم افزار Proteus استفاده میشود و در خود پروتوس از قطعات زیر برای ساخت مدار استفاده میکنیم.

U۲) ۷۴۱۶۵): این یک ثبات شیفت سریالی به موازی است. این قطعه امکان بارگذاری دادههای موازی در ثبات و سپس شیفت کردن آن به صورت سریالی را فراهم میکند.

۷۴۱۹۳ (**U**۸): این یک شمارنده باینری ۴ بیتی با کلاکهای جداگانه برای شمارش بالا و پایین است. این قطعه می تواند بر اساس سیگنالهای کلاک داده شده، شمارش بالا یا پایین را انجام دهد.

۷۴۸۳ (U۵ و U۵): اینها جمع کنندههای کامل باینری ۴ بیتی هستند. این قطعات اعداد باینری را جمع می کنند و مقادیر جمع و حمل را خروجی می دهند.

۷۴۱۸۹ (U۱): این یک حافظه دسترسی تصادفی ۶۴ (RAM) بیتی است که به صورت ۱۶ کلمه ۴ بیتی سازماندهی شده است.

۷۴۱۹۸ (U۳): این یک ثبات شیفت ۸ بیتی یونیورسال است که قابلیت بارگذاری موازی و شیفت سریالی/موازی به راست/چپ را دارد.

آزمایش سوم

گیتهای (U۹, U۱۲) AND): اینها گیتهای منطقی هستند که خروجی صحیح میدهند تنها در صورتی که همه ورودیها صحیح باشند.

گیتU۱۰) OR: این یک گیت منطقی است که خروجی صحیح میدهد اگر حداقل یکی از ورودیها صحیح باشد.

گیتهای NOT، ( VV), U۱۱, U۷): اینها معکوس کنندههایی هستند که سطح منطقی مخالف ورودی را خروجی میدهند. سیگنال کلاک: این سیگنال زمانبندی را برای عناصر ترتیبی در مدار فراهم می کند.

شمارنده ۴ بیتی:

کلیدهای ورودی: اینها برای وارد کردن دستی دادههای باینری به مدار استفاده میشوند.

prob های خروجی: اینها برای نمایش خروجی باینری از نقاط مختلف در مدار استفاده میشوند.

## ۴-۱ شرح آزمایش در پروتیوس



شکل ۳. شکل کلی مدار در پروتویس

۸ logic state در سمت بالا چپ قرار دارد که ۴ تای اول آنها عدد اول و ۴ تای دوم عدد دوم ضرب را نمایش از پایین به بالا، معادل نمایش از چپ به راست)

قطعه U کم مضروب را هر بار به راست شیفت میدهد و یکان آن را در U خروجی میدهد. در ادامه بر اساس این یکان تصمیم گرفته میشود که حاصل جمع نوشته شود یا خیر.

قطعه T یک شیفت رجیستر ۸ بیتی است ک در ابتدا ضارب در آن قرار دارد.

قطعات U و U نیز برای جمع U بیتی استفاده میشوند. چون در آزمایشگاه جمع کننده U بیتی نداشته ایم، دو جمع کننده U بیتی را به صورت سری متصل کرده ایم.

قطعه U ۱ یک رجیستر است که خروجی آن مقدار نهایی ضرب و ورودی آن حاصل جمع و چند خط کنترلی میباشند. مقدار حاصل جمع تنها در صورتی در خروجی نوشته میشود که SO برابر ۱ باشد.

برای طراحی خروجی End نیاز است که بدانیم ضرب چه زمانی پایان میابد بدین منظور قسمت زیر طراحی شده است.



شكل۴. توليد خروجي End

از آنجا که کل عملیات ۴ سایکل طول میکشد؛ در اینجا یک شمارنده ۴ بیتی داریم که تنها دو زمان شمارش را از اول آغاز میکند ؛ اول وقتی که سیگنال شروع ۱ شده و در حال شمردن نباشیم و دوم وقتی که یک دوره ضرب تمام شود. که این شرایط در بالا ریست شمارنده را میسازند.

در پایان نیز یک تست از مدار قرار داده ایم.

آزمایش سوم



شکل۵:تست مدار به ازای مقادیر ۶ در ۱۳ و پاسخ ۷۸

#### ۵-۱ منابع و مراجع

- وبسایت گیکزفورگیکز
  - وبسايت يوتيوب
  - وبسايت ويكيپديا
- Structure of Computer Systems, Shift-and-Add Multiplication

  Universitatea Tehnică din Cluj-Napoca