## بسمه تعالى



# گزارش کار آزمایشگاه معماری کامپیوتر

## ضرب کننده ترکیبی

استاد: دکتر سربازی

دستیار آموزشی: مهندس غیبی

نويسنده

مريم شيران 400109446

دانشگاه صنعتی شریف تابستان 1403

|                                    | فهرست مطالب |
|------------------------------------|-------------|
| آزمایش اختیاری: ضرب کننده ترکیبی ا | 1           |
|                                    | 1           |
|                                    | 1           |
|                                    |             |
|                                    |             |
| 1 –5 مقایسه دو روشر                | 8           |
|                                    | 9           |
| 1 –7 منابع و مراجع                 | 9           |
|                                    |             |

### 1 آزمایش اختیاری: ضرب کننده ترکیبی

### 1-1 مقدمه و هدف

در این آزمایش یک مدار ضرب کننده ترکیبی بدون علامت 4 بیت در 4 بیت در پروتیوس به دو روش پیاده سازی کرده و سپس دو روش را با هم مقایسه میکنیم. روش اول تنها با استفاده از 3 عدد 4 full adder بیتی و گیت های And میباشد.

روش دوم با استفاده از دو عدد full adder 4 بیتی و یک 6 full adder بیتی و گیت های And میباشد. در ادامه روش اول را گسترش میدهیم و به یک ضرب کننده 8 بیت در 8 بیت تبدیل میکنیم.

## 2-1 تجزیه و تحلیل تئوری آزمایش

به صورت عادی هنگام ضرب دو عدد 4 بیتی a3a2a1a0 و b3b2b1b0 در یک دیگر به شکل زیر فکر ده و حاصل را محاسبه میکنیم:

به هر یک از سطر های بالا حاصل ضرب جزیی میگویند. ما میخواهیم این 4 حاصل ضرب های جزیی را با تنها 3 جمع کننده ای که داریم با هم جمع کنیم. شاید ناکافی به نظر برسد چون ما 8 ستون و 4 سطر داریم، ولی نکته اینجاست که تنها یکی از ستون ها نیاز به جمع 4 عملوند دارد و باقی با تعداد کمتر و حتی صفر، حاصل آن ستون را برای ما آماده میکنند.

بدین منظور میتوان مانند زیر عمل کرد:

### روش اول:

با استفاده از سه عدد full adder بیتی و گیت های And مدار مربوطه را میسازیم. در این روش معادلا داریم حاصل ضرب را بدین صورت حساب میکنیم که ابتدا دو حاصل ضرب جزیی اول را باهم جمع کرده و سپس حاصل را حاصل ضرب جزیی سومی جمع میکنیم و حاصل این جمع را با حاصل ضرب جزیی چهارم جمع میکنیم.

2 آزمایش اختیاری



شكل 1. نماى كلى مدار روش اول

### روش دوم:

با استفاده از دو عدد full adder 4 بیتی و یک 6 full adder مدار مربوطه را میسازیم. در این روش معادلا داریم حاصل ضرب را بدین صورت حساب میکنیم که دو حاصل ضرب جزیی اول و دوم را باهم جمع کرده و سپس دو حاصل ضرب جزیی سوم و چهارم را نیز باهم جمع کرده و بعد با رعایت تفاوت در مرتبه ها این دو حاصل را باهم جمع میکنیم.



شكل 2. نماى كلى مدار روش دوم

در ادامه ما هر دو روش را در پروتیوس پیاده سازی خواهیم نمود.

برای گسترش ضرب کننده 4 بیتی در 4 بیتی به 8 بیتی در 8 بیتی از الگوریتم کاراتسوبا-آفمن استفاده میکنیم که توضیح آن به شرح زیر میباشد:

الگوریتم کاراتسوبا-آفمن روشی برای ضرب اعداد بزرگ است که به طور کارآمدتری نسبت به الگوریتم استاندارد مدرسهای عمل می کند. این روش ضرب اعداد بزرگ را به اعداد کوچکتر تقسیم می کند و تعداد ضربهای تکورقمی مورد نیاز را کاهش می دهد. بیایید نحوه عملکرد آن را به طور خاص برای ضرب دو عدد باینری ۸ بیتی با استفاده از ضربهای ۴ بیتی توضیح دهیم.

توضيح مرحله به مرحله:

١ . تقسيم اعداد:

ازمایش اختیاری

با فرض دو عدد باینری A بیتی A و B ، هر عدد به دو نیمه P بیتی تقسیم می شود.

فرض كنيد  $A = A1 * 2^4 + A0$  و  $A = B1 * 2^4 + B0$  و  $A = A1 * 2^4 + A0$  باشد، كه در آن  $A = A1 * 2^4 + A0$  فرض كنيد كنيد  $A = A1 * 2^4 + A0$  و  $A = A1 * 2^4 + A0$  بيتهاى بالاتر و پايين تر  $A = A1 * 2^4 + A0$  مستند و  $A = A1 * 2^4 + A0$  بيتهاى بالاتر و پايين تر  $A = A1 * 2^4 + A0$  مستند و  $A = A1 * 2^4 + A0$  بيتهاى بالاتر و پايين تر  $A = A1 * 2^4 + A0$  مستند و  $A = A1 * 2^4 + A0$  بيتهاى بالاتر و پايين تر  $A = A1 * 2^4 + A0$  مستند و  $A = A1 * 2^4 + A0$  بيتهاى بالاتر و پايين تر  $A = A1 * 2^4 + A0$ 

برای مثال:

$$A = (A1, A0) = (A1 * 2^4 + A0) _{9} B = (B1, B0) = (B1 * 2^4 + B0)$$

که در آن:

A بيت بالأي ۴ = A1

A بیت پایین ۴ = A0

B بيت بالأي ۴ = B1

B بيت پايين ۴ = B0

۲ .سه ضرب:

سه حاصل ضرب زیر را محاسبه کنید:

(حاصل ضرب بيتهاى بالاتر) P1 = A1 \* B1

(حاصل ضرب بيتهاى پايين تر) P2 = A0 \* B0

P3 = A0 \* B1 (ضرب متقابل مجموع بخشها)

(ضرب متقابل مجموع بخشها) P4 = A1 \* B0

٣. تركيب نتايج:

با استفاده از نتایج این ضربها، می توان حاصل ضرب نهایی را با استفاده از فرمول زیر محاسبه کرد:

 $A * B = P1 * 2^8 + (P3 + P4) * 2^4 + P2$ 

شیفت به سمت چپ توسط 4^2 و 8^2 به معنی هم تراز کردن این حاصل ضربهای جزئی در موقعیت صحیح آنها در حاصل ضرب نهایی ۱۶ بیتی است.

پس با استفاده از 4 ضرب كننده 4 بيتى در 4 بيتى و 2 جمع كننده 16 بيتى ميتوانيم ضرب 8 بيت در 8 بيت را انجام دهيم.

## 3-1 شرح دستگاه ها و وسایل مورد استفاده

برای شبیه سازی تیوری نرم افزار Proteus استفاده میشود. در زیر نام و توضیح مختصری از قطعات استفاده شده قابل مشاهده است.

### :IC (FULL ADDER 4 BIT) 7483

یک آیسی که به عنوان یک جمع کننده ی کامل ۴ بیتی استفاده می شود. این آیسی می تواند عملیات جمع ۴ بیت را به صورت موازی انجام دهد و بیت نقلی (Carry-in) تولید کند. 7483 برای اجرای عملیات جمع با بیت نقلی (Carry-in) و بیت نقلی خروجی (Carry-out) به کار می رود، که در نهایت یک جمع کننده ی چند بیتی را می سازد.

#### :AND

یک گیت AND پایه که برای عملیات منطقی AND استفاده می شود. فقط زمانی خروجی درست می دهد که همه ورودی های آن درست باشند.

#### :LOGICPROBE

یک پروب منطقی که برای تست و نشان دادن وضعیت منطقی (بالا، پایین یا نوسانی) یک مدار دیجیتال استفاده میشود.

#### :LOGICSTATE

این قطعه وضعیت منطقی یک نقطه در مدار را نشان می دهد. برای نمایش پاسخ از آن استفاده میکنیم.

آزمایش اختیاری

#### :OR

یک گیت OR پایه که برای عملیات منطقی OR استفاده می شود. اگر حداقل یکی از ورودی های آن درست باشد، خروجی درست می دهد.

#### :XOR

یک گیت XOR پایه که برای عملیات منطقی XOR استفاده می شود. اگر تعداد ورودی های درست فرد باشد، خروجی درست می دهد.

# 4-1 شرح آزمایش 4های ضرب کننده های 4 بیت در 4 بیت

در زیر طراحی داخلی full adder تک بیتی را میبینیم که در هر دو آزمایش از آن استفاده خواهیم نمود.



شكل 3. نماى داخلى جمع كننده تك بيتي

حال مطابق شکل های داده شده در قسمت قبل مدار های مربوطه را در پروتیوس پیاده سازی میکنیم. روش اول:



شكل 4. پياده سازي مدار روش اول

ازمایش اختیاری

### روش دوم:



شكل 5. پياده سازي مدار روش دوم

## 1 -5 مقایسه دو روش

احتمالاً فکر میکنیم که روش دوم تاخیر کمتری دارد، زیرا به صورت موازی سعی در محاسبه حاصل شده است. در زیر آن را بررسی میکنیم:

در هر دو روش پس از یک تاخیر گیت And تمام حاصل ضرب های جزیی آماده میشوند. در روش اول آماده شدن شدن حاصل به اندازه 8 برابر تاخیر adder تک بیتی نیز در ادامه طول میکشد. در روش دوم آماده شدن حاصل به اندازه 10 برابر تاخیر adder تک بیتی نیز در ادامه طول میکشد. از این رو روش اول سریع تر است. و نیز نیاز به سخت افزار کمتری برای پیاده سازی دارد.

اما در اسکیل بالا تر، روش دوم مناسب تر خواهد بود و موازی سازی تاخیر را به میزان زیادی کاهش خواهد داد.

# 1 -6 شرح آزمایش ضرب کننده 8 بیت در 8 بیت

اكنون دقيقا طبق توضيحاتي كه درباره الگوريتم كاراتسوبا-آفمن داديم مدار زير را پياده سازي ميكنيم:



شکل 6. پیاده سازی مدار ضرب کننده ترکیبی 8 بیت در 8 بیت

مشاهده میکنیم که دقیقا طبق توضیحات بخش 1.3 داریم که 4 حاصل ضرب 4 بیت در 4 بیت محاسبه میشود و سپس توسط جمع کننده های 16 بیتی 4 بیتی که سری در کنار هم بسته شوند) باهم جمع میشوند.

# 1 –7 منابع و مراجع

- وبسایت گیکزفورگیکز
- https://www.researchgate.net/publication/328841479 A 4bit array multiplier design by reversible logic

آزمایش اختیاری

- اسلاید های درس معماری دکتر ارشدی
- ویکی پدیا الگوریتم کاراتسوبا-آفمن