

# Architectures matérielles de systèmes informatiques



Intel I5



## Architectures matérielles pour systèmes informatiques

Support de cours

Prof. Daniela Dragomirescu INSA - DGEI

LAAS-CNRS







La participation active des étudiants va être une partie essentielle de ce cours



LAAS-CNRS

WSN Team



#### Bibliographie

- VHDL Du langage à la modélisation R.Airiau et al. Presses Polytechniques et Universitaires Romandes
- Digital Design and Modeling with VHDL and Synthesis K.C. Chang IEEE Press
- Principles of CMOS VLSI Design: A system Perspective N. Weste, K.Eshraghian - Addison Wesley
- The Zynq book L. H. Crockett, R.A. Elliot, M.A. Enderwitz, R. W. Stewart

LAAS-CNRS







#### Table de matières

- 1. Introduction
  - \* Cycle de conception d'un système numérique
- 2. Conception des circuits numériques
  - \* Le langage VHDL et la synthèse logique
- 3. Études de cas :
  - \* Réalisation microprocesseur-TP

LAAS-CNRS

D.D





#### Table de matières détaillé

- 1. Introduction
- 2. Le langage VHDL
  - \* 2.1 Introduction
    - \* 2.1.1 Historique
    - \* 2.1.2 Qu'est-ce qu'un langage de description de matériel ?
    - \* 2.1.3 Avantages et inconvénients de VHDL
    - \* 2.1.4 Standardisation
  - \* 2.2 Bibliothèques
  - \* 2.3 Unités de conception
    - \* 2.3.1 Entité
    - \* 2.3.2 Architecture
    - \* 2.3.3 Configuration
    - \* 2.3.4 Le paquetage
  - \* 2.4 Domaine concurrent et domaine séquentielle
  - ★ 2.5 Test
  - \* 2.6 Opérateurs et littéraux
  - \* 2.7 Objets







#### Table de matières

- **※** 2.8 Types
  - \* 2.8.1 Types scalaires
    - ◆ Type physique, type STD\_LOGIC
  - \* 2.8.2 Types composites
    - Tableaux, Articles, Agrégats
  - \* 2.8.3 Sous-types
- \* 2.9 Notions de signal et d'affectation du signal
  - **★** 2.9.1 Affectation inconditionnelle de signal
  - \* 2.9.2 Exécution d'une affectation de signal
  - **★** 2.9.3 Affectation conditionnelle de signal
  - \* 2.9.4 Affectation sélective de signal
  - \* 2.9.5 Attributs
  - \* 2.9.6 Règles de distinction entre variable et signal
- \* 2.10 Instruction concurrentes
  - \* Processus

LAAS-CNRS

D.D





#### Table de matières

- \* 2.11 Instructions séquentielles
  - \* wait
  - \* assert
- \* 2.12 Généricité
- \* 2.13 Compilation, élaboration, exécution, exploitation
- \* 2.14 Synthèse et Performances
- 3. Etudes de cas



S WSN Team



#### Introduction

- \* Rappels:
- Circuits logiques combinatoires
  - \* leur sortie est déterminé par la valeur courante de l'entrée
  - portes logiques, multiplexeurs, demultiplexeurs, décodeurs, circuits arithmétiques
- Circuits logiques séquentielles
  - Leur sortie est partiellement déterminé par l'évolution de l'entrée. La réponse du circuit dépend de l'histoire plus ou moins récente du fonctionnement du circuit. Fonction MEMOIRE interne.
  - \* Bascule D, registres, mémoires RAM, compteurs
- Exercice : réalisez un compteur 4bits en utilisant des bascules D en logique séquentielle synchrone



LAAS-CNRS

D.D



#### Introduction Evolution de la méthodologie de conception

| Intel Processeur | Date de production | Fréquence de   | Nr. de transistors par |  |
|------------------|--------------------|----------------|------------------------|--|
|                  |                    | fonctionnement | puce                   |  |
| 8086             | 1978               | 8 MHz          | 29 K                   |  |
| 80286            | 1982               | 12.5 MHz       | 134 K                  |  |
| 80386 DX         | 1985               | 20MHz          | 275 K                  |  |
| 80486 DX         | 1989               | 25 MHz         | 1.2 M                  |  |
| Pentium          | 1993               | 60MHz          | 3.1 M                  |  |
| Pentium Pro      | 1995               | 200 MHz        | 5.5 M                  |  |
| Pentium II       | 1997               | 266 MHz        | 7 M                    |  |
| Pentium III      | 1999               | 500 MHz        | 8.2 M                  |  |
| Pentium IIIXeon  | 1999               | 700 MHz        | 28 M                   |  |
| Pentium 4        | 2001               | 1.7 GHz        | 42 M                   |  |

LAAS-CNRS

WSN Team











#### 2.1.1 Historique

- VHDL VHSIC Hardware Description Language
  VHSIC Very High Speed Integrated Circuits
- 1980 demande du département de la défense des Etats-Unis
- \* ADA pour le logiciel et VHDL pour le matériel
- VHDL dédié seulement aux architectures matérielles? NON!
- VHDL sert à décrire des systèmes matériels à un haut niveau d'abstraction
  - \* circuits intégrés
  - \* cartes de composants
  - \* systèmes entiers ( logiciel + matériel) réseaux d'ordinateurs

LAAS-CNRS

D.D





- 2.1.2 Qu'est-ce qu'un langage de description de matériel ?
- Un langage de description matériel ne vise pas une « exécution »
- Un langage de description matériel tel VHDL peut être utilisé pour différents buts :

D.D

- \* Spécification
- \* Simulation
- \* Synthèse
- \* Preuve formelle

LAAS-CNRS

WSN Team



#### 2.1.3 Avantages et inconvénients de VHDL

- Avantages :
  - \* VHDL est standardisé standard IEEE
  - \* pérennité assurée par la norme
  - \* conception modulaire et hiérarchique
  - \* VHDL est un langage moderne, puissant et général
    - \* haute modularité
- unités de compilation séparées
- \* sécurité d'emploi
- \* typage fort

\* fiabilité

- \* généricité
- \* notion de temps bien définie
- en utilisant VHDL on minimise le risque d'erreur sur le circuit intégré en silicium - on diminue le coût de production
- Inconvénients:
  - \* langage de simulation



tout n'est pas synthétisable!

LAAS-CNRS

D.D





#### 2.1.4 Standardisation

- ❖ IEEE Standard 1076 1987
- ❖ IEEE Standard 1076 1993
- ❖ IEEE Standard 1076 2003

LAAS-CNRS

WSN Team



#### 2.2 Bibliothèques

- Langage modulaire unités petites et hiérarchisées
- Unités de conception peuvent être compilées séparément
- Description VHDL correcte bibliothèque de travail WORK
   \* portabilité
- Utilitaires ou modèles généraux bibliothèques de ressources
  - \* facilite le travail en équipe
- \* Bibliothèques : IEEE , STD
  - \* package IEEE.std\_logic\_1164 et package IEEE.std\_logic\_arith
  - \* package STD.textio et package STD.STANDARD

LAAS-CNRS







#### Les ports

|   | PORT<br>FORMEL<br>OBJET:<br>CONNECTE  | MODE<br>IN | MODE<br>OUT | MODE<br>INOUT | MODE<br>BUFFER | MODE<br>LINKAGE |
|---|---------------------------------------|------------|-------------|---------------|----------------|-----------------|
|   | Port de<br>mode in                    | oui        | non         | non           | non            | oui             |
|   | Port de<br>mode out                   | non        | oui         | non           | non            | oui             |
| Ī | Port de<br>mode <b>inout</b>          | oui        | oui         | oui           | non            | oui             |
| Ī | Port de<br>mode <b>buffer</b>         | oui        | non         | non           | oui            | oui             |
| Ī | Port de<br>mode linkage               | non        | non         | non           | non            | oui             |
| Ī | Signal local                          | oui        | oui         | oui           | oui            | oui             |
|   | Mot clé <b>open</b><br>(non-connecté) | non        | oui         | oui           | oui            | oui             |



D.D





### 2.3 Unités de conception 2.3.2 Architecture

❖ Vue interne d'une entité - ARCHITECTURE



- Style de description de 1 'architecture :
  - \* Description structurelle: interconnexion de composants
  - \* Description flot de données: comportement sous forme d'équations
  - \* Description comportementale: comportement sous forme algorithmique
- On peut combiner les différents styles des descriptions dans une même architecture









```
INSA
                                2.3.2 Architecture
    Architecture comportementale de l'additionneur
         * représentée par une table de vérité
       architecture vue_comportementale of adder is
       begin
            process -- instruction concurrente
                                    integer;
                    variable N:
                                            bit_vector(0 to 3):= "0101";
                    constant sum_vector:
                    constant carry_vector:
                                            bit_vector(0 to 3):= "0011";
            begin
                                                                        Cin
                                                                             Sum
                                                                                    C_{out}
                    N:=0;
                    if X= '1' then N:=N+1; end if;
                                                               0
                                                                   0
                                                                        0
                                                                                     0
                    if Y= '1' then N:=N+1: end if:
                                                              0
                                                                   1
                                                                        0
                                                                                     0
                                                               1
                                                                   0
                                                                        0
                                                                                     0
                    if Cin='1' then N:=N+1; end if;
                                                                        0
                    Somme <= sum_vector(N);
                                                              0
                                                                   0
                                                                        1
                                                                                     0
                    Cout <= carry_vector(N);
                                                               0
                                                                                     1
                    wait on X, Y, Cin;
                                                               1
                                                                   0
                                                                        1
                                                                              0
                                                                                     1
            end process;
       end vue_comportementale;
LAAS-CNRS
```

```
'SINSA
     Architecture comportementale de l'additionneur
          représentée par une table de vérité
              architecture vue_comportementale of adder is
     Signal N: integer range 0 to 3 := 0;
                        process -- instruction concurrente
                                 -- variable N:
                                                    integer:
              constant sum_vector:bit_vector(0 to 3):= "0101";
              constant carry_vector:
                                          bit_vector(0 to 3):= "0011";
                        begin
                                  --N<=0;
                                 if X= '1' then N<=N+1; end if;
                                 if Y= '1' then N<=N+1; end if;
                                 if Cin=1 then N<=N+1; end if;
                                 Somme <= sum_vector(N);
                                 Cout <= carry_vector(N);
                                 wait on X, Y, Cin;
                        end process;
              end vue_comportementale;
                                                                             SWSN Team
LAAS-CNRS
                                     D.D
```



#### 2.3.3 Configuration

- Donne la correspondance entre le composant et le modèle dont il est instancié
- Permet faire la liaison entre des composants utilisés dans une architecture et leur réalisation effective

```
Ex: Soit une entité « trois_registres » avec une architecture « beh » ayant 3 registre R1, R2 et R3
1. use work.trois_registres;
    configuration alpha of trois_registres is
    for beh
        for R1,R2 : registre_8bit use entity work.registre_8bit(arch);
```

for R1,R2 : registre\_8bit use entity work.registre\_8bit(arch);
 for R3 : registre\_8bit use entity work.registre\_8bit(decalage);
 end for;
end alpha;

2. FOR ALL: registre\_8bit use entity work.registre\_8bit(arch);

LAAS-CNRS







#### 2.3.4 Le paquetage

- Ensemble des algorithmes, sous-programmes, nouveau types et soustypes, des objets: signaux et constantes ( pas de variables)
- Un ou plusieurs paquetage dans la même bibliothèque
- 2 unités de conception :
  - \* Spécification d'un paquetage vue externe
    - \* présente tous ce qu'exporte le paquetage (algorithmes, objets, types)
  - \* Corps du paquetage vue interne optionnel
    - contient la description des algorithmes, déclarations locales des types, objets
- Pour avoir accès à un paquetage il faut le référencé par une clause use
  - \* library IEEE; use IEEE.std\_logic\_1164.all;
  - \* library ma\_lib; use ma\_lib.mon\_paquetage.all;

LAAS-CNRS

D.D





#### 2.3.4 Le paquetage

Spécification du paquetage :

```
package SIMPLE is
```

```
constant TAILLE_MAX: integer :=1024;
```

subtype mon\_integer is INTEGER range 0 to TAILLE\_MAX;

signal addition\_10bits : mon\_integer ;

function MIN(A,B:INTEGER) return INTEGER; function MAX(A,B:INTEGER) return INTEGER;

#### end SIMPLE;

Les déclarations faite dans la spécification du paquetage sont connus dans le corps du paquetage



WSN Team



#### 2.3.4 Le paquetage

Corps du paquetage

```
package body SIMPLE is
function MIN(A,B:INTEGER) return INTEGER is
begin

if A<B then return A;
else return B;
end if;
end MIN;
function MAX(A,B:INTEGER) return INTEGER is
begin

if B<A then return A;
else return B;
end if;
end MAX;
end SIMPLE;
```

LAAS-CNRS

D.D





#### 2.4 Domaine concurrent et domaine séquentiel

- La description d'un système materiel est naturellement concurrente
- Le fond d'une description VHDL est concurrent
- Les 2 domaines cohabitent en VHDL
- Domaine concurrent
  - \* La zone de déclarations des entités
  - \* La zone de déclarations des architectures
- Domaine séquentiel
  - \* La zone de déclarations de processus
  - \* Le corps du paquetage



WSN Team 32



#### **2.5 TEST**

- Pour vérifier (simuler) le comportement du composant décrit en VHDL il faut le tester
- Le programme de test un programme VHDL, avec la même structure (entity, architecture)
  - Applique les stimuli en entrée et regarde les sorties du composant sous test
- Si possible test exhaustif
  - \* Difficile à mettre en œuvre pour des systèmes complexes
  - \* Preuve formelle

LAAS-CNRS



```
2.5 TEST
   Exemple: test de l'additionneur
        entity test_adder is
        end test_adder;
        architecture bench of test_adder is
           COMPONENT adder is
                  port (X, Y, Cin: in std_logic;
                                                       Test non-exhaustif
                           Somme, Cout : out std_logic);
           END COMPONENT;
           For all : adder use entity work.adder(data_flow);
           SIGNAL data1, data2, data3 :std_logic;
           SIGNAL dataout, carry_out : std_logic;
           BEGIN
                   additioneur: adder PORT MAP (data1,data2, data3,dataout, carry_out);
                  data1 <= '0', '1' after 30 ns;
                  data2 <= '1', '0' after 50 ns, '1' after 60 ns;
                  data3 <= '0', '1' after 12 ns;
           END bench;
                                                                               WSN Tean
LAAS-CNRS
                                                                                       34
                                     D.D
```



#### 2.6 Opérateurs et littéraux

- Classes d'opérateurs par ordre de priorité croissante
  - 1. Logiques: and or nand nor xor;
    - défini sur les types booléen et BIT
  - 2. Relationnels: = /= < <= > >=
    - défini sur tous les types sauf le type file
  - 3. Arithmétiques et concaténation: + &
  - 4. Signe: + -
    - les opérateurs de signe sont moins prioritaires que les opérateurs de multiplication !!!!!
  - 5. Multiplication: \* / mod rem
  - 6. Exposant, valeur absolue, complément: \*\* abs not
    - \*\* élévation à la puissance : opérande de droite (la puissance) doit être entière
- Il est possible de surcharger les opérateurs ; ceci ne change pas leur priorité



D.D





#### 2.6 Opérateurs et littéraux

- Classifications:
  - \* numérique notation décimale entier (1345 ou 1\_345) ou réel (13.0)
    - notation basée base 16 X"A2" ou base 2 "11111011"
  - \* caractères ou chaîne de caractères ('a', "Bonjour", "1234")
  - \* énumérés
  - chaînes de bits ( "1010" )
  - ∗ null
- OBS: 1 nombre entier '1' bit
- Expressions portent un type, et au moment de l'exécution une valeur
- Identificateurs commencent avec une lettre; pas de différence entre majuscules et minuscules







#### 2.7 Les objets

- Les objets contiennent des valeurs. Il y a 4 clases d'objets en VHDL : constantes, variables, fichiers et signaux.
- Les constantes ont une valeur unique fixe
- Les variables ont une valeur unique modifiable
- Les fichiers contiennent des séquences de valeurs qui peuvent être lues ou écrites
- Les signaux conservent l'histoire des valeurs passées, de la valeur présente et des valeurs prévues dans le futur : seules les valeur futures peuvent être modifiées par affectation de signal
- Tous les objets ont un type



D.D





#### 2.8 Types

- VHDL est un langage typé
- Un type est un ensemble de valeurs ordonnées
- Le type est statique : il ne peut pas être modifié
- Il est possible de définir de nouveaux types en utilisant les types prédéfinis et des constructeurs de types
- Classification :
  - \* Types scalaires
  - \* Types composites
  - \* Types access (pointeur) seules les variables peuvent être de type acces
  - \* Types fichiers mot clé file



WSN Team



#### 2.8.1 Types scalaires

- Les entiers
  - \* subtype mon\_integer is INTEGER range -65\_536 to 65\_535;
- Les flottants
  - \* subtype mon\_flottant is REAL range 5.36 downto 2.15;
- Les types énumérés
  - \* type COULEUR is (ORANGE, VERT, ROUGE);
  - \* type BOOLEAN is (FALSE, TRUE);
  - \* type LOGIC4 is ('X', '0', '1', 'Z');
- Les types physiques
  - \* TIME définit dans le paquetage STANDARD
  - \* TIME -la notion de temps que connaît le simulateur
  - Sont caractérisés par l'unité de base, l'intervalle de ses valeurs autorisées, collection des sous-unités et leur correspondance.





```
2.8.1 Type physiques
   type TIME is range -9_223_372_036_854_775_808 to
                                                9_223_372_036_854_775_807
      -- codage sur 64 bits;
                    units fs;
                            ps = 1000 fs;
                                                ms = 1000 us;
                            ns = 1000 ps:
                                                sec = 1000 ms;
                            us = 1000 ns;
                                                min = 60 sec;
                                                hr = 60 min;
                    end units;
DISTANCE
             type DISTANCE is range 0 to 1E16
                    units A;
                                                um = 1000 nm;
                           nm = 10 A;
                           mm = 1000 um;
                                                cm = 10 mm;
                           m = 1000 \text{ mm};
                                                km = 1000 m;
                    end units;
                                                                        WSN Tean
  LAAS-CNRS
                                                                               40
                                   D.D
```



#### 2.8.1 Type STD\_LOGIC

- Se trouve dans le paquetage IEEE.std\_logic\_1164
- Paquetage IEEE.std\_logic\_unsigned
- Paquetage IEEE.std\_logic\_arith
- Remplace le type bit ; c'est le type bit résolu
- Il a 5 valeurs:
  - \* '1' 1 logique
  - \* '0' 0 logique
  - \* 'Z' haute impedance
  - \* 'U' non-initialisé
  - \* 'X' indéterminé
- STD\_LOGIC\_VECTOR
  - \* signal A : std\_logic\_vector(0 to 7);







#### 2.8.2 Types composites

- Classification :
  - \* Tableaux : collection d 'objets de même type array
  - \* Articles : collection d'objets de types différents record
- \* Tableaux
  - \* Ses éléments sont désignés par un indice
  - \* Contraints
    - type MOT is array (0 to 31) of STD\_LOGIC;
  - Non-contraints
    - \* type STD\_LOGIC\_VECTOR is array ( NATURAL range <>) of STD\_LOGIC;
    - ★ Définition d'un intervalle d'indiçage lors de l'exécution
      - signal bus: STD\_LOGIC\_VECTOR (63 downto 0);
  - \* Attributs de tableaux :

LEFT, RIGHT, HIGH, LOW, RANGE, REVERSE\_RANGE, LENGTH







#### 2.8.2. Tableaux - Attributs

\* Exemple:

```
type INDEX 1 is INTEGER range 1 to 20;
type INDEX2 is INTEGER range 19 downto 2;
type VECTEUR1 is array (INDEX1) of STD_LOGIC;
type VECTEUR2 is array (INDEX2) of STD_LOGIC;
```

- ★ VECTEUR1'LEFT rendra 1 et VECTEUR2'RIGHT rendra 2
- ★ VECTEUR1'HIGH rendra 20 et VECTEUR2'HIGH rendra 19
- ★ VECTEUR1'LOW rendra 1 et VECTEUR2'LOW rendra 2
- \* VECTEUR1'RANGE rendra 1 to 20 utilisation pour des boucles
- ★ VECTEUR1'REVERSE\_RANGE rendra 20 downto 1
- \* VECTEUR1'LENGTH rend le nombre d'éléments du tableau donc 20



D.D





#### 2.8.2 Types composites - ARTICLES

- Articles mot clé record end record
  - \* Contient des éléments de types différentes
  - \* Ses éléments sont désignés par un nom
  - \* Exemple:
    - \* type BIT\_COMPLET is

record

valeur : std\_logic;

sortance\_min, sortance\_typ, sortance \_max: integer;

end record;

signal A : BIT\_COMPLET; variable B : BIT\_COMPLET;

alors A.valeur est de type std\_logic, A.sortance\_typ est de type entier

\* Affectation

 $A \leq B$ ;

ou

A.valeur <= B.valeur after 50 ns;









#### 2.8.3 Sous-types

- Déclaration de sous-type quand on souhaite restreindre les valeurs d'un certain type
- Un sous-type est toujours compatible avec son type de base
- Exemples:
  - subtype integer\_8bits is INTEGER range 0 to 255;
  - \* subtype NATURAL is INTEGER range 0 to INTEGER'HIGH;
- Sous-types dynamiques:
  - \* Font intervenir des expressions calculables à la simulations

D.D

Subtype MOT is STD\_LOGIC\_VECTOR (1 to MAX); où MAX est un paramètre d'un sous-programme ou paramètre générique d'une entité



WSN Team

23



#### 2.9 Notions de signal et affectation du signal

- Un signal correspond à la représentation matérielle du support de l'information en VHDL.
- Un signal a une évolution en temps (une variable non)
- Toute déclaration de signal se fait dans le domaine concurrent la zone de déclaration des architectures, des entités et la spécification du paquetage
- Tout signal peut conserver l'historique de ses valeurs passées si celles-ci sont utilisées par ailleurs, la valeur présente et les valeurs prévues dans le futur - le «pilote » du signal
- Affectation du signal :
  - \* connexion à un port de sortie d'un composant
  - \* affectation du signal dans le domaine concurrent
  - \* affectation du signal dans le domaine séquentiel



D.D





#### 2.9.1 Affectation inconditionnelle de signal

- La valeur doit avoir un type compatible avec celui du signal affecté
- Chaque élément de l'expression a une partie valeur et une partie délai de type physique TIME (délai nul par défaut sans la clause after)

$$S \le A$$
 after 10 ns;

Tous les signaux utilisés dans l'expression sont soit locaux, soit des ports définis en entrée



WSN Team



#### 2.9.2 Exécution d'une affectation de signal

L'affectation du signal ne change pas la valeur présente du signal, mais modifie les valeurs futures que ce signal sera susceptible de prendre

 $A \le B$ ; ou  $A \le B$  after 0 ns;

- Le signal A prend la valeur présente du signal B après un delta délai
- Delta délai est un délai qui est nul pour la simulation et ne représente que la causalité

LAAS-CNRS

D.D





#### 2.9.2 Exécution d'une affectation de signal

 $S \le A+B$  after 20 ns;

- L'expression affectée à un signal est évaluée à chaque changement de valeur sur l'un de ses signaux d'entrée (réponse évènementielle)
- Chaque valeur calculée par l'expression est mémorisée dans le signal destination avec son délai d'apparition
- Si l'affectation est de nouveau évaluée, les anciennes valeurs prévues pour le futur peuvent être remplacées par les nouvelles valeurs - voir exemple affectation conditionnelle

LAAS-CNRS

WSN Team



#### 2.9.3 Affectation conditionnelle de signal

- Condition simple:
  - \* S <= A when condition else

**Instruction conditionnelle concurrente** B;

\* S <= A after 20 ns when condition else B after 10 ns;

- Condition multiple avec ordre de précédence
  - 5 when A ='1' and B ='1' else 4 when A ='1' else **Instruction conditionnelle concurrente**
- Quand n'importe quel signal d'entrée change de valeur, l'ensemble des conditions est évalué dans l'ordre (de gauche à droite)
- La première valeur produite par la première expression dont la condition est vraie est affectée au signal

LAAS-CNRS

D.D





#### 2.9.4 Affectation sélective de signal

Une condition unique détermine quelle expression sera affectée au signal

```
type op_bit is (et, ou, non);
signal opcode: op_bit;
signal result, A, B, : std_logic;
                         -- instruction de choix concurrente
with opcod select
    result <= A and B when et,
            A or B when ou,
            not A when non,
            '0' when others;
```

L'affectation sélective modélise les composants de type multiplexeurs et décodeurs



**WSN Tean** 



#### 2.9.5 Attributs

- L'attribut est une caractéristique associe à un type ou à un objet
- L'utilisateur peut définir des nouveaux attributs
- Prédéfini :
- S'quiet(T) TRUE si le signal S est "tranquile" pendant au moins T
- S'stable(T) -TRUE si aucun événement sur le signal S depuis T
- S'delayed(T) -signal S différé de T après NOW
- S'event TRUE si un événement vient d'arriver sur S
- S'last value dernière valeur de S avant le dernier événement
- S'last\_event valeur du temps écoulé depuis le dernier événement de S

LAAS-CNRS

D.D





#### 2.9.6 Règles de distinction entre variable et signal

- Les variables se déclarent dans le domaine séquentiel des processus ou des sous-programmes
- Les variables s'utilisent et s'affectent dans le domaine séquentiel uniquement a:='1'
- Les signaux se déclarent dans le domaine concurrent des entités, architectures, spécification du paquetage, des blocs
- Les signaux s'utilisent dans les 2 domaines séquentiel et concurrent a <='1'</p>
- Une affectation de variable est immédiate, alors qu'une affectation de signal est différée jusqu'à la fin de l'évaluation de toutes les affectations

LAAS-CNRS

**SWSN Team** 54



#### 2.10 Instructions concurrentes

- On ne simule pas en temps « réel » on simule en temps virtuel (temps de simulation)
- Ces fonctionnements seront décrits par des instructions concurrentes s'exécutant de manière asynchrone
  - \* Assignations de signaux (conditionnelle ou sélective ou inconditionnelle)
  - \* Instanciations de composants
  - \* Instruction processus
  - \* Appels concurrents de procédures
  - \* Instructions d 'assertion
  - \* Instructions de bloc
  - \* Instruction generate



D.D





#### 2.10 Instructions concurrentes

- Processus
  - \* est l'objet fondamental manipulé par le simulateur
  - \* toute instruction concurrente peut toujours être traduite par un processus
  - \* un processus est sensible aux signaux
  - \* il contient que des instructions séquentielles
  - \* la durée de vie d 'un processus est celle de la simulation; un processus est cyclique

LAAS-CNRS

**WSN Team** 56



#### 2.10 Instructions concurrentes - Processus

{label: } process { liste\_des\_signaux\_surveillés} Déclarations begin liste de sensibilité Instructions séquentielles end process {label};

- \* Les déclarations sont élaborés une seule fois, à l'initialisation
- \* un processus s'exécute au moins une fois à l'initialisation jusqu'à I 'instruction WAIT (si elle existe)
- à chaque eveniment intervenant sur un des signaux surveillés , le processus va s'exécuter
- \* Restrictions:
  - \* l'instruction wait bloque le processus voir détail sur l'instruction wait au chapitre 2.10 Instructions séquentielles
  - \* l'instruction wait ne peut s'utiliser à l'intérieur d'un processus que si celui-ci ne possède pas de liste de signaux surveillés



D.D





#### 2.10 Instructions concurrentes - Processus

Processus sans liste de sensibilité: Processus avec liste de sensibilité :

{label: } process {liste\_des\_signaux\_surveillés} Déclarations

begin

Instructions séquentielles end process {label};

\* S'exécute à l'initialisation une fois

{label: } process Déclarations

wait on {signaux\_surveillés }

Instructions séquentielles end process {label};

\* Ne s'exécute pas lors de l'initialisation







#### 2.10 Instructions concurrentes

- Block
  - \* réuni des instructions concurrentes
  - \* est la base de hiérarchie en VHDL
  - \* toute hiérarchie VHDL se ramène à un ou plusieurs blocs imbriqués
  - permet de garder des affectations de signaux circuits synchrones

label : block

{ généricité\_et\_port}

... Déclarations ...

begin

....Instruction concurrentes

end block;

- Appel concurrent de procédure
  - \* a la même syntaxe que l'appel séquentiel de procédure
  - domaine concurrent paramètres de la procédure ne peuvent être que de signaux ou de constantes
- Instruction concurrente d'assertion



D.D





#### 2.11 Instructions séquentielles

- Domaine d'utilisation des instructions séquentielles : dans le corps d'un processus ou sous-programme
  - \* Instruction WAIT
  - \* Instruction ASSERT
  - \* Instructions d'affectation de variables et de signaux
  - \* Appel de procédures
  - \* Instructions conditionnelles
  - \* Instructions de contrôle
  - \* Instruction nulle null



SWSN Team



#### 2.11 Instructions séquentielles

- Instruction WAIT
  - L'exécution de processus ou de programme peut être suspendue, en fonction d'une condition donnée et pour un temps indiqué par l'instruction wait
  - wait { on liste \_signaux} {until condition\_booléenne} { for temps};
  - Tout événement arrivant sur un signal de la liste donnée provoque l'évaluation de la condition booléenne.
- Exemple:

LAAS-CNRS

D.D





#### 2.11 Instructions séquentielles

- Instruction ASSERT
  - Surveille une condition et émet un message dans le cas où celle-ci est fausse.
  - L'exécution du programme reprend alors immédiatement derrière l'instruction d'assertion.
  - \* assert condition {report mesg} {severity niveau}
  - assert NOW<1 min report "Fin simu" severity ERROR;</p>
    - \* Type Severity\_Level is (note, warning, error, faillure);







#### 2.11 Instructions séquentielles

- Instructions d'affectation de variables et de signaux
  - \* Variable1 := 2;
  - \* Signal1 <= 2 after 20 ns;
- Appel de procedure
  - \* procedure alfa (nr:integer, msg:string) --définition de la procédure
  - \* Alfa(4, "GO");

- --appel positionnel
- \* Alfa(nr =>4, msg =>"GO");
- Instruction return
  - \* Réservée aux sous-programmes
- Instruction nulle

  - \* l'exécution passe à la ligne suivante
  - L'instruction nulle n'est pas nécessaire à la compilation de processus ou de corps de procédures vides



D.D





#### 2.11 Instructions séquentielles

- Instructions conditionnelles
  - \* if condition1 then traitement1 elsif condition2 then traitement2 else traitement3 end if;
  - \* Instructions de choix:

case expression is
when val1 => instructions1
when val2 => instructions2
when others => instr3
end case;



WSN Team

```
2.11 Instructions séquentielles

Instructions de boucle

Instructions séquentielles

I
```

```
INSA
                                   Bascule D
   entity basculeD is
                                            entity basculeD is
   port(
                                            port(
       D, CLK: in std_logic;
                                               D, CLK: in std_logic;
       Q: inout std_logic;
                                               Q: inout std_logic;
       Qb: out std_logic);
                                               Qb: out std_logic);
   end basculeD; architecture beht of basculeD is
                                            end basculeD;
                                            architecture beh2 of basculeD is
                                            begin
                                             process
                                               begin
        wait until clk'event and clk='1';
                                               wait until clk'event and clk='1';
                                               Q \le d:
       Qb \le not Q;
                                             end process;
     end process;
                                               Qb \le not Q;
    end beh1;
                                            end beh2;
                                                                           WSN Team
LAAS-CNRS
                                    D.D
```





```
TOULOUSE
                                 Bascule D
                entity basculeD is
                  port(
                       D, CLK: in std_logic;
                       Q: out std_logic;
                       Qb: out std_logic);
                end basculeD;
                architecture beh3 of basculeD is
                  process
                      begin
                              wait until clk'event and clk='1';
                              Q \leq d;
                              Qb \le not D;
                       end process;
                end beh3;
                                                                       WSN Team
LAAS-CNRS
```





#### 2.12 Généricité

- une entité est générique, jamais une architecture
- permet de définir une famille de composants par rapport à une caractéristique donnée
- valeur fixée lors de l'instance de l'entité
  - # entity Porte\_et is
     generic (nombre\_entrees: Natural:=2);
     port ( A: in STD\_LOGIC\_VECTOR (1 to nombre\_entrees);
     B: out STD\_LOGIC);
     end Porte\_et;
  - \* Instanciation du composant :

c'était défini au par avant :

- \* Signal alfa : std\_logic\_vector (1 to 4);
- \* Signal beta : std\_logic;



D.D





#### 2.12 Généricité

Instruction concurrente generate

- Permet l'élaboration itérative ou conditionnelle de lignes de code
- 2 formes : conditionnelle et itérative
- Forme conditionnelle
  - \* label : if condition\_booléenne generate suite d'instructions concurrentes end generate {label};
- Forme itérative
  - \* for nom\_du\_paramètre\_de\_la\_génération in intervalle discret generate suite d'instructions concurrentes end generate {label};





```
2.12 Généricité

Exemple: registre à décalage générique (N)

* entrées Data et Clock - std_logic;

* sortie S est un std_logic_vector (N-1 downto 0)

* architecture structurelle en utilisant un composant de type bascule D

entity reg_decalage is

GENERIC( N: natural :=8);
port (

Data, clock : in std_logic;
S : out std_logic_vector(N-1 downto 0));
end reg_decalage;
```

```
INSA
                                  2.12 Généricité
    ARCHITECTURE structurelle OF reg_decalage IS
         COMPONENT basculeD PORT (
                                 D, clk: in STD_logic;
                                 Q: OUT STD_LOGIC;
                                 Qb : out std_logic );
         END COMPONENT;
         for all: basculeD use entity work.basculeD(beh3);
         begin
         gauche : basculeD port map (data, clock, S(N-1), open);
         boucle : for i IN 1 to N-1 generate
         circ : basculeD PORT MAP (S(N-i), clock, S(N-i-1), open);
         END GENERATE boucle;
    END structurelle;
                                                                                SWSN Team
LAAS-CNRS
                                      D.D
```

```
TOULOUSE
                                   2.12 Généricité
    ARCHITECTURE structurelle OF reg_decalage IS
         COMPONENT basculeD PORT (
                                 D, clk: in STD_logic;
                                 Q:OUT STD_LOGIC;
                                 Qb : out std_logic );
         END COMPONENT;
         signal aux : std_logic_vector (N-1 downto 0);
         for all : basculeD use entity work.basculeD(beh3);
         gauche : basculeD port map (data, clock, aux(N-1),open);
         boucle : for i IN 1 to N-1 generate
         circ : basculeD PORT MAP (aux(N-i), clock, aux(N-i-1), open);
         END GENERATE boucle;
         S \le aux;
    END structurelle;
LAAS-CNRS
                                       D.D
```





## 2.12 Généricité

```
ARCHITECTURE beh OF reg_decalage IS

signal aux : std_logic_vector (N-1 downto 0);

begin

s <= aux ;
comport : process
begin

wait until clock'event and clock ='1';
aux(n-1) <= Data ;
copie : For i IN n-1 to 1 LOOP
aux(n-i-1) <= aux(n-i);
end loop copie;
end process comport ;

END beh;
```

LAAS-CNRS

D.D





## 2.13. Compilation, élaboration, exécution, exploitation

- Utilisation du VHDL :
  - compilation et éditions de liens aspects statiques de la description;
  - \* élaboration aspects paramétrables de la description;
    - effectue l'instanciation de la description VHDL;
    - si la structure est hierarchique il faut commencer par le plus haut niveau
  - exécution pour un simulateur <=> simulation
    - pour un synthétiseur <=> la synthèse
  - exploitation des résultats plus spécifique de la simulation



WSN Tean



## 2.14. Synthèse

- C 'est un processus de traduction :
  - \* entrée : description comportementale
  - sortie : description structurelle à partir d'éléments de base prédéfinis standard cells
- Respect de la fonctionnalité originale
- Respect des contraintes en temps et en topologie
- Représentation physique :
  - **\*** ASIC
  - **☀** FPGA



D.D





## 2.14. VHDL et la synthèse

- Points forts:
  - généralité. Le domaine est en évolution rapide. La généralité du langage et sa capacité d'abstraction le rend apte à supporter cette évolution.
  - \* lien avec la simulation
- Points faibles :
  - il n 'y a pas pour l 'instant de sous-ensembles pour la synthèse standardisés
  - \* la sémantique de VHDL pour la simulation est définie et standardisée, mais pas la sémantique VHDL pour la synthèse!

LAAS-CNRS

S WSN Team



## Synthèse à partir de VHDL

- Deux voies :
  - \* synthèse logique industrie
    - \* spécification comportementale de niveau RTL (Register Transfer Level)
    - \* bibliothèque d'éléments matériels design kit standard cells
  - \* synthèse architecturale encore du domaine de l'investigation
    - \* spécification comportementale abstraite
    - \* compilation, allocation et partage de ressources, séquencement

LAAS-CNRS

D.D





## 2.14. Synthèse logique : principes

- Sous-ensemble de VHDL pour la synthèse:
  - descriptions synchrones (horloges explicites)
  - \* expressions de délais ignorées (clauses after)
  - \* restrictions sur l'écriture d'un process
  - \* seulement certains types sont permis
- Le détail des restrictions varie d'un fournisseur à l'autre
- On va présenter les restrictions minimales
- La configuration n'est pas supporté pour la synthése. Il faut que le nom du "component" = nom du model VHDL

LAAS-CNRS



## 2.14. Types pour la synthèse logique

- énumérés
- type BIT et opérations associées
- types du package STD\_LOGIC
- entiers:
  - \* la plage de variation détermine le nombre de bits nécessaires
  - \* les bits ne sont pas individuellement accessibles
- Types non synthétisables
  - \* REAL, ACCES, FILE
  - \* Types physiques: TIME ou définis par l'utilisateur

LAAS-CNRS

D.D





## 2.14. Synthèse - remarques

- usage des types énumérés fortement recommandé : on reste synthétique et on laisse à l'outil de synthèse le choix de la bonne stratégie de codage
- il n'y a pas de consensus quant au codage des types énumérés
- seuls les tableaux à une dimension sont synthétisables a cause de la difficulté du calcul d'adresse. Les agrégats sont mis à plat.
- les types prédéfinis du package IEEE\_1164 sont fortement recommandés

LAAS-CNRS



## 2.14. Objets et synthèse logique

- Constantes
  - Acceptées pour tous les types synthétisables. Leur déclaration ne produit aucun matériel. Leur usage produit du matériel dans les cas suivants :
    - \* partie droite d'affectation de signal
    - \* dans une instruction if ou case
    - \* dans une instruction concurrente conditionnelle
- Signaux
  - \* assimilables à des fils ou bus
- Variables (affectation de variable)
  - \* pas de règle générale pour déduire le matériel produit
  - \* c'est le contexte d'utilisation qui est déterminant

LAAS-CNRS

D.D





#### 2.14. Valeurs initiales

- En VHDL 3 types:
  - \* Valeurs par défaut héritée de la définition du type ou du sous-type
  - \* Initialisation explicite à la déclaration de l'objet
  - \* Valeur affectée par instruction au début d'un process
- Synthèse les 2 premiers cas sont ignorés par les outils de synthèse

LAAS-CNRS



## Paramètres génériques

- Permet de définir une famille de composants par rapport à une caractéristique donnée
- Valeur est fixé lors de l'instanciation de l'entité
- Synthèse :
  - Le type de paramètres génériques synthétisable est restreint en fonction de l'outil



D.D





## 2.14. Instructions séquentielles et synthèse logique

- Instruction de synchronisation :
  - \* sur signal de la liste de sensibilité (process (A,B,C) ou wait A,B,C)
    - \* matériel combinatoire
  - sur signal reconnu comme horloge (clk 'event ou clk='1'). Seules les transitions de '0' à '1' ' sont reconnues ou l 'inverse
- Instructions d'itération
  - for : synthétisable dans la mesure où les bornes de variation de l'index sont statiques
  - \* while : non-synthétisable au niveau RTL
- Appel de sous-programmes
  - \* certains fonctions sont connues de la synthèse pas de matériel additionnel
  - \* fonctions passage de paramètres par valeurs combinatoire
  - fonctions passage de paramètres par référence pas du domaine de la synthèse logique







## 2.14. Processus pour la synthèse logique

- Problème principal : combinatoire ou séquentiel ?
- Processus combinatoire si :
  - \* liste de sensibilité ou un seul point de synchronisation (wait)
  - pas de déclaration de variable ou bien variables locales systématiquement affectées avant d'être lues
  - \* les signaux lus se trouvent tous dans la liste de sensibilité
  - Les signaux écrits sont tous affectés quelques soient les branchements parcourus
- Si création de mémoire processus séquentiel
  - \* style synchrone bascule D



D.D





#### 2.14. Instructions concurrentes et synthèse logique

- Affectation de signal simple matériel combinatoire
- Affectation conditionnelle ou sélectée
  - ★ S <= A when X=' 1 'else B when Y=' 1 'else C combinatoire</p>
  - ★ S <= A when X=' 1 ' else B when Y=' 1 ' else S séquentiel</p>
- Instanciation (de composants, generate)
  - Les notions d'entité et de composant permettent de hiérarchiser la description d'un système
  - \* Configuration ne sont pas supportés
  - \* durant le processus de synthèse, différentes interprétations possibles
    - \* instances « aplaties »
    - composant synthétisé une fois. Seule la frontière est resynthétisée pour chaque instance
    - \* composant synthétisé une fois et dupliqué pour chaque instance







## 2.14. Synthèse architecturale

- Elle travaille sur des spécifications VHDL abstraites pour aboutir à un niveau où la synthèse logique puisse être appliquée
- Étapes :
  - \* transformations comportementales sur la spécification: élimination du code superflu ou redondant, mise à plat des boucles, propagation des constantes
  - \* partitionnement
  - \* ordonnancement
    - \* construction de la partie contrôle
  - \* allocation de ressources
    - \* construction de la partie chemin de données
  - \* production de la description RTL obtenue
- La synthèse logique est la continuation de la synthèse architecturale. En distinguant les deux, on distingue ce qu'on sait bien faire de ce qu'on ne maîtrise pas encore.

LAAS-CNRS

D.D





## 2.14. Remarque finale sur la synthèse

- La sémantique de VHDL pour la synthèse n 'est actuellement définie que pour un sous-ensemble du langage pour les raisons suivantes:
  - Les outils industriels n 'abordent pour l'instant que la synthèse logique (niveau RTL)
  - \* Certaines constructions VHDL ne sont pas synthétisable

LAAS-CNRS



#### 2.14. Performances

- Timming
  - Estimation des retards induits par les éléments combinatoires, en particuliers détection des "chemins critiques"
  - \* Estimation des retards induits par les éléments des mémoire
  - \* Estimation du temps de cycle de l'horloge
- Surface
  - \* Estimation en fonction des composants utilisées:
    - \* Standard cells
    - \* FPGA
- Consommation
- \* Testabilité, fiabilité, "manufacturabilité"

LAAS-CNRS

D.D





## 2.14. Contraintes temporelles

- 4 catégories de contraintes temporelles peuvent être introduites pour optimiser un circuit. --> temps minimums ou maximums entre différents points du circuits:
  - \* Entrées -registres
  - \* Registres sorties
  - \* Entrées sorties
  - \* Registres-registres
- ❖ Définition de la période de l'horloge globale  $T_{periode}$  + le temps additionnel sur les entrées  $T_{in}$  et le temps additionnel sur le sorties  $T_{out}$
- T<sub>out</sub> information sur la charge équivalente sur chaque sortie = fan-out
- T<sub>in</sub> information sur la puissance de sortie du composant connecté en entrée
- T<sub>période</sub>
  - \* information de "skew" = déphasage maximal entre les arrivées de l'horloge sur les bascules
  - Information sur la latence = temps maximal entre la commutation de l'horloge et la dernière bascule recevant l'horloge; La latence intervient sur le "skew" ersineream par la dernière bascule recevant l'horloge; La latence intervient sur le "skew" ersineream par la dernière bascule recevant l'horloge; La latence intervient sur le "skew" ersineream par la dernière bascule recevant l'horloge; La latence intervient sur le "skew" ersineream par la dernière bascule recevant l'horloge; La latence intervient sur le "skew" ersineream par la dernière bascule recevant l'horloge; La latence intervient sur le "skew" ersineream par la dernière bascule recevant l'horloge; La latence intervient sur le "skew" ersineream par la dernière bascule recevant l'horloge; La latence intervient sur le "skew" ersineream par la dernière bascule recevant l'horloge; La latence intervient sur le "skew" ersineream par la dernière bascule recevant l'horloge; La latence intervient sur le "skew" ersineream par la dernière composition par la dernière de la derni



## 2.14. Optimisation temporelle

- Permet d'améliorer les caractéristiques de temps de traversée et de fréquence d'horloge
- Les outils de CAO ne modifient pas le nombre de bascules du circuits lors de l'optimisation
- Les outils CAO optimise la logique combinatoire interne
- ❖ Il faut isoler le chemin le plus long de traversée de la logique combinatoire = chemin critique --> OPTIMISATION DU CHEMIN CRITIQUE :
  - \* Toute logique combinatoire partagée entre le chemin critique et d'autres chemins de logique est dupliquée pour permettre une optimisation poussée sur le chemin critique.
  - \* Augmentation de la taille des circuits après une optimisation temporelle

LAAS-CNRS



























## **DLL (Delay Lock Loop)**

- Delay-Locked Loop (DLL) circuits which provide zero propagation delay and low clock skew between output clock signals distributed throughout the device.
- Each DLL can drive up to two global clock routing networks within the device. The global clock distribution network minimizes clock skews due to loading differences. By monitoring a sample of the DLL output clock, the DLL can compensate for the delay on the routing network, effectively eliminating the delay from the external input port to the individual clock loads within the device.
- The DLL can provide multiple phases of the source clock.
- The DLL can also act as a clock doubler or it can divide the user source clock by up to 16.









## **Block RAM Features**

- The Spartan-II FPGA family provides dedicated blocks of on-chip, true dual-read/write port synchronous RAM, with 4096 memory cells.
- Each port of the block RAM memory can be independently configured as a read/write port, a read port, a write port, and can be configured to a specific data width.
- Operating Modes
  - \* Block RAM memory supports two operating modes.
    - \* Read Through
    - \* Write Back



D.D





## **Block RAM Features**

#### **Block RAM Characteristics:**

- 1. All inputs are registered with the port clock and have a setup to clock timing specification.
- 2. All outputs have a read through or write back function depending on the state of the port WE pin. The outputs relative to the port clock are available after the clock-to-out timing specification.
- 3. The block RAM are true SRAM memories and do not have a combinatorial path from the address to the output. The LUT cells in the CLBs are still available with this function.
- 4. The ports are completely independent from each other (i.e., clocking, control, address, read/write function, and data width) without arbitration.
- 5. A write operation requires only one clock edge.
- 6. A read operation requires only one clock edge.
- 7. The output ports are latched with a self timed circuit to guarantee a glitch free read. The state of the output port will not change until the port executes another read or write operation.



WSN Team







## **RAM Library Primitives**

- Block RAM instances can have LOC properties attached to them to constrain the placement. The block RAM placement locations are separate from the CLB location naming convention, allowing the LOC properties to transfer easily from array to array.
- The LOC properties use the following form:

LOC = RAMB4\_R#C#

RAMB4\_R0C0 is the upper left RAMB4 location on the device.

LAAS-CNRS

D.D





## **VIRTEX II**





WSN Team



#### Virtex II

- Virtex2 successeur du Virtex-E
- Produit en Décembre 2000
- ❖ Gravé en 0.12µm
- Architecture totalement repensée
  - ★ Grande rapidité entre les modules
- Multiplieurs câblées (18 bits x 18 bits)
  - \* Plus rapide que les portes logiques
  - \* Associé à un bloc mémoire
- Matrices de switches bufférisées
  - \* Réduit effet RC
- DCI –digitally controlled impedances



D.D





## Virtex II

- Interconnections directes entre CLB
- Bloc mémoire double port
  - \* Entrées, sorties et Horloges séparées
  - \* Configurable de 16K \* 1bit à 512 \* 36 bits
  - \* 3 Modes d'écriture
    - **★**Write First
    - \*Read First
    - \*No Change
  - \* Éviter l'écriture simultanée sur la même case mémoire

LAAS-CNRS

**SWSN Team** 







D.D

LAAS-CNRS

















## **Spartan III**

- Avant-Dernier FPGA de Xilinx
- Produit depuis 2003
- Bonnes idées du Spartan2 et Virtex2
- Architecture du Virtex2
- Gravé en 90 nm
- DCM, Multiplieurs câblées
- Forte densité des CLBs
- Fréquence max. de 326Mhz
- Prix de vente faible



D.D





LAAS-CNRS

## Spartan III

| Famille      | Virtex2     | Spartan3  | Virtex2     | Spartan3  |
|--------------|-------------|-----------|-------------|-----------|
| Nom          | XC2V250     | XC3S200   | XC2V1500    | XC3S1500  |
| Logic Cells  | 3456        | 4320      | 17280       | 29952     |
| Multiplieurs | 24          | 12        | 48          | 32        |
| Max ram      | 432 Kbits   | 216 Kbits | 864 Kbits   | 576 Kbits |
| DCM          | 8           | 4         | 8           | 4         |
| CLB          | 384         | 480       | 1920        | 3328      |
| Prix         | 158 dollars | ?         | 600 dollars | ?         |

D.D

WSN Team

64







#### Xilinx Virtex II Pro

- Matrice de multiplieurs câblés hardware pour le support du traitement de signal parallèle
- Liaison série multi-giga bit pour communications inter-chip ou inter-système
- Microprocesseurs RISC pour réaliser des taches des décision et pour tourner des systèmes d'exploitation temps réel.
- Impédances configurables dynamique pour les entrées/sorties
   Simplification du système et du circuit imprimé contenant le FPGA

LAAS-CNRS



















Exercice: Synthèse d'un compteur 4 bits modulo 10





$$D_1 = \overline{E}_n Q_1 + Q_1 \overline{Q}_0 + E_n \overline{Q}_3 \overline{Q}_1 Q_0$$

LAAS-CNRS

חח



# TOULOUSE

Exercice: Synthèse d'un compteur 4 bits modulo 10





$$D_2 = \overline{E}_n \ Q_2 + Q_2 \overline{Q}_1 + \ Q_2 \overline{Q}_0 + E_n \overline{Q}_2 Q_1 Q_0$$

LAAS-CNRS



Exercice: Synthèse d'un compteur 4 bits modulo 10





$$D_3 = \overline{E}_n \ Q_3 + Q_3 \overline{Q}_0 + E_n Q_2 Q_1 Q_0$$

LAAS-CNRS

D.D



'-;'insa

Éxercice : Synthèse d'un compteur 4 bits modulo 10 asynchrone

- Les bascules ne sont plus reliées à la même horloge
- \* Choisir le signal de commande le plus adapté



 $\frac{\text{H commande }Q_0.}{\overline{Q_0}} \text{ commande les bascule 1 et 3.}$ 

 $\overline{Q_1}$  commande la bascule 2

 $\begin{aligned} D_0 &= \overline{\underline{Q}}_0 \\ D_1 &= \overline{\underline{Q}}_3 \overline{\underline{Q}}_1 \\ D_2 &= \overline{\underline{Q}}_2 \end{aligned}$ 

 $D_3 = Q_2 Q_1$ 

LAAS-CNRS











# Conception d'un compteur synchrone 8 bits

## Objectifs du TD:

- Apprendre à écrire son premier code VHDL
- Apprendre et maitriser le flot de conception FPGA (synthèse, placement routage et implémentation sur FPGA)
- Découvrir le logiciel XILINX ISE

## **Spécifications:**

Il faut écrire le code VHDL décrivant le comportement d'un compteur 8 bits **synchrone** sur le front montant. Ce compteur a les signaux suivants :

CK - horloge.

RST - reset – signal de remise à zéro du compteur **synchrone** avec l'horloge (actif

bas).

LOAD - signal de commande **synchrone** de chargement du compteur (actif haut).

SENS - à l'état bas, le circuit décrément à chaque transition montante de l'horloge,

- à l'état haut, le circuit incrément.

EN - enable – permet au compteur de compter s'il est à la masse (actif bas)

Din - donnée à charger dans le compteur (sur 8 bits) quand la commande LOAD est

active

Dout - sortie sur 8 bits



Les signaux CK, SENS, RST et LOAD sont du type **std\_logic**. Les signaux Din et Dout sont des **std\_logic\_vector**.

A chaque front montant de l'horloge, si le signal de RESET est activé (égal à 0), la remise à zéro du compteur sera faite. Le signal RESET a la plus grande priorité. Si le signal de LOAD du compteur est activé (égal à 1) sur le front montant d'horloge, la donnée présente sur les entrées Din sera chargé dans le compteur et affiché sur la sortie Dout. Tant que le signal de

LOAD est actif, la sortie du compteur est maintenue à la valeur de Din. Si le signal LOAD n'est pas actif et le signal ENABLE est actif (égal à 0), le compteur va compter ou décompter en fonction de la valeur du signal SENS.

## Travail à faire :

- 1. Ecrire le code VHDL correspondant.
- 2. Ecrire le programme de test de ce compteur.
- 3. Simuler.
- 4. Faire la synthèse de ce code VHDL.
  - Regarder le circuit logique obtenu
  - Regarder le rapport de synthèse et vérifier le nombre des bascules obtenus et la fréquence maximale de fonctionnement
- 5. Effectuez le placement routage.
- 6. Effectuer la simulation du compteur 8 bits placé et routé. Comparez avec la simulation fonctionnelle du compteur (code VHDL).
  - Trouver la fréquence maximale de fonctionnement de votre compteur (une indication est donnée dans le rapport après synthèse, mais n'oubliez pas que lors de la synthèse les temps de propagation sur les interconnexions ne sont pas pris en compte)
  - Faites fonctionner le compteur à une fréquence très grande, pour bien le voir décrochez (il ne compte plus correctement)
  - Il y a-t-il des états aléatoires dans votre circuit ? Sont-ils gênants ?
- 7. Implémenter le compteur 8 bits sur le FPGA. Placez :
  - Din sur les switch
  - RST, LOAD, SENS, EN sur les bottons poussoirs
  - Dout sur le LEDs
  - CLK à ralentir à 1-3Hz (clk de la maquette à 50MHz). Concevez votre circuit diviseur d'horloge en VHDL.



## Réalisation d'un contrôleur DMA

# Concevez l'architecture et écrivez le code VHDL correspondant du contrôleur DMA décrit par la suite.

Le transfert des données entre les périphériques (disque dur par exemple) et la mémoire RAM est géré par le contrôleur DMA. Pendant le temps de transfert des données entre le disque dur et la mémoire, le processeur est déconnecté du bus des données et le contrôleur DMA devient le maître du système des bus.

Le contrôleur DMA active les bus des données et d'adresses pour gérer le transfert entre le périphérique et la mémoire. La méthode la plus utilisée consiste à employer un signal de contrôle spécial qui s'appelle « bus request » BR à '1', signal envoyé par le DMA vers le microprocesseur pour lui demander l'utilisation du bus. Le  $\mu P$  fini l'exécution de l'instruction en cours, relâche les bus en mettant les lignes en haute impédance et il envoie le signal « bus grant » BG = à '1' vers le contrôleur DMA. A la fin de transfert DMA, le contrôleur met le signal BR à '0'et le  $\mu P$  reprend le contrôle.

Une fois que BG ='1', le contrôleur DMA prend le contrôle des bus pour communiquer directement avec la mémoire.

Le bus de données et la taille des mots dans la mémoire est de 32 bits.

Pendant un transfert DMA un seul mot de 32 bits peut être transféré ou un bloc entier contenant plusieurs mots. Le contrôleur DMA à réaliser est présenté dans la Fig.1



Figure 1. Contrôleur DMA

Le contrôleur dispose de trois registres :

<u>Registre d'adresse</u>: C'est un registre de 16 bits qui spécifie l'adresse du mot de la mémoire principale (RAM) que l'on veut accéder. La valeur du registre doit sortir sur le bus d'adresse qui a une taille de 32 bits. Le registre d'adresse est incrémenté à chaque transfert DMA d'un octet. Comme le bus a 4 octets, le registre s'incrémente de quatre en quatre.

<u>Registre compteur d'octets</u>: C'est un registre de 16 bits qui est initialisé avec le nombre d'octets à transférer lors d'un accès DMA. Il est décrémenté après chaque transfert de quatre en quatre.

Registre de contrôle: C'est un registre de 3 bits. Il sert à indiquer le type de transfert désiré, soit en lecture (de la mémoire vers le périphérique= bit 1 du registre à '1') soit en écriture (du périphérique vers la mémoire = bit 2 du registre à '1') et pour programmer le transfert DMA (le bit 0 du registre à '1').

La programmation de ces trois registres est faite par le  $\mu P$ , en utilisant le bus de données et les signaux de contrôle CS, RS1, RS2. Les registres du DMA sont sélectionnés par le  $\mu P$  en activant registre d'adresse ; RS1=1 et RS2=0 au registre compteur et RS1=0 et RS2=1 au registre de contrôle.

Quand le signal BG='1' le DMA peut communiquer directement avec la mémoire en spécifiant une adresse sur le bus d'adresse et en activant un de signaux de contrôle RD ou WR.

Le contrôleur DMA communique avec le périphérique à travers les signaux de « demande DMA », de « DMA accepté » et « lecture/écriture » ( voir fig.1). « Lecture » – transfert de la mémoire vers le périphérique et « écriture »- transfert du périphérique vers la mémoire. Le contrôleur DMA met le signal « DMA accepté » à '1' quand le  $\mu P$  a donnée le contrôle au contrôleur DMA. Quand le périphérique fait une demande de DMA (signal « demande DMA » ='1'), le contrôleur demande le bus au  $\mu P$ (a vous de voir les signaux qu'il faut affecter). Le périphérique est connecté directement au bus de données.

Le transfert DMA fini quand le registre compteur arrive à zéro ou quand le périphérique met le signal « demande DMA » à zéro.

Tout le fonctionnement du DMA est synchrone sur le front montant de l'horloge (signal CLK).

Le reset est lui aussi synchrone avec l'horloge. Le signal de reset est active bas '0' et provoque la mise à zéro des 3 registres.