|    | Architecture (avancée) des ordinateurs                                                                                                                                                                                                                                                                   | Nom :<br>Prénom :                                                                                                  |  |  |  |  |  |
|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|
|    | 3 Informatique 2016-2017<br>xamen 1ère session – mardi 28 mars                                                                                                                                                                                                                                           | Numéro :                                                                                                           |  |  |  |  |  |
|    | <ul> <li>Cet examen dure 2h. Les réponses sont à écrire dir pages – dont la dernière détachable – et 5 exercices)</li> <li>Le seul document autorisé est une feuille A4 recte systèmes électroniques (calculatrice, téléphone por</li> <li>Tous les codes assembleurs fournis adoptent la con</li> </ul> | . Le barême est donné à titre indicatif.<br>b-verso manuscrite et personnelle. Les<br>table, etc.) sont interdits. |  |  |  |  |  |
|    | xercice 1. (6 points) L'objectif de cet exercice est de s principaux thèmes abordés dans le cours.                                                                                                                                                                                                       | e tester votre compréhension générale                                                                              |  |  |  |  |  |
| 1. | Expliquer de quelle manière est codé un nombre flottant (selon la norme IEEE 754 vue en cours). Inutile de décrire les nuances entre simple, double ou quadruple précision.                                                                                                                              |                                                                                                                    |  |  |  |  |  |
|    |                                                                                                                                                                                                                                                                                                          |                                                                                                                    |  |  |  |  |  |
| 2. | Est-ce que 0.1 est représentable sans approximation es                                                                                                                                                                                                                                                   | n flottant simple précision? Justifier.                                                                            |  |  |  |  |  |
| 3. | Expliquer à quoi sert une mémoire cache.                                                                                                                                                                                                                                                                 |                                                                                                                    |  |  |  |  |  |
| 4. | Qu'est-ce qu'une ligne de cache et pourquoi la mémoi                                                                                                                                                                                                                                                     | re cache travaille-t-elle par lignes?                                                                              |  |  |  |  |  |
| 5. | Qu'est-ce qu'un cache-miss?                                                                                                                                                                                                                                                                              |                                                                                                                    |  |  |  |  |  |
| 6. | Supposons que l'on dispose d'un cache complètement 16 octets. Si on accède successivement à toutes les cas chacun sur 4 octets), combien de cache-misses va-t-on                                                                                                                                         | ses d'un tableau de 512 entiers (codés                                                                             |  |  |  |  |  |

| Expliquer pourquoi, lorsque l'on parcourt un très grand tableau (de taille 10 <sup>8</sup> , par exemple il est préférable de faire les accès au cases de façon séquentielle plutôt qu'aléatoire. |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| En pratique, pour un tableau de taille 10000, on n'observe pas de différence significative su le temps d'exécution entre un parcours séquentiel et un parcours aléatoire. Pourquoi?               |
| Expliquer à quoi sert un pipeline dans un processeur.                                                                                                                                             |
| Qu'est-ce qu'une bulle lors de l'exécution d'un programme?                                                                                                                                        |
| Pourquoi est-ce que limiter le nombre de sauts conditionnels peut améliorer le temps d'excution d'un programme ?                                                                                  |
| Expliquer le rôle d'un prédicteur de branchement.                                                                                                                                                 |
| Quelle est la différence entre une instruction $vectorielle$ et une instruction $scalaire$ ?                                                                                                      |
| L'option -01 incite le compilateur gcc à produire un code plus court. Pourquoi est-ce ur amélioration?                                                                                            |

Exercice 2. (5 points) Cet exercice examine le fonctionnement de la mémoire cache au travers du calcul de multiplication entre matrice et vecteur. Étant donné la matrice M et le vecteur V

$$M = \begin{pmatrix} a & b & c \\ d & e & f \\ g & h & i \end{pmatrix} \quad \text{et} \quad V = (x, y, z),$$

on s'intéresse aux opérations  $M \cdot V$  et  $V \cdot M$  définies par

```
M \cdot V = (ax + by + cz, dx + ey + fz, gx + hy + iz) et V \cdot M = (ax + dy + gz, bx + ey + hz, cx + fy + iz).
```

Dans tous l'exercice, on supposera que les vecteurs int\* V et int\* RES de taille n et la matrice int\*\* M de taille  $n \times n$  on été initialisés et sont accessibles globalement.

- 1. Donner un exemple de M et V pour n=2 pour lesquels  $V \cdot M \neq M \cdot V$ .
- 2. Le résultat de la multiplication d'un vecteur V de taille n par une matrice M taille  $n \times n$  est un vecteur qui peut être calculé en C de la façon suivante (dans RES) :

```
void mult_vect_matrix(int n){
int i,j;
for (i = 0; i < n; ++i){
   int s = 0;
   for (j = 0; j < n; ++j)
        s += V[j] * M[j][i];
   RES[i] = s;
}</pre>
```

On suppose que i, j, n et s sont stockées dans des registres. Expliquer comment se comporte la mémoire cache lorsque cette fonction est appelée avec n très grand (relativement au cache).

3. On souhaite comparer l'efficacité de ce programme à celui qui calcule la multiplication d'une matrice M taille  $n \times n$  par un vecteur V de taille n. Le résultat est également un vecteur qui peut être calculé en C de la façon suivante (dans RES) :

```
void mult_matrix_vect(int n){
int i,j,s;
for (i = 0; i < n; ++i){
    s = 0;
    for (j = 0; j < n; ++j)
        s += M[i][j] * V[j];
    RES[i] = s;
}</pre>
```

|        | Quel résultat s'attend-on à avoir si l'on compare les temps d'exécution de ces deux p<br>grammes pour la même valeur de $n$ ? |
|--------|-------------------------------------------------------------------------------------------------------------------------------|
|        |                                                                                                                               |
|        | Pour en avoir le cœur net, on exécute le test suivant :                                                                       |
| 1<br>2 | <pre>unsigned long nb = clock(); mult_matrix_vect(64);</pre>                                                                  |
| 3      | <pre>printf("%.10f sec\n", (clock()-nb)/(float)CLOCKS_PER_SEC);</pre>                                                         |
| 5      | · · ·                                                                                                                         |
| 6<br>7 | <pre>mult_vect_matrix(64); printf("%.10f sec\n", (clock()-nb)/(float)CLOCKS_PER_SEC);</pre>                                   |
|        | et on observe le résultat suivant :                                                                                           |
|        | 0.0000170000 sec<br>0.0000150000 sec                                                                                          |
|        | Expliquer ce qui ne va pas dans ce test.                                                                                      |
|        |                                                                                                                               |
|        |                                                                                                                               |
|        | Proposer un algorithme qui réalise la même opération que mult_vect_matrix mais utilis cache plus efficacement.                |
|        |                                                                                                                               |
|        |                                                                                                                               |
|        |                                                                                                                               |

Exercice 3. (3 points) On s'intéresse dans cet exercice au comportement d'un processeur dont le pipeline utilise un prédicteur de branchement à 4 états.



1. On considère le programme suivant et sa traduction en assembleur :

```
int compte(int n, int* tab){
                                            compte: mov
                                                              rdx, rsi
     int s;
                                                     lea
                                                              ecx, [rdi-1]
2
                                         2
                                                             rsi, [rsi+4+rcx*4]
                                                     lea
     for (int i = 0; i < n; ++i){
                                                              DWORD PTR [rdx], 50
                                            .L1:
                                                     cmp
          if (tab[i]<50){
                                                              .L2
                                                     jge
              s += 1;
                                                     inc
                                                              eax
          }
                                            .L2:
                                                     add
                                                              rdx, 4
     }
                                                              rdx, rsi
                                                     cmp
                                         8
                                                              .L1
9
     return s;
                                                     jne
   }
                                                     ret
10
                                        10
```

Indiquer les numéros de ligne des instructions assembleur de saut conditionnel et, pour chacune d'entre elle, le numéro de ligne de l'instruction C correspondante.

2. On suppose que le processeur consacre un prédicteur de branchement 4 états uniquement à l'instruction assembleur de la ligne 5 (jge .L2). On appelle la fonction sur un tableau de 20 cases dont les valeurs provoquent le résultats suivants :

| indice dans tab | 0   | 1   | 2   | 3   | 4   | 5   | 6   | 7   | 8   | 9   |
|-----------------|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| saut pris?      | oui | oui | oui | non | non | non | non | non | oui | oui |
|                 |     | 1   | l   | 1   |     | l   | '   | l   |     |     |
| indice dans tab | 10  | 11  | 12  | 13  | 14  | 15  | 16  | 17  | 18  | 19  |
| saut pris?      | oui | oui | non | non | oui | oui | non | oui | non | non |

- (a) On suppose que le prédicteur est initialement dans l'état 1. Indiquer les indices du tableau pour lesquels le prédicteur de branchement fait une erreur de prédiction.
- (b) Même question en supposant que le prédicteur est initialement dans l'état 4.

Exercice 4. (4 points) On cherche maintenant à comprendre comment est optimisé le code assembleur des deux fonctions suivantes (qui calculent la même chose).

Les Figures 1 à 3 (dernière page) donnent le code assembleur de  $\mathtt{f1}$  et  $\mathtt{f2}$  pour différentes optimisations de  $\mathtt{gcc}$ .

| υР | imbations de 800.                                                                                                                                                                                                 |  |  |  |  |  |
|----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|
| 2. | Quelle est la <b>principale</b> optimisation effectuée entre le code obtenu sans optimisation et celui obtenu avec gcc -01? En quoi fait-elle gagner du temps?                                                    |  |  |  |  |  |
| 3. | Si vous observez le calcul de p, une autre optimisation sensible a été effectuée entre le code obtenu sans optimisation et celui obtenu avec gcc -01? Quelle est cette optimisation et comment est-elle possible? |  |  |  |  |  |
|    |                                                                                                                                                                                                                   |  |  |  |  |  |
| 4. | Quelle est la principale optimisation effectuée entre le code obtenu pour f1 avec gcc -01 et celui obtenu avec gcc -02? Pourquoi est-ce possible?                                                                 |  |  |  |  |  |
|    |                                                                                                                                                                                                                   |  |  |  |  |  |
| 5. | Si on compile le même code avec gcc -03, seule f2 est vectorisée. Pensez-vous qu'il est possible de vectoriser f1 également ? Justifier.                                                                          |  |  |  |  |  |
|    |                                                                                                                                                                                                                   |  |  |  |  |  |
|    |                                                                                                                                                                                                                   |  |  |  |  |  |

Exercice 5. (3 points) On considère la fonction suivante, qui réalise un tri-fusion.

```
void merge_sort(int* A, int* aux, int deb, int fin){
      if(fin - deb < 2)
^{2}
3
        return;
4
      int mil = (fin+deb)/2;
      merge_sort(A, aux, deb, mil);
      merge_sort(A, aux, mil, fin);
      int i = deb, j = mil, t = -1, k = deb;
9
10
        if (A[i] <= A[j]){</pre>
11
          aux[k] = A[i];
12
          i++;
13
14
        else {
15
             aux[k] = A[j];
16
17
             j++;
          }
18
        k++;
19
20
      while (i< mil && j<fin);
21
      if (i == mil) \{t = j;\} else \{t = i;\}
23
^{24}
      while (k<fin) {</pre>
^{25}
          aux[k] = A[t];
26
          k++;
27
          t++;
28
30
      for (int k = deb; k < fin; k++)
        A[k] = aux[k];
31
^{32}
```

| 2. | Analyser, en justifiant, le comportement de cette fonction du point de vue de la prédiction de branchement. |
|----|-------------------------------------------------------------------------------------------------------------|
|    |                                                                                                             |
|    |                                                                                                             |
|    |                                                                                                             |
|    |                                                                                                             |
|    |                                                                                                             |

1. Analyser, en justifiant, le comportement de cette fonction du point de vue du cache.

```
f1:
                                  mov eax, DWORD PTR [rbp-16]
                                                                 mov DWORD PTR [rbp-4], 1
.LFB2:
                                  imul eax, DWORD PTR [rbp-4]
                                                                  jmp .L8
 push rbp
                                  mov DWORD PTR [rbp-16], eax
                                                                .L9:
                                                                  mov eax, DWORD PTR [rbp-4]
 mov rbp, rsp
                                  add DWORD PTR [rbp-4], 1
 mov DWORD PTR [rbp-20], edi
                                                                  imul eax, DWORD PTR [rbp-20]
                                .L2:
                                  mov eax, DWORD PTR [rbp-4]
 mov DWORD PTR [rbp-12], 0
                                                                  add DWORD PTR [rbp-8], eax
 mov DWORD PTR [rbp-16], 0
                                  cmp eax, DWORD PTR [rbp-20]
                                                                  mov eax, DWORD PTR [rbp-12]
 mov DWORD PTR [rbp-4], 1
                                                                  imul eax, DWORD PTR [rbp-4]
                                  jle .L5
 jmp .L2
                                  mov edx, DWORD PTR [rbp-12]
                                                                  mov DWORD PTR [rbp-12], eax
.L5:
                                  mov eax, DWORD PTR [rbp-16]
                                                                  add DWORD PTR [rbp-4], 1
 mov DWORD PTR [rbp-8], 1
                                  add eax, edx
                                                                .L8:
  jmp .L3
                                  pop rbp
                                                                 mov eax, DWORD PTR [rbp-4]
.L4:
                                  ret
                                                                  cmp eax, DWORD PTR [rbp-20]
 mov eax, DWORD PTR [rbp-4]
                                                                  jle .L9
 add DWORD PTR [rbp-12], eax
                                f2:
                                                                 mov edx, DWORD PTR [rbp-8]
 add DWORD PTR [rbp-8], 1
                                  push rbp
                                                                 mov eax, DWORD PTR [rbp-12]
.L3:
                                                                  add eax, edx
                                  mov rbp, rsp
 mov eax, DWORD PTR [rbp-8]
                                  mov DWORD PTR [rbp-20], edi
                                                                 pop rbp
  cmp eax, DWORD PTR [rbp-20]
                                  mov DWORD PTR [rbp-8], 0
                                                                  ret
 jle .L4
                                  mov DWORD PTR [rbp-12], 0
```

FIGURE 1 - Code assembleur de l'exercice 4 produit avec gcc sans optimisation.

```
mov edx, 1
   f1:
                                       jl .L3
1
                                14
                                                                27
      mov ecx, 1
                                15
                                     .L7:
                                                                28
                                                                     .L10:
      mov eax, 0
                                       mov edx, 1
                                                                       add eax, ecx
3
                                16
                                                                29
      test edi, edi
                                       jmp .L4
                                                                       add edx, 1
                                17
                                                                30
                                                                       add ecx, esi
5
      jg .L7
                                18
                                    .L3:
                                                                31
6
      rep ret
                                19
                                       rep ret
                                                                       cmp edi, edx
                                                                32
    .L4:
                                                                       jge .L10
7
                                20
      add eax, ecx
                                    f2:
                                                                       rep ret
                                21
8
                                                                34
                                       test edi, edi
      add edx, 1
                                                                     .L11:
9
                                22
                                                                35
10
      cmp edi, edx
                                23
                                       jle .L11
                                                                36
                                                                       mov eax, 0
                                       mov esi, edi
      jge .L4
                                                                       ret
                                24
                                                                37
11
      add ecx, 1
                                       mov ecx, edi
12
                                25
13
      cmp edi, ecx
                                26
                                       mov eax, 0
```

Figure 2 - Code assembleur de l'exercice 4 produit avec gcc -01

```
f1:
                                15
                                       add ecx, r8d
                                                                29
                                                                       mov edx, 1
1
      test edi, edi
                                       cmp edx, esi
                                                                       .p2align 4,,10
2
                                16
                                                                30
      jle .L4
                                                                       .p2align 3
                                       jne .L3
                                17
3
                                                                31
      lea r8d, [rdi-1]
                                                                     .L9:
                                18
                                       rep ret
                                                                32
      lea esi, [rdi+1]
                                     .L4:
                                                                       add edx, 1
                                19
                                                                33
      mov edx, 1
                                                                       add eax, ecx
6
                                20
                                       xor eax, eax
                                                                34
      xor eax, eax
                                21
                                       ret
                                                                       add ecx, edi
7
                                                                35
      mov ecx, r8d
                                                                       cmp edx, esi
                                22
                                                                36
      .p2align 4,,10
                                23
                                    f2:
                                                                       jne .L9
                                                                37
      .p2align 3
                                       test edi, edi
10
                                24
                                                                       rep ret
                                                                38
    .L3:
                                       jle .L10
                                                                     .L10:
                                25
11
                                                                39
      add eax, edx
                                       lea esi, [rdi+1]
12
                                ^{26}
                                                                40
                                                                       xor eax, eax
      add edx, 1
                                       mov ecx, edi
                                                                       ret
13
                                27
                                                                41
      add eax, ecx
                                       xor eax, eax
14
                                28
                                                                42
```

Figure 3 - Code assembleur de l'exercice 4 produit avec gcc -02