درس معماری کامپیوتر

تمرین سری چهارم ۱۴۰۴/۰۲/۱۸

4.41.0444

۱) با توجه به شکل زیر به این سوال پاسخ داده شده:



دستور swap \$rs,\$rt,imm:

قبل از write register در RF یک mux اضافه کرده که ورودی صفر آن خروجی mux قبلی و ورودی یک آن write register در Data memory قرار داده که است. یک mux دیگر هم قبل از instruction[25-21] همان read data 2 و ورودی یک آن read data 1 از RF هستند. یک mux دیگر هم قبل از ورودی بالایی

ALU اضافه می کنیم که ورودی صفر آن read data 1 و ورودی یک آن imm sign extended هستند. سیگنال کنترلی آن swap اضافه می کنیم که ورودی صفر آن swap اُنها در صورت علی به در دستور یک می شود.

| signal   | value    |
|----------|----------|
| RegDst   | X        |
| Branch   | 0        |
| MemRead  | 1        |
| MemToReg | 1        |
| ALUop    | 00 (add) |
| memWrite | 1        |
| ALUsrc   | 0        |
| RegWrite | 1        |
| swap     | 1        |

## دستور addnz \$rs,\$rt,imm:

بیتهای ReadData 2 از RF یا همان rt را با هم OR می کنیم و حاصل را به عنوان سیگنال regWrite در نظر می گیریم. قبل از RF یک mux و ورودی یک آن فروجی سفر آن خروجی write و ورودی یک آن instruction[25-21] یا همان rs است. سیگنال سلکتور آن addnz بودن دستور است.

| signal   | value   |
|----------|---------|
| RegDst   | x       |
| Branch   | 0       |
| MemRead  | 0       |
| MemToReg | 0       |
| ALUop    | 00(add) |
| memWrite | 0       |
| ALUsrc   | 1       |
| RegWrite | OR(rt)  |
| addnz    | 1       |

## دستور loadpc \$rd:

قبل از write data در RF یک mux اضافه کرده که ورودی صفر آن همان ورودی قبلی write data و ورودی یک آن write data و ورودی یک آن pc بعد از جمع شدن با ۴ است. سیگنال سلکتور این mux را loadpc مینامیم.

| signal | value |  |
|--------|-------|--|
| RegDst | 1     |  |

| Branch   | 0 |
|----------|---|
| MemRead  | 0 |
| MemToReg | X |
| ALUop    | X |
| memWrite | 0 |
| ALUsrc   | X |
| RegWrite | 1 |
| loadpc   | 1 |

دستور brsumz rs, rt, offset:

نیاز به اضافه کردن سختافزار خاصی نداریم. در صورت یک شدن سیگنال zero دستور به درستی اجرا می شود. سیگنال های کنترلی به این صورت هستند:

| signal   | value    |
|----------|----------|
| RegDst   | X        |
| Branch   | 1        |
| MemRead  | 0        |
| MemToReg | X        |
| ALUop    | 00 (add) |
| memWrite | 0        |
| ALUsrc   | 0        |
| RegWrite | 0        |

## ۲) آ) تاخیر آماده شدن هر بخش را روی شکل مشخص کردیم:



بنابراین طولانی ترین دستور  $ps = 2.22 \; ps$  زمان میبرد و زمان چرخه ساعت  $ps = 2.22 \; ps$  است.

ب) opcode در زمان Control Unit داده می شود. پس واحد کنترلی برای تولید Control Unit داده می فود. پس واحد کنترلی برای تولید و می می فود. پس واحد کنترلی برای تولید زمان دارد.

$$2220 - (1000 + 500) = 720 \text{ ps}$$

ج) سيگنال jump بايد jump قبل از كلاك بعدى آماده باشد. پس واحد كنترلى براى توليد آن 1620 ps زمان دارد.

$$2220 - (500 + 100) = 1620 \text{ ps}$$

د) سیگنال ALUsrc باید در زمان 620 ps آماده باشد تا پس از گذشت 100 ps همزمان با آماده شدن خروجی RF و در زمان ALUsrc باید در زمان وحد کنترلی برای آماده سازی آن 120 ps زمان دارد.

$$620 - 500 = 120 \text{ ps}$$

۳) آ) دستور از نوع I-Type است چون مقدار imm دارد.

## ب) مجددا طبق این مدار داریم:



قبل از write register در RF یک mux می سند از mux در RF یک write register است که در صورتی که دستور forr باشد یک instruction یا همان rs است. بیت سلکتور آن سیگنال forr است که در صورتی که دستور instruction[25-21] می شود. سپس گیت های and, or, not را مطابق آنچه در بالا سمت راست تصویر بالا رسم کردیم اضافه می کنیم تا بتوان به branch کرد.

| signal   | value |
|----------|-------|
| RegDst   | X     |
| Branch   | 0     |
| MemRead  | 0     |
| MemToReg | 0     |

| ALUop    | 01 (sub) |
|----------|----------|
| memWrite | 0        |
| ALUsrc   | 0        |
| RegWrite | 1        |
| forr     | 1        |

۴) آ) برای دستور 16 lui بیت بالای رجیستر مقصد را مقدار imm داده شده و 16 بیت دیگر را 0 بگذارد. (البته اینکه 16

بیت imm در 16 بیت بالای رجیستر مقصد قرار بگیرد یا پایین، در شکل به طور دقیق مشخص نشده.)

lui rs rt imm

opcode (6 bits) | rs (5 bits) | rt (5 bits) | immediate (16 bits) |

ب)

| Instr      | RegDst | ALUSrc | Mem toReg | Reg Write | Mem Read | Mem Write | Branch | ALUOp \ | ALUOp ۲ | سیگنال جدید |
|------------|--------|--------|-----------|-----------|----------|-----------|--------|---------|---------|-------------|
| R-type     | ١      | •      | •         | ١         | •        | •         | •      | ١       | •       | 0           |
| lw         | •      | ١      | ١         | ١         | ١        | •         | •      | •       | •       | 0           |
| sw         | X      | ١      | X         |           | •        | ١         | •      | •       | •       | X           |
| beq        | x      | •      | X         | •         |          | •         | ١      | •       | ١       | X           |
| دستور جدید | 0      | X      | X         | 1         | 0        | 0         | 0      | X       | X       | 1           |

۵) آ) در هر حالت دستوراتی که اجرای آن ها با مشکل مواجه می شود را نوشته ایم.



| RegI | Dest: |
|------|-------|
|------|-------|

stuck at 0:

دستوراتی که باید در rd بنویسیم. R-Type

stuck at 1:

دستوراتی که باید در rt بنویسیم. I-type, lw

Jump:

stuck at 0:

J-type, jump, jal دستورات

stuck at 1:

المه دستورات غير از دستورات العير از دستورات غير از دستورات غير از دستورات غير ال

Branch:

| دست |
|-----|
|     |
| همه |
|     |
|     |
| همه |
|     |
| دست |
| چون |
|     |
|     |
| همه |
|     |
| همه |
|     |
|     |
| دست |
|     |

| stuck at 1:             |                                                                                          |
|-------------------------|------------------------------------------------------------------------------------------|
|                         | $\mathrm{lw}$ همه دستوراتی که نیاز به خواندن از حافظه دارند.                             |
|                         | چون نمیتوان همزمان از حافظه خواند و در آن نوشت.                                          |
| ، مموری را خراب می کند. | همچنین در همه دیگر دستورات (به جز SW) داده ناخواسته در مموری نوشته میشود و داده های      |
| ALUsre:                 |                                                                                          |
| stuck at 0:             |                                                                                          |
|                         | دستوراتی که ALU نیاز به imm دارد. imm دارد.                                              |
| stuck at 1:             |                                                                                          |
|                         | R-type: add, sub, and, or, xor, slt, sll, srl, دستوراتی که ALU نیاز به rt دارد.          |
|                         | beq, bne,                                                                                |
| RegWrite:               |                                                                                          |
| stuck at 0:             |                                                                                          |
| R-type                  | e: add, sub, and, or, xor, slt, sll, srl, $\dots$ دارند. $RF$ دارند. که نیاز به نوشتن در |
|                         | addi, andi, ori, xori, slti,                                                             |
|                         | lw                                                                                       |
| stuck at 1:             |                                                                                          |
|                         | همه دستورات غير از دستورات بالا                                                          |
|                         |                                                                                          |