

# گزارش کارهای آز مدار منطقی



استاد مربوطه:

دکتر بابایی

تهیه کنندگان:

متین سجودی

کیانا نصیری

# فهرست جلسات:

```
١- جلسه اول:
```

شناخت گیت های NOT, AND, OR, NAND

# ۲- جلسه دوم:

شناخت گیت های NOR, XOR, NAND

# ۳- جلسه سوم:

پیاده سازی گیت ها. با استفاده از گیت NAND

# <sup>4</sup>- جلسه چهارم:

جمع کننده - جمع کننده چهاربیتی - تفریق کننده و جمع کننده با اددر

# ۵- جلسه پنجم:

مقایسه گر تک بیتی - مقایسه گر چهار بیتی - Encoder Active Low

# <sup>9</sup>- جلسه ششم:

انواع مالتى پلكسر

# ۷- جلسه هفتم:

ديكودر

# ۸- جلسه هشتم:

سون سگمنت و دیکودر مخصوص و شمارنده

# ٩- جلسه نهم:

لچ ها و فلیپ فلاپ ها

# رویه کلی ازمایش های روی برد بورد:

## • روش کار کردن با breadboard:

ابتدا بردبور را به پتانسیل های زمین و vdd مجهز می کنیم.

دقت شود که دوقسمت بالایی بردبورد که با خطی قرمز از بخش های دیگر ان جدا شده است, در این بخش بخش های هم پتانسیل در موازات همین خط ها در دو در طرف برد بورد هستند و در قسمت میانی برد بورد بخش های هم پتانسیل به صورت عمود بر همین دو خط هستند.

# • روش جا گذاری آی سی و LED در برد بورد:

ابتدا باید آی سی به شکلی که قسمت نیم دایره اش در سمت چپ باشد در میانه بردبورد قرار می دهیم تا پتانسیل هر پین خصوصی باشد, سپس با توجه به پین های grand و vdd آی سی ها این دو پین را به زمین و vdd وصل می کنیم و ورودی و خروجی آی سی ها را متناسب با هر آی سی با سیم های سوزنی وصل می کنیم.

برای نشان دادن خروجی از دیود استفاده می کنیم طوری که از ستون هم پتانسیل خروجی انشعاب گرفته و به لاینی که دیود در ان قرار دارد وصل میکنیم. توجه شود که برای اینکارابتدا باید مقاومتی بین دیود و خروجی قرار داده شود که یک سر مقاومت به هم پتانسیل خروجی و سر دیگر به ستون دیگری وصل شود که هم پتانسیل با این ردیف نباشد همچنین باید قسمت بلند داخل دیود یعنی کاتد ان به زمین و قسمت کوتاه درونش یعنی اندش به مقاومت وصل می شود که جریان کل مدار کاهش یابد تا دیود نسوزد.







# جلسه اول:

### هدف ازمایش :

تشخیص نوع گیت آی سی های ۷۴۰۰, ۷۴۰۴, ۷۴۰۸ و ۷۴۳۲ روی بردبورد.

# روش انجام ازمایش:

با توجه گفته های بالایی آی سی LED , رمین و VDD را وصل می کنیم.

# • ۱.۱ آی سی ۲۴۰۰ :

آی سی ۷۴۰۰ که پین های خروجی و ورودی اولین گیت اش ۱و ۲ خروجی 3به شکل زیر است را وصل می کنیم .

سپس با دادن ورودی ها و دیدن خروجی ها به شکل زیر متوجه می شویم که این آی سی مربوط به گیت nand است.

| $\mathbf{A}_1$ | ${\mathtt A}_2$ | <b>A</b> 3 |
|----------------|-----------------|------------|
| 0              | 0               | 1          |
| 0              | 1               | 1          |
| 1              | 0               | 1          |
| 1              | 1               | 0          |

سپس بدین ترتیب هر کدام از آی سی های دیگر را هم روی بردبورد ازمایش میکنیم.

# • ۱.۲ آی سی ۷۴۰۴:

با توجه به تک ورودی بودن گیت این آی سی دو حالت صفر و یک را امتحان می کنیم به شکل زیر نتیجه می دهد :

| $A_1$ | $A_2$ |
|-------|-------|
| •     | 1     |
| ١     | ·     |

که با توجه به تک ورودی بودن و حالت جدول این آی سی مربوط به گیت nand است.

# • ای سی ۷۴۰۸:

با توجه به دو ورودی بودن آی سی های این گیت جدول زیر بدست می اید:

| P <sub>1</sub> | $P_2$ | P <sub>3</sub> |
|----------------|-------|----------------|
| •              | •     | •              |
| •              | ١     | •              |
| ١              | •     | •              |
| ١              | ١     | ١              |

با توجه به این جدول این آی سی مربوط به گیت and است.

• ای سی ۷۴۳۲ :

دوبارتا با توجه به پین های وروی و خروجی هر گیت در این آی سی از همان اولین گیت استفاده می کنیم و جدول زیر بدست می اید:

| P <sub>1</sub> | $P_2$ | P <sub>3</sub> |
|----------------|-------|----------------|
| •              | •     | •              |
| •              | ١     | ١              |
| 1              | •     | 1              |
| ١              | ١     | ١              |

با توجه به همین جدول متوجه می شویم که این آی سی متعلق به گیت OT است.

# جلسه دوم:

### هدف ازمایش :

تشخیص نوع گیت آی سی های ۷۴۰۲، ۷۴۸۶ ، ۷۴۱۰ و ۷۴۲۰ روی بردبورد.

# روش انجام آزمایش:

برای چگونگی قرارگیری آی سی, دیود, مقاومت, grand و vdd روی برد بورد مطابق "رویه ازمایش روی بردبورد" که در ابتدای گزارشکار ذکر شده است پیش می رویم.

### • ۲.۱ آی سی ۲۴۰۲:

برای گیت اول این آی سی ورودی ۲ و ۳, خروجی ۱ هستند. جدول این ازمایش به شکل زیر بدست می اید:

| P <sub>1</sub> | P <sub>2</sub> | P <sub>3</sub> |
|----------------|----------------|----------------|
| 0              | 0              | 1              |
| 0              | 1              | 0              |
| 1              | 0              | 0              |
| 1              | 1              | 0              |

مطابق این جدول متجه میشویم که این آی سی مربوط به آی سی nor است.



# • ۲.۲ آی سی ۷۴۸۶:

برای گیت اول این آی سی هم ورودی ها ۱ و ۲ و خروجی ۳ هستند و جدول زیر بدست می اید.

| P <sub>1</sub> | P <sub>2</sub> | P <sub>3</sub> |
|----------------|----------------|----------------|
| 0              | 0              | 0              |
| 0              | 1              | 1              |
| 1              | 0              | 1              |
| 1              | 1              | 0              |
| 1              | open           | 0              |
| open           | 1              | 0              |

#### نتيجه:

با توجه به جدول بدست امده این آی سی برای گیت xor است؛ البت باید دقت شود که برای دو حالت اخر هم خروجی صفر است این به این معناست که حالت open هم همان مقدار یک است و هنگامی که تعداد یک ها زوج میشود خروجی صفر میشود.

# • ۲.۳ آی سی ۷۴۱۰:

ورودی ها اولین گیت این آی سی هم پین های شماره های ۱, ۲ و ۱۳ و خروجی هم ۱۲ هستند در نتیجه ۸ حالت برای ورودی ها در نظر می گیریم.

| P <sub>1</sub> | P <sub>2</sub> | P <sub>13</sub> | P <sub>12</sub> |
|----------------|----------------|-----------------|-----------------|
| 0              | 0              | 0               | 1               |
| 0              | 0              | 1               | 1               |
| 0              | 1              | 0               | 1               |
| 0              | 1              | 1               | 1               |
| 1              | 0              | 0               | 1               |
| 1              | 0              | 1               | 1               |
| 1              | 1              | 0               | 1               |
| 1              | 1              | 1               | 0               |

با توجه به این جدول این آی سی مربوط به گیت های nand سه ورودی هستند که هرگاه اگر هر سه ورودی همزمان یک نباشد خروجی ۱ میشود.

# • ۲.۴ آی سی ۷۴۲۰:

برای اولین گیت این آی سی هم ورودی ها پین های شماره های ۱, ۲, ۴ و ۵ و خروجی ۶ هستند که جدول حاصل از ازمایش به شکل زیر بدست می اید:

| P <sub>1</sub> | P <sub>2</sub> | P <sub>4</sub> | P <sub>5</sub> | P <sub>6</sub> |
|----------------|----------------|----------------|----------------|----------------|
| •              | •              | •              | •              | ١              |
| •              | •              | •              | ١              | ١              |
| •              | •              | ١              | •              | ١              |
| •              | •              | ١              | ١              | ١              |
| •              | ١              | •              | •              | 1              |
| •              | ١              | •              | ١              | ١              |
| •              | ١              | 1              | •              | ١              |
| •              | ١              | ١              | ١              | ١              |
| ١              | •              | •              | •              | ١              |
| ١              | •              | •              | ١              | 1              |
| ١              | •              | 1              | •              | ١              |
| ١              | •              | ١              | ١              | ١              |
| ١              | ١              | •              | •              | ١              |
| ١              | ١              | •              | ١              | ١              |
| ١              | ١              | 1              | •              | ١              |
| 1              | ١              | ١              | ١              | •              |

#### نتيجه:

با توجه این جدول این آی سی مربوط به گیت های nand چهار ورودی است و با توجه به اینکه ۴ ورودی است و هر آی سی ۱۴ پین دارد و ۲ پین ان برای زمین و vdd هستند در هر یک از این آی سی ها فقط دو گیت وجود دارد.



### جلسه سوم:

### هدف ازمایش:

در این ازمایش با استفاده از ic7400 که مربوط به گیت nand دو ورودی است میخواهیم گیت های دیگر منطقی را پیاده سازی کنیم:



### • ۳.۱ گیت NOT:

برای این پیاده سازی لازم است فقط ورودی های گیت nand دو ورودی را به یکدیگر وصل کنیم:



بدین صورت مانند ازمایش اول که گیت دو ورودی را پیاده سازی کردیم اینجا هم پیاده سازی می کنیم, تنها فرقش این است که برای ورودی دوم گیت هم از هم پتانسیل گیت اول استفاده می کنیم؛ خروجی مطابق گیت not خواهد بود.

| P <sub>1</sub> | $P_2$ |
|----------------|-------|
| 0              | 1     |
| 1              | 0     |

#### • ۳.۲ گیت and :

برای این پیاده سازی لازم است دو گیت nand را با همدیگر به شکل متوالی با هم در مدار ببنیدیم که گیت دوم ورودی هایش به هم وصل هستند. خروجی این مدار مطابق گیت and دو ورودیست.



# • ۳.۳ گیت nand سه ورودی:

برای این پیاده سازی کافیست دو ورودی اول را با هم and ( با استفاده از گیت nand مطابق بخش ۲ ازمایش سوم ) کنیم و سپس خروجی ان را با ورودی سوم nand کنیم.



# • ۳.۴ گیت and سه ورودی:

مطابق شکل زیر با استفاده از یک آی سی ۷۴۰۰ ( چهار گیت nand دو ورودی ) زیر اگر پیاده سازی کنیم, جدول زیر بدست می اید و متوجه می شویم که این مدار برای and سه ورودیست.



|   | Truth Table of 3-input OR Gate |   |   |  |
|---|--------------------------------|---|---|--|
| А | В                              | С | Q |  |
| 0 | 0                              | 0 | 0 |  |
| 0 | 0                              | 1 | 1 |  |
| 0 | 1                              | 0 | 1 |  |
| 0 | 1                              | 1 | 1 |  |
| 1 | 0                              | 0 | 1 |  |
| 1 | 0                              | 1 | 1 |  |
| 1 | 1                              | 0 | 1 |  |
| 1 | 1                              | 1 | 1 |  |

۱. پیاده سازی تابع ۲:

$$y = F(A, B, C, D) = \sum_{i=1}^{n} (0,1,4,5,8,9,10,12,13,14)$$

با استفاده از جدول کارنو ابتدا خروجی تابع را بدست اورده و سپس انرا با گیت های NAND تبدیل می کنیم.

| CD/AB | 00 | 01 | 11 | 10 |
|-------|----|----|----|----|
| 00    | 1  | 1  | 0  | 0  |
| 01    | 1  | 1  | 0  | 0  |
| 11    | 1  | 1  | 0  | 1  |
| 10    | 1  | 1  | 0  | 1  |

تابع Y = A' + CB' بدست می اید که مطابق شکل زیر به پیاده سازی با گیت های NAND تبدیل می شود.



# جلسه چهارم:

### هدف ازمایش ۴.۱:

میخواهیم یک full adder با استفاده از گیت های xor و nand طراحی کنیم.

Full adder مداریست ترکیبی که سه ورودی دارد ( A , B C<sub>IN</sub> ) و کارش جمع کردن این سه ورودی و ایجاد sum و carry out است.

### روش انجام ازمایش :

ابتدا جدول حقیقت را رسم می کنیم مطابق زیر:

|   | Inputs |      | Out | tputs   |
|---|--------|------|-----|---------|
| A | В      | C-IN | Sum | C - Out |
| 0 | 0      | 0    | 0   | 0       |
| 0 | 0      | 1    | 1   | 0       |
| 0 | 1      | 0    | 1   | 0       |
| 0 | 1      | 1    | 0   | 1       |
| 1 | 0      | 0    | 1   | 0       |
| 1 | 0      | 1    | 0   | 1       |
| 1 | 1      | 0    | 0   | 1       |
| 1 | 1      | 1    | 1   | 1       |

با توجه به این جدول می توان متوجه شد که هرگاه تعداد یک ها فرد باشد Sum یک میشود پس مدار ان یک xor سه ورودیست که میتوان به دو xor دو ورودی هم ایجادش کرد؛ همچینین برای C-out هم (از روی جدول کارنو) میتوان متوجه شد که مدارش به شکل زیر است که اگر بخواهیم با گیت های nand پیاده سازی کنیم نتیجه مطابق تصاویر زیر خواهد بود:

C-in = AB + BC + AC





# هدف آزمایش ۴.۲:

طراحی جمع کننده چهار بیتی.

حال با استفاده از چمدانی که در ازمایشگاه وجود دارد و IC7483 یک Adder چهار بیتی طراحی می کنیم.

# روش ازمایش :

به این صورت ازمایش را پیش می بریم که با استفاده از خود مدار اماده چمدان فقط ورودی و خروجی ها را اعمال می کنیم. برای اعمال ورودی ها از کلیدهای چمدان و برای اعمال خروجی, خروجی های مدار را به دیود های موجود در چمدان وصل می کنیم دقت شود که چون سیم کشی چمدان اماده است هنگام اعمال خروجی به دیود نیازی به قرارا دادن مقاومت در مدار نیست.

با اعمال ورودی ها به صورت زیر خروجی ها متناظر بدست می اید.

 $A_0A_1A_2A_3 + B_0B_1B_2B_3 = Y$  , C-OUT

0000 + 0000 = 0000, 0

0001 + 0001 = 0010, 0

0011 + 0001 = 0100, 0

0111 + 0101 = 1100, 0

0110 + 1000 = 0110, 0

### هدف آزمایش ۴.۳:

طراحی تفریق کننده / جمع کننده با جمع کننده در روی چمدان.

برای این کار کافیست C-in را با یکی از دو ورودی A یا B جمع کننده xor کنیم در این هنگام اگر c-in صفر باشد عمل جمع و اگر یک باشد عمل تفریق انجام خواهد گرفت.

# روش ازمایش :

ورودی که میخواهیم Xor اعمال کنیم ابتد از کلید ها سیم ها را به گیت XOr برده سپس و هرکدام را با استفاده از سیمی که متغلق به c-in هست, xor می کنیم سپس خروجی را به ورودی مدار Adder وصل می کنیم و همچنین ورودی دیگر و c-in را هم به ورودی ها وصل می کنیم. خروجی هارا به دیود ها وصل می کنیم و جدول حاصل از ازمایش یه شکل زیر بدست می اید.

| c-in | А    | В    | Υ    | c-out |
|------|------|------|------|-------|
| 0    | 0001 | 0001 | 0010 | 0     |
| 1    | 0001 | 0001 | 0000 | 0     |
| 0    | 1000 | 0010 | 1010 | 0     |
| 1    | 1000 | 0010 | 0110 | 0     |
| 0    | 1111 | 0001 | 0000 | 1     |
| 1    | 1111 | 0001 | 1110 | 0     |

# جلسه پنجم:

# هدف آزمایش ۵.۱:

طراحی مقایسه گر تک بیتی با استفاده از گیت های nand و xor

### روش ازمایش :

برای این کار سه حالت داریم، مطابق حالت زیر:

| A | В | A <b< th=""><th>A=B</th><th>A&gt;B</th></b<> | A=B | A>B |
|---|---|----------------------------------------------|-----|-----|
| 0 | 0 | 0                                            | 1   | 0   |
| 0 | 1 | 1                                            | 0   | 0   |
| 1 | 0 | 0                                            | 0   | 1   |
| 1 | 1 | 0                                            | 1   | 0   |

برای این سه حالت جدول کارنو در نظر میگیریم، برای اینکار ابتدا باید سه حالت برابری, بزرگتر و کوچکتر را در نظر بگیریم و برای هر کدام مدار طراحی شود که به صورت زیر است:

# ۱. برای حالت A = B : E





# ۲. برای حالت A < B : L



A > B : M جرای حالت M





بدین ترتیب با استفاده از چمدان و گیت های روی ان سه مدار را طراحی می کنیم و برای ورودی های هر سه مدار از ۲ کلید متناظر با ورودی استفاده می کنیم و سه خروجی مربوط به مدار متناسب با ورودی یک می شود و چراغ دیود روشن می شود.

| Α | В | Υ |
|---|---|---|
| 0 | 0 | E |
| 0 | 1 | L |
| 1 | 0 | M |
| 1 | 1 | E |



### هدف آزمایش ۵.۲:

در این ازمایش با استفاده IC 7485 که مقایسه گر چهار بیتی است اسفاده می شود که اعداد چهار بیتی مقایسه شود.

### روش انجام:

۲ ورودی ۴ بیتی داریم پس با ۸ سیم ورودی ها را به ورودی مدار مقایسه گر روی چمدان وصل می کنیم و سه خروجی همانند ازمایش ۵.۱ را به سه دیود High Active وصل می کنیم.

خروجی مدار با جدول زیر به مطابق جدول زیر است:

| А    | В    | 6(E) | 5(M) | 7(L) |
|------|------|------|------|------|
| 0000 | 0000 | 1    | 0    | 0    |
| 0100 | 0010 | 0    | 1    | 0    |
| 0100 | 1100 | 0    | 0    | 1    |
| 1100 | 0001 | 0    | 1    | 0    |

#### نتيجه:

هر جا که در خروجی ۱ برای E در نظر گرفته شده به معنای برابری دو عدد و هرجا که برا ی M یک است به معنای بزرگتر بودن A و در حالت سوم هم به معنای کوچکتر بودن ان در نظر گرفته شده است.



Fig. 2: 4-bit Comparator

### هدف آزمایش ۵.۳ :

در این ازمایش با استفاده از چمدان Encoder با کد آی سی ۲۴۱۴۸ را پیاده سازی می کنیم.



#### روش انجام:

۸ ورودی دیکودر را با استفاده از سیم ها به کلیدها وصل کرده و همچنین enable ها را هم به کلیدها وصل می کنیم و سه خروجی را به سه دیود low active وصل می کنیم به دلیل اینکه آی سی low active طراحی شده است.

با اعمال ورودی ها مطابق زیر خروجی های متناظر هم رویت می شوند.

| D <sub>0</sub> | $D_1$ | D <sub>2</sub> | D <sub>3</sub> | D <sub>4</sub> | D <sub>5</sub> | D <sub>6</sub> | D <sub>7</sub> | Εl' | Eo' | Y <sub>2</sub> | Y <sub>1</sub> | Y <sub>0</sub> |
|----------------|-------|----------------|----------------|----------------|----------------|----------------|----------------|-----|-----|----------------|----------------|----------------|
| Х              | Χ     | Χ              | Х              | Χ              | Χ              | Χ              | Х              | 1   | 0   | 0              | 0              | 0              |
| 1              | 1     | 1              | 1              | 1              | 1              | 1              | 1              | 0   | 1   | 0              | 0              | 0              |
| Х              | Χ     | Χ              | Х              | Х              | Х              | Х              | 0              | 0   | 0   | 1              | 1              | 1              |
| Х              | Χ     | Χ              | Χ              | Χ              | Χ              | 0              | 1              | 0   | 0   | 1              | 1              | 0              |
| Х              | Χ     | Χ              | Х              | 0              | 1              | 1              | 1              | 0   | 0   | 1              | 0              | 0              |
| Х              | Χ     | Χ              | Х              | 0              | 1              | 1              | 0              | 0   | 0   | 1              | 1              | 1              |
| Х              | 0     | 1              | 0              | 1              | 1              | 1              | 1              | 0   | 0   | 0              | 1              | 1              |
| Х              | Х     | 0              | 1              | 1              | 1              | 1              | 1              | 0   | 0   | 0              | 1              | 0              |
| 0              | 1     | 0              | 1              | 0              | 1              | 0              | 1              | 0   | 0   | 1              | 1              | 0              |

#### نتيجه:

در این جدول دیده می شود که اگر Enable ها مقدار صفر داشته باشند با دیدن اولین صفر از طرف D7 متناسب با همان رتبه کد گذاری می شود این به دلیل low active بودن مدار است . اگر enable ورودی (El') یک باشد ورودی اهمیتی ندارد و خروجی صفر است و اگر هیچ صفری در ورودی نباشد (حالت تعریف نشده است ) و Eo' یک است و خروجی را صفر می کند.

# جلسه ششم:

### هدف ازمایش ۶.۱:

طراحي مالتي پلكسر دو به يك ( Mux 2\*1) به كمك IC7400.

### روش انجام ازمایش:

ابتدا تابع مالتی پلکسر را می نویسیم که برابر با y خواهد بود سپس با تبدیلات مناسب ان را با گیت nand پیاده میکنیم که مطابق شکل زیر خواهد بود.

$$Y = D_0 S_0' + D_1 S_0$$



سپس برای این پیاده سازی از چمدان استفاده می کنیم بدین صورت که برای هر سه ورودی این مدار از کلید ها و برای تک خروجی اش ازدیود High Active استفاده میکنیم که هرگاه اگر Sel یا همان So صفر بود ورودی اول و هرگاه So یک بود ورودی دوم به خروجی منتقل می شود. خروجی و رفتار این مدار با جدول زیر تطابقت دارد:

| SEL | D <sub>0</sub> | D <sub>1</sub> | OUT |
|-----|----------------|----------------|-----|
| 0   | 0              | 0              | 0   |
| 0   | 0              | 1              | 0   |
| 0   | 1              | 0              | 1   |
| 0   | 1              | 1              | 1   |
| 1   | 0              | 0              | 0   |
| 1   | 0              | 1              | 1   |
| 1   | 1              | 0              | 0   |
| 1   | 1              | 1              | 1   |

### هدف ازمایش ۶.۲:

طراحی تابع ( 7 , 5 , 7 )  $\sum_{i=1}^{|\mathcal{A}|} (1,3,5,7)$  با استفتده از مالتی پلکسر هشت به یک ( 1 \*8 Mux 8 ).

# روش انجام ازمایش:

در این ازمایش متغیر های این تابع به مانند Selector ها هستند که برای مین ترم های ذکر شده باید خروجی مالتی پلکسر یک باشد پس ورودی مطابق با مین ترم ها یعنی ( D1, D3, D5, D7) را یک مقدار دهی می کنیم یعنی مثلا ورودی مطابق با مین ترم ها یعنی ( D1 papla با مین ترم های ذکر نشده در این تابع را صفر وارد میکنیم. روی چمدان مقدار کلید این ورودی را همواره روی مقدار ثابت ۱ قرار می دهیم و کلید بقیه مین ترم های ذکر نشده در این تابع را صفر وارد میکنیم.

#### نتيجه:

اگر Selector ها مقدار هر کدام از این مین ترم ها را نشان دهند, دیود خروجی متناظر با ان مین ترم روشن می شود و در غیر این صورت خاموش است.

| Se    | Select Data Inputs    |                |                |  |  |  |
|-------|-----------------------|----------------|----------------|--|--|--|
| $S_2$ | <b>S</b> <sub>1</sub> | S <sub>0</sub> | Υ              |  |  |  |
| 0     | 0                     | 0              | D <sub>0</sub> |  |  |  |
| 0     | 0                     | 1              | D <sub>1</sub> |  |  |  |
| 0     | 1                     | 0              | $D_2$          |  |  |  |
| 0     | 1                     | 1              | D <sub>3</sub> |  |  |  |
| 1     | 0                     | 0              | D <sub>4</sub> |  |  |  |
| 1     | 0                     | 1              | D <sub>5</sub> |  |  |  |
| 1     | 1                     | 0              | D <sub>6</sub> |  |  |  |
| 1     | 1                     | 1              | D <sub>7</sub> |  |  |  |

### هدف ازمایش ۶.۳:

طراحي يك مالتي پلكسر چهار به يك ( Mux 4\*1 ) با استفاده IC7411 و IC7404.

### روش انجام ازمایش:

در ابتدا که تابع این مالتی پلکسر به مانند شکل زیر است را با استفاده از تبدیل گیت های And و Or , انها را به گیت Nand تبدیل می کنیم. دقت شود که گیت Nand با دو ورودی متصل به همدیگر معادل گیت Not است.



Fig. 1: 4x1 Multiplexer

بدین ترتیب با استفاده از یک آی سی ۷۴۱۱ (Nand) و یک آی سی (Not 7404) می توان این مدار را پیاده سازی کرد بدین ترتیب که مدار را مطابق شکل پیاده می کنیم و برای کلید ها و چهار ورودی دیگر مدار از کلید ها استفاده می کنیم و برای تک خروجی از یک دیود High که خروجی مدار مطابق جدول زیر کار می کند.

| INP            | Output |                |
|----------------|--------|----------------|
| S <sub>1</sub> | So     | Y              |
| 0              | 0      | Ao             |
| 0              | 1      | A <sub>1</sub> |
| 1              | 0      | A <sub>2</sub> |
| 1              | 1      | A <sub>3</sub> |

# هدف ازمایش ۶.۴:

طراحي 1 \* Mux 16 با استفاده از 4\*1 Mux.

### روش انجام ازمایش:

برای این کار نیاز به ۵ مالتی پلکسر ۱\* ۴ خواهیم داشت و فقط لازم است دو سلکتور کم ارزش را به عنوان سلکتور های هر یک از ۴ مالتی پلکسرمان که ورودی های یک تا ۱۶ را به ترتیب دارا هستد, بدهیم و دو سلکتور با ارزش را به مالتی پلکسر پنجم که خروجی های چهار مالتی پلکسر دیگر را می گیرد متصل کنیم.



#### نتيجه:

با استفاده از سلکتور ها می توان با انتخاب کردن مالتی پلکسر خروجی مد نظر را بدست اورد؛ برای مثال اگر  $S_0S_1 = 10$  و  $S_0S_1 = 10$  باشند ورودی  $S_1S_1 = 10$  باشند ورودی  $S_1S_1 = 10$  باشند

# جلسه هفتم:

# هدف ازمایش ۷.۱ :

پیاده سازی دیکودر با گیت های منطقی.

# روش انجام ازمایش :

دیکودر مداریست ترکیبی که به معنای رمزگشاست و از ان برای رمز گشایی مین ترم ها استفاده می شود.

مدار دیکودر به شکل زیر است:



که با وصل کردن دو ورودی ان به کلید ها و چهار ورودی را به دیود مدار، جدول زیر را نشان میدهد.

| A <sub>1</sub> | $A_0$ | $D_3$ | $D_2$ | $D_1$ | D <sub>o</sub> |
|----------------|-------|-------|-------|-------|----------------|
| 0              | 0     | 0     | 0     | 0     | 1              |
| 0              | 1     | 0     | 0     | 1     | 0              |
| 1              | 0     | 0     | 1     | 0     | 0              |
| 1              | 1     | 1     | 0     | 0     | 0              |

### هدف ازمایش ۷.۲:

پیاده سازی دیکودر با IC شماره ۷۴۱۳۸.

### روش انجام ازمایش:

این آی سی شامل مدار دیکودر سه ورودی ، Active Low است. روی چمدان سه ورودی A,B,C دارد که C ان MSB و A در رتبه LSB است.



مانند ازمایش های قبل ورودی های این مدار را به کلید های روی چمدان و ۸ خروجی اش را به دیود ها وصل کنیم دیود ها متناظر با جدول زیر و ۸ خروجی اش روشن می شوند.

### هدف ازمایش ۷.۳:

پیاده سازی تابع X1 , X2 با دیکودر.

# روش انجام آزمایش:

دو تابع به شکل زیر هستند که برای X1 تنها کافیست خروجی ۱ و ۳ ای سی دیکودر را با هم or کنیم و برای X2 هم خروجی ۳، ۴ و ۷ را با هم or کنیم.

 $X1 = \Sigma(1,T)$ 

 $X2 = \Sigma(\Upsilon, \Upsilon, \Upsilon)$ 

البته براي اين كار مي خواهيم صرفا از گيت nand استفاده كنيم، يس مدار ها به شكل زير خواهند بود.



# جلسه هشتم:

### هدف ازمایش.۸.۱:

طراحی نمایشگر اعداد با استفاده از دیکودر و نمایشگر هفت قسمتی (seven segment)

این نمایشگر دارای هفت LED است . همان طور که در شکل روبهرو دیده می شود می توان به صورت آند مشترک و یا کاتد مشترک در آورد.در شکل روبهرو به صورت آند مشترک است که همه آند ها را به هم وصل کرده و مثلا برای روشن کردن شماره یک باید سر های کاتد b و c را به زمین وصل کرد تا LED های مربوطه روشن شوند.

برای اینکه یک سون سگمنت بتواند اعداد را نشان دهد ما باید ابتدا کد های باینری را به BCD تبدیل کرد تا نشان دهد. این کد های BCD را به دیکودر می دهیم و آن ای کد ها را گرفته و به سون سگمنت می دهد. دیکودر ها هم آند مشترک و کاتد مشترک دارند.



# روش انجام ازمایش:

چهار ورودی دیکودر مخصوص نصب شده روی چمدان (BCD TO SEVEN SEGMENT) را به چهار کلید متناظر وصل میکنیم، و خروجی های همین دیکودر را به ورودی های نمایشگر هفت قسمتی وصل میکنیم.

| A <sub>1</sub> | A <sub>2</sub> | <b>A</b> <sub>3</sub> | <b>A</b> 4 | OUT PUT     |
|----------------|----------------|-----------------------|------------|-------------|
| 0              | 0              | 0                     | 0          | Ü           |
| 0              | 0              | 0                     | 1          |             |
| 0              | 0              | 1                     | 0          | 2           |
| 0              | 0              | 1                     | 1          | 5           |
| 0              | 1              | 0                     | 0          | <b>'</b> }  |
| 0              | 1              | 0                     | 1          | <b>'</b> 5, |
| 0              | 1              | 1                     | 0          | 5           |
| 0              | 1              | 1                     | 1          | <u>-</u> i  |
| 1              | 0              | 0                     | 0          | 8           |
| 1              | 0              | 0                     | 1          | <b>'=</b> ¦ |
| 1              | 0              | 1                     | 0          |             |
| 1              | 0              | 1                     | 1          | <b></b>     |
| 1              | 1              | 0                     | 0          | <b>L</b> .  |
| 1              | 1              | 0                     | 1          | <b>-</b>    |
| 1              | 1              | 1                     | 0          | _           |
| 1              | 1              | 1                     | 1          | E           |



#### نتيجه:

بعد از ایجاد حالت های مختلف کلید و با ملاحظه تمام ۱۶ حالت ممکن که با کلید ها ایجاد می شوند متوجه می شویم که از شماره ۰ تا ۹ همان اعداد متناظر و درست را در سون سگمنت نشان می دهند اما بعد عدد ۹ حالات نادرست دیده می شود که با عدد متناظر هم خوانی ندارد.

# هدف آزمایش ۸.۲:

وصل کردن counter به سون سگمنت و شمارش افزایشی و کاهشی اعداد بین ۰ تا ۹

### روش انجام ازمایش:

این بار برخلاف آزمایش قبل که ورودی ها را به کلید های خاموش و روشن وصل کرده بودیم ورودی هارا به آی سی ۷۴۱۶۳ (شمارنده) وصل کرده و کلاک را هم که از بخش مخصوص ایجاد کلاک روی چمدان در سمت چپ بالا که با استفاده از چرخاننده هم می توان طول کلاک را تغییر داد، ان را به پایه مربوطه شمارنده متصل میکنیم و با روشن و یا خاموش کردن پایه مربوط به شمارنده کاهشی و یا افزایشی آی سی شمارنده به سمت بالا یا پایین می شمارد، و این شمارش در سون سگمنت قابل مشاهده است.

همچنین با استفاده از ورودی load می توانیم عددی به شمارنده وارد کنیم که از انجا شروع به شمارش کند و همچنین با استفاده از ورودی disable می توانیم سقف را برای شمارش تعیین کنیم که تا ان عدد بشمارد.



# جلسه نهم:

### هدف ازمایش۹.۱:

طراحي لچ S-R.

#### روش انجام ازمایش:

برای این کار مطابق مدار این لچ مدار را روی چمدان با استفاده از گیت ها and می بندیم . برای قسمت از قسمت کلید و همچنین برای دو ورودی دیگر این مدار مطابق ازمایش های قبلی که با چمدان انجام شده اند از کلید استفاده می کنیم و برای خروجی هایش از دیود High Active استفاده میکنیم.



| С | s | R | Next state of Q    |
|---|---|---|--------------------|
| 0 | Х | х | No change          |
| 1 | 0 | 0 | No change          |
| 1 | 0 | 1 | Q = 0; Reset state |
| 1 | 1 | 0 | Q = 1; Set state   |
| 1 | 1 | 1 | Undefined          |
|   |   |   |                    |

(b) Function table

خروجی این مدار مطابق جدول زیر است:

| С | S | R | Q | Q' |
|---|---|---|---|----|
| 1 | 0 | 1 | 0 | 1  |
| 1 | 0 | 0 | 0 | 1  |
| 1 | 1 | 0 | 1 | 0  |
| 1 | 0 | 0 | 1 | 0  |
| 1 | 1 | 1 | 1 | 1  |
| 1 | 0 | 0 | 1 | 0  |
| 0 | 0 | 1 | 1 | 0  |
| 0 | 1 | 0 | 1 | 0  |
| 0 | 0 | 0 | 1 | 0  |
| 0 | 1 | 0 | 1 | 0  |
| 0 | 0 | 1 | 1 | 0  |
| 0 | 0 | 0 | 1 | 0  |

#### نتيجه:

هنگامی که C یک است خروجی با توجه به وضعیت دو ورودی R R R R R تغییر می کند. بدین ترتیب که اگر R R و R R باشد مدار ریست می شود و مقدار R صفر می شود و اگر R R R R باشد مقدار R باشد مقدار R باشد مقدار R باشد مقدار شانسی نشان داده می شود با توجه به اینکه ابتدا کدام یک از دو کلید R یک شده باشد. دقت شود که ما برای R R مقدار یک همزمان نداریم و تعریف نشده است. اگر R R مقدار مجاز قبلی سیو شده, نشان داده می شود.

### هدف ازمایش ۹.۲:

And روی چمدان با استفاده از گیت D طراحی لچ

# روش انجام ازمایش :

برای این کار هم مطابق مدار این لچ عمل می کنیم , و از آی سی ها اماده روی چمدان استفاده می کنیم. برای دو ورودی اش از کلید ها و برای خروجی اش از دو دیود High Active استفاده می کنیم.



خروجی مدار با جدول زیر تطابقت دارد:

| EN | D | ď | Q′ |
|----|---|---|----|
| 1  | 0 | 0 | 1  |
| 1  | 1 | 1 | 0  |
| 0  | 1 | 1 | 0  |
| 0  | 0 | 1 | 0  |
| 1  | 0 | 0 | 1  |
| 1  | 1 | 1 | 0  |

### نتيجه:

با توجه به جدول بدست امده از مدار مشاهده میشود که هرگاه EN = 1 باشد ورودی D در خروجی و ظاهر می شود و هر گاه صفر باشد مقدار قبلی مدار را در خروجی می بیبنم.



### هدف ازمایش ۹.۳:

طراحي فليپ فلاپ JK.

JK فلیپ فلاپیست که حالت تعریف نشده S=1 R=1 را که در فلیپ SR وجود دارد را ندارد بنابر این ویژگی مهمی به حساب می اید.

### روش انجام ازمایش:

مطابق شکل زیر ورودی های های فلیپ فلاپ را وصل کرده و کلاک را هم به ورودی کلاکش وصل می کنیم. برای ایجاد کلاک هم از ایجاد کننده کلاک استفاده می کنیم.



جدول بدست آمده از آزمایش بدین شرح است:

### **Truth Table**



| CLK      | J | K | Q n+1 |
|----------|---|---|-------|
| <b>↑</b> | 0 | 0 | Qn    |
| <b>↑</b> | 0 | 1 | 0     |
| 1        | 1 | 0 | 1     |
| 1        | 1 | 1 | Q n'  |

که هرگاه که j=0 k=0 حالت j=0 k=0 و در حالت j=0 k=1 مدار رخ می دهد و در حالت j=0 k=0 حالت j=0 k=0 رخ می دهد و مقدار j=0 k=0 میشود و همچنین در حالت j=0 دار حالت j=0 k=1 میشود و همچنین در حالت j=0 دار می دهد.

### هدف ازمایش ۹.۴:

طراحي فليپ فلاپ JK با استفاده از SR .

### روش انجام ازمایش:

برای انجام این ازمایش مدار ان را مطابق شکل زیر میبندیم. دقا شود که برای قسمت کلاک از قسمت مخصوص ایجاد کننده کلاک روی چمدان استفاده می کنیم که میشود طول کلاک را هم با استفاده از چرخاننده اش تغییر داد یا می شود از کلید استفاده کرد و ان را با فاصله زمانی صفر و یک کرد. برای دو ورودی دیگر J هم از کلید استفاده می کنیم و برای دو خروجی اش از دو لامپ دیود High Active استفاده می کنیم.



بلوک SR نشان داده شده در تصویر مطابق ازمایش ۸.۱ است.

برای این مدار خروجی با جدول زیر تطابقت دارد:

| J | K | Q      | Q'     |
|---|---|--------|--------|
| 0 | 1 | 0      | 1      |
| 0 | 0 | 0      | 1      |
| 1 | 0 | 1      | 0      |
| 0 | 0 | 1      | 0      |
| 1 | 1 | TOGGLE | TOGGLE |
| 0 | 0 | 1      | 0      |
| 1 | 0 | 1      | 0      |
| 0 | 1 | 0      | 1      |

### نتيجه:

با توجه به این جدول مشاهده می شود که J = 0 K = 1 باشد Q صفر و بارش یک می شود و هرگاه J = 1 M باشد مدار M با توجه به این جدول مشاهده می شود که M با توجه به این اتفاق رخ دهد M برابر یک می شود و هر گاه هر دو با هم صفر شود مقدار قبلی M HOLD می شود. دقت شود که اگر بعد حالت M با به کلاک مدام صفر و یک می مقداری که M می شود شانسیت. (حالت رنگ شده در جدول) در حالت M با با به کلاک مدام صفر و یک می شوند و دیود ها مدام روشن و خاموش می شوند.