

# LED 驱动控制/键盘扫描专用集成电路

# FD655

# 器件手册

版本: A4

日期: 2016-05-09

#### 著作权

#### Copyright © 2012 by FUZHOU FUDA HISI MICROELECTRONICS CO.,LTD.

使用指南中所出现的信息在出版当时相信是正确的,然而福大海矽对于说明书的使用不负任何责任。文中提到的应用目的仅仅是用来做说明,福大海矽不保证或表示这些没有进一步修改的应用将是适当的,也不推荐它的产品使用在会由于故障或其它原因可能会对人身造成危害的地方。福大海矽产品不授权使用于救生、维生器件或系统中做为关键器件。福大海矽拥有不事先通知而修改产品的权利,对于最新的信息,请参考我们的网址 http://www.fdhisi.com

#### 版本修订记录

| 版本号 | 更新日期       | 修订内容                      |
|-----|------------|---------------------------|
| A0  | 2011-03-16 | 预览版本                      |
| A1  | 2011-06-09 | 正式版本                      |
| A2  | 2011-08-16 | 对文字错误及表述问题进行勘误            |
| A3  | 2012-11-16 | 更新文档模板                    |
| A4  | 2016-05-09 | 版面优化和联系方式更替以及添加 OTT 应用电路图 |
|     |            |                           |
|     |            |                           |
|     |            |                           |

### 联系方式

福州福大海矽微电子有限公司 邮编: 350100

地址:中国,福建省,福州闽侯大学城学 传真: 0591-23505317

园路 2 号国家大学科技园 4 号楼 6 层 电话: 0591-23505306



### 目 录

| —, | 概述                                              | ···· 1 |
|----|-------------------------------------------------|--------|
| =, | 特性说明                                            | ····1  |
| 三、 | 管脚定义                                            | 2      |
| 四、 | 管脚功能说明······                                    | 2      |
| 五、 | 主要电气参数                                          | 3      |
| 六、 | 封装尺寸                                            | 7      |
|    | 1) DIP16 封装······                               | 7      |
|    | 2) SO16 封装······                                | 8      |
| 七、 | 典型应用电路                                          | 9      |
|    | 1) OTT 应用电路···································· | 9      |
|    | 2) DVD 应用电路···································· | 11     |
| 八、 | 应用须知                                            | 11     |
|    | 1) 硬件须知(请严格遵守)                                  | · 11   |
|    | 2) 软件须知(请严格遵守)                                  | ·11    |
| 九、 | 显示支持                                            | 13     |
| +. | 键盘扫描                                            | 13     |



### LED 驱动控制/键盘扫描专用集成电路 FD655

### 一、 概述

FD655是一种带键盘扫描电路接口的LED驱动控制专用电路。内部集成有MCU输入输出控制数字接口、数据锁存器、LED驱动、键盘扫描、辉度调节等电路。本芯片性能稳定、质量可靠、抗干扰能力强,可适应于24小时长期连续工作的应用场合。

### 二、特性说明

- 显示模式: 5位×7段数码管或35只发光二极管
- 段驱动电流不小于20mA,位驱动电流不小于120mA
- 提供3级亮度控制
- 键盘扫描: 内置35键键盘输入控制
- 内置按键状态下拉电阻,内置去抖动电路
- 提供按键释放标志位,可供查询按键状态
- 高速两线式串行接口,时钟速度0~2MHz,兼容IIC总线
- 内置时钟振荡电路与上电复位电路
- 支持低功耗睡眠模式,可以被按键或命令操作唤醒
- 支持3V-5V电源电压
- 提供DIP16(FD655K)及SOP16(FD655S)封装,满足RoSH指令



### 三、 管脚定义



### 四、管脚功能说明

| 符号            | 管脚名称        | 说明                                     |  |  |  |  |  |
|---------------|-------------|----------------------------------------|--|--|--|--|--|
| DIG0∼DIG4     | 位/键扫描输出     | LED位驱动输出,低电平有效, 也作为键盘扫描输出,高电平有效。       |  |  |  |  |  |
| DAT           | 数据输入/输出     | 2线串行接口的数据输入输出。为内置上拉开漏模式。               |  |  |  |  |  |
| CLK           | 时钟输入        | 2线串行接口的数据时钟输入,内置上拉电阻                   |  |  |  |  |  |
| A/SEG0~G/SEG6 | 段驱动输出/键扫描输入 | LED段驱动输出,高电平有效,也用作键扫描<br>输入,高电平有效,内置下拉 |  |  |  |  |  |
| VCC 电源端       |             | 3V-5.5V                                |  |  |  |  |  |
| GND           | 接地端         | 接系统地                                   |  |  |  |  |  |



### 五、 主要电气参数

### 极限参数 ( Ta = 25℃ , VDD=5.0V )

| 参 数         | 符号               | 条件 | 范 围                   | 单 位          |
|-------------|------------------|----|-----------------------|--------------|
| 电源电压        | VDD              | ı  | -0.5 ~ +6.5           | V            |
| 输入电压        | V <sub>I1</sub>  |    | -0.5 $\sim$ VDD + 0.5 | V            |
| LED 段驱动输出电流 | I <sub>O1</sub>  | _  | 0 ~ 25                | mA           |
| LED 位驱动输出电流 | I <sub>O2</sub>  | _  | 0 ~ 120               | mA           |
| 所有引脚驱动电流总和  | Io               | _  | 0 ~ 130               | mA           |
| 工作温度        | T <sub>OPT</sub> | _  | -40 ~ +85             | $^{\circ}$ C |
| 储存温度        | T <sub>STG</sub> | -  | -55 ~ +125            | $^{\circ}$ C |



## 电气特性 (测试条件: Ta = 25℃, VDD =5V)

| 参数                   | 符号     | 条件 | 最 小  | 典 型  | 最大      | 单<br>位 |
|----------------------|--------|----|------|------|---------|--------|
| 电源电压                 | VDD    |    | 3    | 5    | 5.5     | V      |
| 电源电流                 | IC     | Ι  | 0.2  | 80   | 150     | mV     |
| 静态电流(CLK、DAT为高电平)    | ICs    |    | _    | 0.3  | 0.6     | mA     |
| 睡眠电流(CLK、DAT为高电平)    | ICslp  |    | _    | 0.05 | 0.1     |        |
| CLK和DAT引脚低电平输入电压     | VIL    |    | -0.5 | l    | 0.8     | V      |
| CLK和DAT引脚高电平输入电压     | VIH    |    | 2.0  | 1    | VCC+0.5 | V      |
| SEG引脚低电平输入电压         | VILseg |    | -0.5 |      | 0.5     | V      |
| SEG引脚高电平输入电压         | VIHseg |    | 1.8  |      | VCC+0.5 | V      |
| DIG引脚低电平输出电压(-100mA) | VOLDIG |    |      |      | 0.8     | V      |
| DIG引脚高电平输出电压(8mA)    | VOHDIG |    | 4.5  | _    | _       | V      |
| SEG引脚低电平输出电压(-20mA)  | VOLseg |    | _    |      | 0.5     | V      |
| SEG引脚高电平输出电压(13mA)   | VOHseg |    | 4.5  |      | _       | ٧      |
| DAT引脚低电平输出电压(-4mA)   | VOL    |    |      |      | 0.5     | V      |
| SEG引脚输入下拉电流          | IDN1   |    | _    | -50  |         | uA     |
| CLK引脚输入上拉电流          | IUP1   |    | 3    | 100  | 200     | uA     |
| DAT引脚输入上拉电流          | IUP2   |    | 150  | 250  | 400     | uA     |
| 上电复位的默认电压门限          | VR     |    | 2.2  | 2.4  | 2.6     | V      |



### 内部时序参数 ( 测试条件: Ta = 25℃, VDD = 3.3V )

| 参数            | 符号              | 最 小 | 典 型 | 最 大 | 单 位 |
|---------------|-----------------|-----|-----|-----|-----|
| 电源上电检测产生的复位时间 | $T_PR$          | 8   | 20  | 50  | ms  |
| 显示扫描周期        | $T_P$           | 2   | 8   | 16  | ms  |
| 键盘扫描间隔,按键响应时间 | T <sub>KS</sub> | 20  | 50  | 100 | ms  |

注:本表时序参数是内置时钟周期的倍数,内置时钟频率随电源电压的降低而降低。

## 接口时序参数(测试条件: Ta = 25℃, VDD =3.3V)





| 参 数                | 符号    | 最 小 | 典 型 | 最 大          | 单 位 |
|--------------------|-------|-----|-----|--------------|-----|
| DAT下降沿启动信号的建立时间    | TSSTA | 100 | _   | _            | ns  |
| DAT下降沿启动信号的保持时间    | THSTA | 100 | _   | _            | ns  |
| DAT上升沿停止信号的建立时间    | TSSTO | 100 | _   |              | ns  |
| DAT上升沿停止信号的保持时间    | THSTO | 100 | _   | _            | ns  |
| CLK时钟信号的低电平宽度      | TCLOW | 100 | _   | _            | ns  |
| CLK时钟信号的高电平宽度      | TCHIG | 100 | _   | _            | ns  |
| DAT输入数据对CLK上升沿建立时间 | TSDA  | 30  | _   | <b>/</b> − ` | ns  |
| DAT输入数据对CLK上升沿保持时间 | THDA  | 10  | _   | -            | ns  |
| DAT输出数据有效对CLK下降沿延时 | TAA   | 2   |     | 30           | ns  |
| DAT输出数据无效对CLK下降沿延时 | TDH   | 2   |     | 40           | ns  |
| 平均数据传输速率           | Rate  | 0   |     | 2M [1]       | bps |

注: 本表计量单位以纳秒(ns)即10-9, 未注明最大值则理论值可以无穷大。

【1】: 该参数为FD655支持的最高速率,但针对不同上位机平台,以及不同的硬件接口配置,该参数差异较大,机顶盒应用详见《FD655\_OTT应用参考电路图》以及软件须知》,建议值100KHz



## 六、 封装尺寸

## 1) DIP16 封装







| UNIT   | A<br>max. | A <sub>1</sub><br>min. | A <sub>2</sub><br>max. | b              | b <sub>1</sub> | b <sub>2</sub> | U            | <b>D</b> <sup>(1)</sup> | <b>E</b> <sup>(1)</sup> | Φ    | <b>e</b> 1 | <b>ا</b>     | M <sub>E</sub> | M <sub>H</sub> | V     | Z <sup>(1)</sup><br>max. |
|--------|-----------|------------------------|------------------------|----------------|----------------|----------------|--------------|-------------------------|-------------------------|------|------------|--------------|----------------|----------------|-------|--------------------------|
| mm     | 4.2       | 0.51                   | 3.2                    | 1.73<br>1.30   | 0.53<br>0.38   | 1.25<br>0.85   | 0.36<br>0.23 | 19.50<br>18.55          | 6.48<br>6.20            | 2.54 | 7.62       | 3.60<br>3.05 | 8.25<br>7.80   | 10.0<br>8.3    | 0.254 | 0.76                     |
| inches | 0.17      | 0.02                   | 0.13                   | 0.068<br>0.051 | 0.021<br>0.015 | 0.049<br>0.033 |              |                         | 0.26<br>0.24            | 0.1  | 0.3        | 0.14<br>0.12 | 0.32<br>0.31   | 0.39<br>0.33   | 0.01  | 0.03                     |



### 2) SO16 封装



http://www.fdhisi.com/



### 七、 典型应用电路

### 1) OTT 应用电路





### 2) DVD 应用电路





#### 八、 应用须知

#### 注意事项:

说明:请注意红色加粗和黑色加粗部分文字说明,这些均为重点。

#### 1)硬件须知(请严格遵守)

- 1)由于FD655B驱动数码管或者LED的电流较大,会在电源上产生较大的毛刺电压,所以如果电源线或者地线的PCB 布线不合理,将有可能影响单片机或者FD655B的稳定性,**有关电源干扰的解决措施**:
- ① 尽量缩小电源及地网络环路的面积;并尽量为电源及地网络提供**不小于** 0.5mm的走线宽度。
- ② 在FD655B的电源和地之间,必须加入至少一只0.1uF的独石或者瓷片电容和一只容量不小于100uF 的电解电容进行退耦合 (0.1uF+100uF)。同时0.1uF电容应在电源和地引脚之间就近接入(在首先保证地环路通畅的情况下,尽量靠近FD655B的电源引脚布局)
- 2)为FD655B的信号DAT及CLK接口<mark>必须加入</mark>上拉电阻R7、R8(**建议值:4K7 & CLK** 速率100KHz),其值可以是2K  $\Omega^{\sim}$ 10K  $\Omega$ ,以加强接口的驱动能力,以便长距离传输时保证较好的信号完整性。
  - 3)应用电路为共阴数码管电路,切记

**不**推荐使用共阳数码管,共阳数码管需外置三极管转换电路且无法与按键 共同使用。

#### 4) 建议主板与面板保持相同供电

如上位机主控制端GPI0口为3.3V供电(通信口SCL、SDA),建议面板也使用3.3V供电,基于大部分均为3.3VI0口,建议使用3.3V供电.

#### 2)软件须知(请严格遵守)

- 1)必须开启显示才能加载数据寄存器进行显示 (FD655B 初始化——显示数据)
- 2) 必须加入定时刷新机制

由于面板电路大多采用排线接入主板,较易引入整机的内及外部的电磁干扰,而引起面板电路的瞬时工作异常,针对这种情况,FD655B可通过加入定时刷新机制,以最小化干扰对其的影响,每隔数秒定期对FD655B进行刷新,包括重新开启显示及加载各个数码管的数据寄存器来优化抗干扰性。

定时刷新机制的软件配置流程: FD655B 初始化——显示数据



```
参考代码如下:
   void MDrv FrontPnl Show State(void)
   MS U8 i;
   MS_U8 LedBuffer[4];
          for (i=0; i<4; i++)
   LedBuffer[i] = Led Get Code(g u8FrontPn1str[i]);
                 FD655 Write(0x0400|0x01|0x00);// 开启
式
                                            //初始化
   //显示数据
          FD655 Write( 0x1400 | LedBuffer[0] ); //点亮第一个数码管
          FD655 Write( 0x1500 | LedBuffer[1]); //点亮第二个数码管
          if((SignalIsLock)&&(MApp ZUI GetActiveOSD() == 8))
           FD655 Write(0x1600 | LedBuffer[2] 0x0080); //点亮第三个数
码管
          else
   FD655 Write(0x1600 | LedBuffer[2] | 0x0000); //点亮第三个数码管
          FD655 Write( 0x1700 | LedBuffer[3] ); //点亮第四个数码管
```

#### (3)降低通信频率

对于诸如 DVB 面板的"长线"传输应用,越高的通信频率,越不利于信号的完整性,因此建议通信频率在 100KHz 以下,修改我司软件驱动包中的 DELAY 宏,根据上位机主控制端时钟调整函数

#define DELAY ///<延时时序宏,控制 SCL 以及 SDA 的速率,建议在 5uS 以上

#### (4)降低显示亮度

在不影响显示效果的前提下,可适当的降低显示亮度,达到抗干扰及减少整机 功耗

#### (5)配置通信口方式

上位机主控制端的通信口配置方式

SCL 配置为输出方向, 建议方式: 推挽输出

SDA 配置为输出方向时, 建议方式: 推挽输出(若开漏需外接上拉)



SDA 配置为输入方向时, 建议方式: **高阻输入**, 避免第9个BIT (ACK)影响整个时序

#define FD655\_SCL\_D\_OUT {} ///<设置 SCL 为输出方向,对于双向 I/O 需切换为输出

#define FD655\_SDA\_D\_OUT {} ///〈设置 SDA 为输出方向,对于双向 I/O 需切换为输出,建议不要设置成推挽,避免 ACK 处的阶梯状波形出现。

#define FD655\_SDA\_D\_IN {} ///<设置 SDA 为输入方向,对于双向 I/0 需切换为输入

### 九、显示支持

FD655 支持 5\*7 五位七段共阴数码管或 35 个发光管应用,在数码管与发光管混合应用中,需注意:发光管所用到的段位不可和数码管有用位段重复。

### 十、 键盘扫描

FD655具有5\*7=35键键盘扫描功能,如果应用中只需很少的按键,可以在5\*7矩阵中任意选择配置。为了防止键被按下后在SEG信号线与DIG 信号线之间形成短路而影响显示,一般应该在FD655 的 DIGO $\sim$ DIG4 引脚与键盘矩阵之间串接限流电阻,其阻值可以从 $1K\Omega \equiv 10K\Omega$  ,推荐取值 $2K\Omega$