#### Prodotto SpMV con vettore denso

Matteo Calzetta, Alessandro Lori

April 11, 2025

#### Task

Il problema è crare un nucleo di calcolo parallelizzato che svolga il prodotto y=Ax, dove A è una matrice sparsa.

Per il formato di memorizzazione della matrice sono stati usati i formati:

- CSR (Compressed sparse row)
- HLL (Hacked ellpack)

Il prodotto è stato eseguito in maniera seriale e poi parallelizzato, i risultati confrontati con l'implementazione seriale.

#### Data collection

I dati sono stati raccolti sul server di dipartimento:

| <br>Specifica                             |
|-------------------------------------------|
| ntel(R) Xeon(R) Silver 4210 CPU @ 2.20GHz |

Sistema: Dual socket con 20 thread fisici e 40 thread logici.

#### Preprocessing

La conversione delle matrici dal formato Matrix Market (.mtx) avviene tramite la libreria ANSI C per Matrix Market I/O. Questo consente di identificare strutture speciali considerate (*Pattern, Symmetric, Array*) e ricostruire correttamente la matrice.

Una volta letti i valori non nulli, essi vengono salvati nei formati CSR e HLL per ottimizzare sia il consumo di memoria sia le successive operazioni di calcolo.

#### CSR (Compressed Sparse Row)

Della matrice vengono memorizzati solo gli elementi non nulli e i relativi indici:

- AS: array dei valori non nulli.
- JA: array degli indici colonna dei valori non nulli.
- IRP: array di puntatori al primo elemento di ciascuna riga in AS.



#### HLL (Hacked ELLPACK)

Hacked ELLPACK: dividere la matrice in blocchi (hack) e memorizzare ciascun blocco come una mini-matrice in formato ELLPACK, riducendo il padding. Ogni blocco memorizza:

- MAXNZ: numero massimo di non zeri per riga nel blocco.
- JA: array bidimensionale per gli indici di colonna.
- AS: array bidimensionale per i valori non nulli.

| 3 | 0 | 1 | 0 |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 2 | 4 | 1 |
| 1 | 0 | 0 | 1 |

(a) Matrix

column indices 2 0

2

(b) Arrays

0 3

#### HLL Column-Major

Per ottimizzare l'accesso alla memoria in GPU, abbiamo adottato una variante *column-major* di HLL, dove i valori non nulli di ogni blocco vengono memorizzati colonna per colonna. Per entrambi i formati inoltre, AS e JA sono array monodimensionali.

#### Vantaggi:

- Accessi più coalescenti in GPU, sfruttando al meglio la larghezza di banda della memoria.
- Semplifica la gestione memoria *host* e *device*.
- Evita frammentazione tipica degli array bidimensionali dinamici.

#### Esempio accesso column-major

Consideriamo un blocco con rows = 3 e maxNZ = 2:

$$A = \begin{bmatrix} 5 & 0 \\ 0 & 2 \\ 3 & 4 \end{bmatrix}$$

Memorizzata in column-major:

- Colonna 0: AS = [5, -, 3] JA = [0, -, 0]
- Colonna 1: AS = [-, 2, 4] JA = [-, 1, 1]

Accesso all'elemento r = 2, c = 1:

$$idx = c \cdot rows + r = 1 \cdot 3 + 2 = 5$$

$$\Rightarrow$$
  $AS[5] = 4$ ,  $JA[5] = 1$ ,  $y[2] + = 4 \cdot x[1]$ 

#### **CSR Seriale**

#### Algorithm 1 Prodotto matrice sparsa-vettore con formato CSR

```
\begin{array}{lll} \text{1: } \textbf{for } i = 1 \textbf{ to } m \textbf{ do} \\ \text{2: } & t \leftarrow 0 \\ \text{3: } & \textbf{for } j = irp(i) \textbf{ to } irp(i+1) - 1 \textbf{ do} \\ \text{4: } & t \leftarrow t + as(j) \cdot x(ja(j)) \end{array}
```

 $y(i) \leftarrow t$ 

Il ciclo esterno scorre le righe della matrice (M), il ciclo interno gli elementi non nulli e li moltiplica per il corrispondente del vettore denso x.

#### HLL row-major seriale

## Algorithm 2 Prodotto matrice-vectore seriale con formato HLL row-major 1: for $blockl\,D=0$ to num Nblocks-1 do 2: $start.row \leftarrow blockl\,D\cdot HackSize$ 3: $end row \leftarrow min((blockl\,D+1)\cdot HackSize, M)$ 4: $maxNZ \leftarrow hll.matrix.blocks[blockl\,D].max.nz.per.row$ 5: row.off $set \leftarrow 0$ 6: for i = start.row to end.row - 1 do 7: $y[i] \leftarrow 0$ 8: for j = 0 to maxNZ - 1 do 9: $idx \leftarrow row.off$ set + j 10: if $jAlidxl \neq -1$ then

 $y[i] \leftarrow y[i] + AS[idx] \cdot x[JA[idx]]$  $row\_offset \leftarrow row\_offset + maxNZ$ 

12-

Il ciclo esterno scorre i blocchi della matrice, ogni blocco contiene un sottoinsieme di righe consecutive. Per ogni riga, si scorrono gli elementi non nulli (fino a maxNZ) e, se validi (non hanno padding -1), vengono moltiplicati per i corrispondenti valori del vettore denso x.

#### HLL column-major seriale

# Algorithm 3 Prodotto matrice-vettore seriale con formato HLL column-major 1. Inizializza $y(i) \leftarrow 0$ per i = 0 to M - 1 2. for b = 0 to num.blocks > 1 do 3 start.row $\leftarrow b \cdot HackSize$ 4 $rows \leftarrow HackSize$ 4 $rows \leftarrow HackSize$ 5: if b = num.blocks - 1 and M mod $HackSize \neq 0$ then $rows \leftarrow M$ mod HackSize 7: $maxNz \leftarrow hill.matrix.blocks[s]imax.nz.per.row$ 8: for r = 0 to rows - 1 do 9: $sum \leftarrow 0$ for c = 0 to maxNZ - 1 do 11: $ix \leftarrow c \cdot rows + r$ 12: $val \leftarrow AS[idx]$ 13: $c \leftarrow JA[idx]$

Nel formato HLL **column-major**, gli elementi non nulli di ogni blocco sono memorizzati colonna per colonna. Per accedere all'elemento in posizione (riga = r, colonna = c) all'interno di un blocco, l'indice viene calcolato come:

$$idx = c \cdot rows + r$$

#### dove:

- c è la colonna logica all'interno del blocco (0-based)
- r è la riga logica all'interno del blocco (0-based)
- rows è il numero di righe effettive nel blocco corrente

 $sum \leftarrow sum + val \cdot x[col]$ 

 $y[start\_row + r] \leftarrow sum$ 

14

15-

#### Metriche di valutazione

Le prestazioni del prodotto matrice-vettore sono state misurate ripetendo più volte l'invocazione del kernel su ciascuna matrice, così da calcolare un **tempo medio** di esecuzione.

Sono state considerate le seguenti metriche:

$$\mathsf{FLOPS} = rac{2 \cdot NZ}{T}$$
  $\mathsf{Speedup} = rac{T_{\mathsf{seriale}}}{T_{\mathsf{parallelo}}}$   $\mathsf{Efficienza} = rac{\mathsf{Speedup}}{\mathsf{NumThreads}}$ 

#### Validazione dei risultati

Per verificare la correttezza del prodotto matrice-vettore nei diversi formati e paradigmi (CSR, HLL row/column, OpenMP, CUDA), è stata calcolata la **norma L2** tra il risultato ottenuto e la versione seriale di riferimento:

$$\|\mathbf{a} - \mathbf{b}\|_2 = \sqrt{\sum_{i=0}^{M-1} (a_i - b_i)^2}$$

- Inizialmente confrontate le tre versioni sequenziali su matrici piccole.
- Successivamente, confrontate anche le versioni parallele (OpenMP/CUDA) con la rispettiva versione seriale.

La norma risultava prossima a zero in tutti i casi, confermando la correttezza. Piccole differenze numeriche sono attese a causa dell'aritmetica floating-point.

#### OpenMP con formato CSR

Per sfruttare il parallelismo su CPU con OpenMP, è stata implementata una strategia di bilanciamento del carico basata sulla distribuzione del numero di elementi non nulli tra i thread, mantenendo la località spaziale.

#### Strategia adottata:

- Le righe della matrice sono suddivise in blocchi contigui per thread.
- Ogni thread riceve un numero di non-zero bilanciato rispetto agli altri.
- Se un thread riceve un sottoinsieme vuoto, viene scartato.

**Formula:** si accumulano i non-zero riga per riga e si crea una nuova partizione quando si supera il carico aspettato

$$target_workload = \frac{total_nnz}{num_threads}$$

#### OpenMP con formato CSR

Ogni thread ottiene il proprio intervallo di righe tramite l'array row\_partition, calcolato in fase di bilanciamento del carico. Per ciascuna riga assegnata, si esegue l'accumulo dei prodotti tra i valori non nulli (AS) e gli elementi corrispondenti del vettore x.

#### OpenMP con formato HLL

Per il prodotto matrice-vettore con formato HLL è stata usata la direttiva:

#pragma omp parallel for schedule(guided)

#### Caratteristiche principali:

- Lo scheduling guided assegna dinamicamente blocchi della matrice ai thread.
- Ogni thread elabora blocchi distinti, lavorando su righe disgiunte ⇒ nessuna sincronizzazione necessaria.

**Vantaggio:** buon bilanciamento del carico anche in presenza di blocchi disomogenei.

**Svantaggio:** overhead introdotto dal monitoraggio e dalla riassegnazione dinamica dei blocchi.

#### CUDA CSR - Kernel 0: spmv\_csr\_threads

**Assegnazione 1:1** tra thread e riga CSR. Ogni thread calcola il prodotto scalare di una riga.

**Numero Blocchi:** Ogni blocco ha 256 threads e il numero di blocchi lanciati viene calcolato attraverso la seguente formula che permette la copertura della matrice da parte dei blocchi con uno scarto in eccesso:

$${\tt num\_blocks} = \frac{M + {\tt threads\_per\_block} - 1}{{\tt threads\_per\_block}}$$

#### Calcolo indici:

$$row = blockIdx.x \cdot blockDim.x + threadIdx.x$$

**Risultato:** Ogni thread inserisce il risultato della computazione della riga all'interno del vettore risultante  $\rightarrow$  nessuna race condition.

#### CUDA CSR - Kernel 1: spmv\_csr\_warps

**Un warp per riga:** i 32 thread di un warp collaborano per calcolare una riga.

#### Configurazione thread bidimensionale:

$$blockDim.x = 32$$
,  $blockDim.y = warp_per_block$   
 $row = blockIdx.x \cdot blockDim.y + threadIdx.y$ 

#### Ogni thread lavora su:

 $\mbox{\bf Riduzione con shuffle: $\_$shfl\_$sync} \rightarrow \mbox{somma dei risultati parziali} \\ \mbox{all'interno del warp.}$ 

#### CUDA CSR - Kernel 2 e Kernel 3

**Varianti:** differiscono per il metodo usato per effettuare la riduzione rispetto al Kernel 1.

**Kernel 2:** usa la memoria condivisa nella quale sono salvati i risultati parziali

shared\_sum[lane + threadIdx.y \* WARP\_SIZE] = sum
e successivamente ridotti all'interno di essa.

 $shared\_sum[parziale\_corrente] \ += \ shared\_sum[parziale\_corrente \ + \ offset]$ 

**Kernel 3:** usa la memoria condivisa bidimensionale nella quale sono salvati i risultati parziali

shared\_sum[warp\_id][lane] = sum
sum = shared\_sum[warp\_id][lane]

e successivamente presi da essa e ridotti usando \_\_shfl\_sync.

sum += \_\_shfl\_sync(OxFFFFFFFF, sum, lane + offset)

#### CUDA CSR - Kernel 4: spmv\_csr\_warps\_cachel2

**Configurazione:** abbiamo un warp per riga con stessa configurazione rispetto ai kernel precedenti.

**CacheL2:** usiamo \_\_ldg per prendere i valori che ci interessano dalla CacheL2 prima di dover accedere alla memoria globale ove necessario.

int col = 
$$_{-}ldg(JA[j])$$
, sum +=  $_{-}ldg(AS[j]) * _{-}ldg(x[col])$ 

**Riduzione con shuffle:** \_\_shfl\_sync  $\to$  somma dei risultati parziali all'interno del warp.

#### CUDA CSR - Kernel 5: spmv\_csr\_warp\_texture

**Configurazione:** abbiamo un warp per riga con stessa configurazione rispetto ai kernel precedenti.

**Texture Cache:** usiamo text1Dfetch per prendere i valori che ci interessano dalla Texture Cache prima di dover accedere alla memoria globale ove necessario.

**Riduzione con shuffle:** \_\_shfl\_sync  $\to$  somma dei risultati parziali all'interno del warp.

#### CUDA - Kernel 0: matvec\_Hll\_cuda\_SH

**Assegnazione 1:1** tra thread e riga HLL. Ogni thread calcola il prodotto scalare di una riga.

**Struttura HLL:** blocchi da  $HACK\_SIZE = 32$  righe  $\rightarrow$  allineamento con SM della GPU.

#### Calcolo indici:

$$global\_row = blockIdx.x \cdot blockDim.x + threadIdx.x$$

$$\texttt{block\_id} = \left\lfloor \frac{\texttt{global\_row}}{\texttt{HACK\_SIZE}} \right\rfloor, \quad \texttt{local\_row} = \texttt{global\_row} \; \texttt{mod} \; \texttt{HACK\_SIZE}$$

#### Scrittura sicura:

$${\tt d\_y[global\_row]} = {\tt sum}$$

Ogni thread scrive in posizione esclusiva ightarrow nessuna race condition.

#### CUDA - Kernel 1: matvec\_Hll\_cuda\_warp

**Un warp per riga:** i 32 thread di un warp collaborano per calcolare una riga.

#### Configurazione griglia bidimensionale:

$$\label{eq:blockDim.y} \begin{split} \texttt{blockDim.x} &= \texttt{32}, & \texttt{blockDim.y} &= \texttt{warp\_per\_block} \\ \\ \texttt{global\_row} &= \texttt{blockIdx.x} \cdot \texttt{blockDim.y} + \texttt{threadIdx.y} \end{split}$$

#### Ogni thread lavora su:

Riduzione con shuffle:  $\_\_shfl\_down\_sync \rightarrow somma dei risultati parziali all'interno del warp.$ 

### CUDA - Kernel 2: matvec\_Hll\_cuda\_warp\_shared Riduzione con shared memory: i risultati parziali sono scritti in sdata [].

#### Allocazione shared memory:

 $sharedSize = WARP\_SIZE \cdot warps\_per\_block \cdot sizeof(double)$ 

#### Indice nella shared:

 $s\_index = warpIdInBlock \cdot WARP\_SIZE + lane$ 

**Riduzione logaritmica:** somma tra coppie di valori con offset decrescente, facendo

sdata[s\_index] += sdata[s\_index + offset]

e

\_\_syncthreads() ad ogni passo

#### CUDA - Kernel 3: matvec\_hll\_column\_kernel

**Formato column-major:** massimizza coalescenza degli accessi in memoria globale.

#### Accesso column-major:

$$idx = c \cdot rows + local\_row$$

#### **Esempio:**

Thread 0: R0\_C0, R0\_C1, R0\_C2

Thread 1: R1\_C0, R1\_C1, R1\_C2

• ...

**Coalescenza perfetta:** accessi simultanei dei thread a celle contigue  $\rightarrow$  efficienza massima.

Scrittura esclusiva in:

 $d_y[global_row] = sum$ 

#### Risultati seriale





#### Risultati OpenMP HLL



GFLOPS OpenMP HLL



Avg Speedup



Avg GFLOPS per Thread



Avg Efficiency

#### Risultati OpenMP CSR



GFLOPS OpenMP CSR



Avg Speedup



Avg GFLOPS per Thread



Avg Efficiency

#### Risultati OpenMP CSR Guided



GFLOPS OpenMP CSR



Avg Speedup



Avg GFLOPS per Thread



Avg Efficiency

#### Risultati CUDA



GFLOPS foreach CSR kernel



GFLOPS foreach HLL kernel

#### Risultati CUDA



Best kernel CSR vs Best kernel HLL

#### Grazie per l'attenzione!

Matteo Calzetta, Alessandro Lori