Одним из направлений развития электроники является уменьшение размеров разрабатываемых устройств. С помощью логических элементов можно реализовать (теоретически) комбинационную (и не только) схему любой сложности. К сожалению, «любой сложности» справедливо и в конструктивном смысле... Это естественно, чем сложнее функция, тем больше элементов требуется для ее реализации. Это – габариты устройства! Применение ПЛИС позволяет легко решить эту задачу.

Создание приложений при помощи этих микросхем позволяет отказаться от применения большего количества логических микросхем. Всю схему, таким образом, можно собрать в корпусе одной ПЛИС. При необходимости доработки в таком случае не придется изменять схемотехнику, а можно будет ограничиться изменением внутренних соединений в самой ПЛИС.

Что же такое – «ПЛИС», или «программируемая логическая интегральная схема»?

Микросхемы программируемой логики являются одним из наиболее мощных и гибких инструментов для построения цифровых схем. Удобные и доступные системы проектирования позволяют разработчику создавать свои собственные микросхемы при минимальных затрат времени и средств — от простой логической функции до многопроцессорной системы.

Использование ПЛИС оптимально для применения как в единичном, так и в серийном производстве. Основные области применения:

- периферийные модули;
- цифровая обработка сигнала;
- высокоскоростная передача данных;
- нейрочипы для интеллектуальных систем управления;
- микропроцессорные системы.

Следует сразу сказать, что ПЛИС не является безальтернативным средством для построения сложных цифровых систем. Поэтому, прежде, чем «плотно» ими заняться, вспомним слова персонажа из одного легендарного фильма: «Огласите весь список, пжлст!».

- 1. Уже рассмотренные нами ранее варианты автоматов без памяти, с использованием логических микросхем, мультиплексоров, дешифраторов, и т.д. Плюсы: могут все, на что хватает таланта разработчика. Минусы: габариты, потребляемая мощность, дороговизна, уникальность разработки под единственную функцию.
- Базовые матричные кристаллы (БМК). На английском Gate Array. Uncommitted Logic Array, ULA. Английское название дает весьма понятное понятие (шутка!) о устройстве. БМК – большая интегральная схема (БИС), внутри которой размещены, но не соединены элементарные схемы и логические элементы. Разработчик разрабатывает схему в виде так называемой маски, описывающей соединения отдельных элементов БИС. Эта маска накладывается в виде последнего слоя при изготовлении БИС и заказчик получает готовое устройств, которое выполняет нужные ему функции, а стоит при этом ненамного дороже, нежели сам БМК. Метод неновый, еще при изготовлении отечественных клонов (тоже легендарного) ПК «ZX Spectrum» БИС Т34ВГ1 (КА1515ХМ1-216) использовалась в качестве контроллера внешних устройств. В паре с Т34ВМ1, отечественным аналогом процессора Z80. В оригинальных компьютерах Синклера также использовалась ULA. 3200 вентилей, корус с 64 ножками, но дело свое делала. Со временем БМК «подросли», 1592XM1 содержит уже 1000 вентилей (производитель Ангстрем, 132 ноги, 50 МГц тактовой частоты, 1,2 нС задержки на вентиль). Но используются они в настоящий момент достаточно редко – для большинства разработчиков матрица соединений (маска) – слишком сложно, а окупаться технология может лишь в крупной серии. Например, по прайсу 2001 года от Ангстрема, цена одной БИС - 1750 рублей, а вот стоимость проекта и партии – 350 тыс. Так что простая арифметика показывает объем партии в 200 БИС.

- 3. Заказные БИС. По-английски «application-specific integrated circuit», ASIC. Очень похоже на предыдущий пункт, только в состав этих БИС и СБИС часто входят процессоры (вплоть до многоядерных 64-разрядных), блоки ОЗУ и ПЗУ и т.д. Разработка тоже сводится уже не к описанию соединений, а описанию функционала схемы. Для этого применяются специальные языки описания аппаратных устройств (например, Verilog, VHDL). Возможности самые широкие! Раз, и готов новый сотовый... Только вот разработка системы может стоить порядка 1 млн. долларов! Как с грустью было написано в одной статье по этому направлению: «невозможно спорить с Интелом или ТИ в выпуске процессоров или микросхем, бессмысленно соревноваться с китайцами в производстве массовой электроники»...
- 4. Специализированные компьютеры, процессоры (например, цифровые сигнальные процессоры), микроконтроллеры. Тут все понятно. Плюсы: берем стандартные комплектующие, пишем программу все готово! Недостатки скорость. Даже миллиарды операций умножения в секунду не так уж и быстро, если говорить о связи или передаче информации на скоростях «за 100 Мбит в секунду). Короче, дешево и сердито, но не для всех задач!
- 5. Ну и в финале те самые ПЛИС, о которых мы ведем речь! Тоже решение не из дешевых. Современные ПЛИС с большими возможностями (могут содержать до 1000 умножителей, высокоскоростные приемо-передатчики, встроенную память, работают на частотах до ГГц) могут стоить 15-20 тыс. долларов. Явно «не для ширпотреба». Цена «чего попроще» 300-2000 долларов. Есть, конечно, совершенно «бюджетные» варианты микросхема от Алтера всего за 250-300 рулей (если Вам для Вашего гениального проекта таки хватит 1250 вентилей. Но подобрать «корпус» под задачу здесь можо...

Программируемая интегральная схема (ПЛИС, англ. Programmable logic device, PLD) – электронный компонент, используемый для создания цифровых интегральных схем, логика работы которого не определяется при изготовлении, а задаётся посредством программирования (проектирования).

Для программирования используются программатор и IDE (среда разработки), позволяющие задать желаемую структуру цифрового устройства в виде принципиальной электрической схемы или набора модулей на специальных языках описания аппаратуры: Verilog, VHDL, и др.

Как для любой «живой» области, для ПЛИС трудно дать однозначную классификацию. Во многих источниках, как сетевых, так и литературных, встречаются различные, часто даже противоречивые понятия, определения и описания. Попробуем привести нечто «среднее».

Основные типы ПЛИС:

- Programmable logic array (PLA) В отечественных источниках определяется как ПЛМ (программируемая логическая матрица).
- Programmable array logic (PAL). В отечественных источниках определяется как ПМЛ (программируемая матрица логики)
- Gate array logic (GAL). Развитие PAL, где возможно перепрограммирование устройства.
- Complex programmable logic device (CPLD). В отечественных источниках называются (обычно) либо просто ПЛИС, либо как-то типа «ПЛИС в диапазоне между PAL и FPGA».
- Field-programmable gate array (FPGA). В отечественных источниках встречается термин ППВМ (программируемая пользователем вентильная матрица).

Классификация во многом – историческая и достаточно условна. Встречаются и другие обозначения, ряд источников «выделяют» и другие «пункты классификации»...

В приведенной нами классификации наиболее часто в настоящее время используются два последних типа устройств. Более ранние типы, в основном, уже сняты с

производства и в разработках почти не используются (хотя и есть в продаже). Рассмотрим последние два типа отдельно.

#### Тактовые и управляющие сигналы



Рис.1. Структура микросхемы CPLD.

СРLD (Complex Programmable Device) — ПЛИС с относительно небольшим числом элементов (сотни или тысячи) функциональных блоков ( $\Phi E$ — FB), состоящих из многовходовой ПЛМ (или ПМЛ) и триггера, и, как правило, с энергонезависимой конфигурационной (FLASH) памятью, программирование которой реализует настройку блоков и их связей. В упрощенном виде (рис.) СРLD можно представить как набор из множества  $\Phi E$ , коммутируемых друг с другом через так называемую главную коммутационную матрицу ( $\Gamma TM$  или AIM—Advanced Interconnection Matrix)).

Такие ПЛИС дешевле, проще в применении, требуют минимальной обвязки, быстро запускаются. Могут использоваться там, где не требуется сложная логика работы, но не хватает скорости или ног у обычного микроконтроллера. Например, для обработки сигналов, к примеру, как контроллер USB или PCI-шины.

На периферии расположены блоки ввода-вывода (БВВ или I/O).

 $\Phi E$  в свою очередь, состоят из так называемых макроячеек (МЯ). Каждая макроячеека (рис.2) помимо комбинационной схемы — одновыходовой ПЛМ, имеет триггер, который может быть запрограммирован как D—триггер или как триггер-защелка. На него, кроме выходного сигнала от ПЛМ(D/T), приходят сигналы разрешения(CE), установки/сброса(S,R)и синхросигнал(C).



Рис.2. Упрощенная схема макроячейки CPLD.

Микросхемы этого типа могут быть применены при создании нестандартных АЛУ, дешифраторов, мультиплексоров, конечных автоматов и т.д., т.е. при создании устройств, в которых реализуются логические функции большого числа переменных и используется относительно небольшое число триггеров.

Ведущими производителями ПЛИС являются фирмы Xilinx, Atmel, Actel.

Более подробно с архитектурой CPLD можно ознакомиться на сайтах производителей или продавцов ПЛИС – www.xilinx.com, www.altera.com, www.plis.ru и др.

FPGA (Field-programmable gate array) достаточно серьезно различаются по структуре у различных производителей. Постараемся посмотреть «средний» состав такой ПЛИС, с наиболее часто встречаемыми структурными элементами.

Основные программируемые компоненты ПЛИС:

- программируемые логические блоки (логические ячейки);
- блоки ввода и вывода;
- коммутация между элементами (матрица межсоединений);
- блоки памяти;
- умножители.

На схеме ПЛИС (рис. 3) логические ячейки на схеме изображены красным цветом. Они выполняют простые операции, входящие в алгоритм работы ПЛИС в целом (в некоторых источниках используется термин «проект», т.к. алгоритм не полностью соответствует принципам работы ПЛИС). Кроме «чисто логических» (хотя, чисто логических блоков в современных ПЛИС, пожалуй и нет...) блоков, можно увидеть и блоки подстановок (рис. 4). Блок подстановок, получает на вход определенное число бит, преобразует, по определенному алгоритму, а на выходе выдаёт другое число бит. Другими словами, в состав этого блока входят дешифратор, шифратор и коммутатор (рис. 5).



Рис. 3. Структура ПЛИС типа FPGA.



Рис. 4. Упрощенная структура ПЛИС и ее блоков.



Рис. 5 Пример блока подстановок ПЛИС.

Матрица межсоединений обозначена заливкой серым цветом всего кристалла ПЛИС (рис. 3). В соответствии со своим названием межсоединения обеспечивают связь всех частей программируемой логической интегральной схемы между собой.

Разделяют ПЛИС с островной и иерархической структурой. В островной структуре логические блоки представляют собой подобие островов, окруженные «морем» блоков, осуществляющих коммутацию логических блоков (рис. 6).



Рис. 6. Структура островной ПЛИС.



Рис. 7. Структура иерархической ПЛИС.

В иерархических ПЛИС (рис. 7) существуют как-бы «подсистемы» логических блоков. В такие подсистемы объединяются блоки, наиболее часто работающие совместно. Полученные связи просты и «быстры». Подсистемы объединяются в более сложные структуры.

Блоки памяти (зеленые блоки на рис. 3) представляют собой структуры памяти со произвольным доступом (ОЗУ по отечественной классификации). Эти блоки могут подключаться как к входам/выходам, так и к другим внутренним блокам ПЛИС.

Умножители (синий цвет на рис. 3) выполняют целочисленной умножение двух входных множителей (в простейшей терминологии). В состав современных ПЛИС могут входить весьма сложные подсистемы. В качестве примера приведем узел DSP48. Узел DSP48 — это сложная законченная ячейка, которая реализует математические и логические функции. Основные операции: умножение, сложение, вычитание, накопление, счетчик, логические операции (XOR, NAND, AND, OR, NOR), возведение в квадрат, сравнение чисел, сдвиг и т.д. На рис. 8 представлена ячейка DSP48E2 для семейства ПЛИС Xilinx Ultrascale+.



Рис. 8. Узел DSP48.

Последним основным элементом ПЛИС являются блоки ввода вывода. На схеме они показаны желтым цветом. На их функциях останавливаться не будем, они вполне очевидны. Естественно, блоки ввода вывода могут организовать связь «с внешним миром» любому внутреннему узлу ПЛИС.

Вернемся к логическим блокам и рассмотрим их устройство. Как уже говорилось выше, логическая ячейка ПЛИС не является комбинационной схемой, т.е. «логической ячейкой» в полном смысле этого слова.

Логическая ячейка является базовым логическим элементом ПЛИС типа PGA(рис.9).Она состоит из 4–6-ти входовой (в зависимости от типа FPGA) схемы, выполняющей логическую функцию, реализуемую с помощью постоянного запоминающего устройства (ПЗУ), D-триггера (DFF- D-Flip Flop), дополнительной управляющей логики и схемы ускорения переноса, используемой при построении



сумматоров.

Рис. 9. Упрощенная структурная схема 4-входовой логической ячейки.

LUT — это Look-Up Table, таблица преобразования. Например, на Рис.9 показан четырехбитный LUT в составе базового логического блока (также часто встречаемый термин, аналогичный понятию логическая ячейка). Здесь четырехбитному числу на входе логической функции ставится в соответствие однобитный результат. Красные квадратики на рис. 9 обозначают программируемый элемент, регистр — это та память, где хранится прошивка для ПЛИС. Видно, что для конфигурации 4-х битного LUT требуется 16 конфигурационных регистров. Содержимое этих регистров определяют логическую функцию, реализованную внутри логической ячейки.

Еще один конфигурационный регистр (на рис. 9 это одиночный красный квадратик справа) определяет нужно ли на выход базового логического элемента выдавать прямо значение с LUT или нужно выдать зафиксированное в D-триггере значение с LUT. Фиксация и хранение данных в цифровых схемах нужна практически в любом проекте.

При таком подходе можно достаточно точно спрогнозировать время прохождения сигнала и оно не будет зависеть от реализуемой логической функции. Эта важная особенность делает возможным временной анализ схемы. Т.е. любая из 16 возможных логических функций будет реализовываться логической ячейкой за одно и то же время. В случае применения «жесткой логики» время выполнения меняется для разных функций.

Для реализации функций с несколькими выходными переменными производится объединение нескольких логических ячеек.

Естественно, мы приводим пример «примитива» логической ячейки. Эти узлы в современных ПЛИС различаются и частенько выглядят гораздо сложнее. Но общие принципы верны в любом случае.



Рис. 10. Структура логической ячейки ПЛИС Cyclone III фирмы Altera.

Для работы с ПЛИС чаще всего используются как специальные аппаратные средства, так и специализированное программное обеспечение. «Рукопашная» работа с ПЛИС возможна, но в подавляющем большинстве случаев неэффективна.

Два основных «игрока» на рынке ПЛИС в настоящее время — фирмы Altera (в 2015 году эту фирму скупила Intel) и Xilinx. Обе фирмы выпускают широкий набор ПЛИС с разными техническими данными (и, как следствие, разных ценовых диапазонов).

Как структуры, так и ПО для различных серий ПЛИС серьезно различаются, в области разработки аппаратуры на ПЛИС не действует широко известный принцип «хочу знать все!», часто справедливый в «смежных» областях. Например, знает инженерэлектроник принципы работы основных логических узлов, следовательно, он способен разработать любой логический автомат без памяти. Ли, знает программист, ну, Бэйсик. Ну и может писать на нем программы для ЛЮБОГО компьютера и почти любой операционной системы. А вот для ПЛИС... Часто на рынке ищут специалистов, умеющих работать С КОНКРЕТНОЙ ПЛИС! Слишком они разные, задачи решаемые на одной, могут не решаться и использованием другого «железа или софта»...

Не углубляясь в «разделение рынка» и не пытаясь показать «самое-самое», приведем просто пару примеров того, «что надо», чтобы работать с ПЛИС.

## Фирма Xilinx. ПЛИС типа FPGA серии Spartan. Конкретно: Spartan 6 LX45.

Таблица 1. Основные параметры ПЛИС семейства Spartan-6 LX

|                       | Тип кристалла                |       |        |        |        |        |        |         |         |
|-----------------------|------------------------------|-------|--------|--------|--------|--------|--------|---------|---------|
| Тип ресурсов ПЛИС     |                              | XC6SL | XC6SL  | XC6SL  | XC6SL  | XC6SL  | XC6SL  | XC6SLX  | XC6SLX  |
|                       |                              | X4    | X9     | X16    | X25    | X45    | X75    | 100     | 150     |
|                       | Количество секций Slices     | 600   | 1430   | 2278   | 3750   | 6822   | 11 662 | 15 822  | 23 038  |
| Логические<br>ресурсы | Общее число тригтеров<br>CLB | 4800  | 11 440 | 18 224 | 30 064 | 54 576 | 93 296 | 126576  | 184304  |
|                       | Число                        | 3840  | 9152   | 14 579 | 24 051 | 43 661 | 74 637 | 101 261 | 147 443 |

| Cells Объем   распределенн ой памяти (1К) 75 К 90 К 136 К 229 К 401 К 692           |               |          |
|-------------------------------------------------------------------------------------|---------------|----------|
| = 1024 бит)                                                                         | 2 K   976 K   | X 1355 K |
| Количество модулей блочной                                                          | 72 268        | 268      |
| Объем блочной памяти (1K = 216 K 576 K 576 K 936 K 2088 K 309 1024 бит) Block RAM   | 96 K 4824 I   | K 4824 K |
| Количество блоков управления синхронизаци 2 2 2 2 4 ей Clock Management Tiles (СМТ) | 5 6           | 6        |
| Число<br>цифровых<br>модулей<br>управления                                          | 2 12          | 12       |
| Число<br>аналоговых<br>модулей                                                      | 6 6           | 6        |
| Секции                                                                              | 32 180        | 180      |
| встроенны число аппаратных контроллеров аппаратные нитерфейса                       | 4 4           | 4        |
| / вывода ввода/вывода                                                               | 6 6<br>00 480 | 570      |

|               | е число       |         |         |         |         |         |         |         |         |
|---------------|---------------|---------|---------|---------|---------|---------|---------|---------|---------|
|               | пользовательс |         |         |         |         |         |         |         |         |
|               | ких выводов   |         |         |         |         |         |         |         |         |
|               | Максимально   |         |         |         |         |         |         |         |         |
|               | е число       |         | 100     | 116     | 133     | 179     | 200     | 240     | 285     |
|               | дифференциа   | 60      |         |         |         |         |         |         |         |
|               | льных пар     |         |         |         |         |         |         |         |         |
|               | выводов       |         |         |         |         |         |         |         |         |
|               | Варианты      |         | -2, -3  | -2, -3  | -2, -3  | -2, -3  | -2, -3  | -2, -3  | -2, -3  |
|               | быстродейств  |         |         |         |         |         |         |         |         |
|               | ия для        |         |         |         |         |         |         |         |         |
|               | коммерческог  |         |         |         |         |         |         |         |         |
| Варианты      | о исполнения  |         |         |         |         |         |         |         |         |
| быстродействи | _             |         |         |         |         |         |         |         |         |
| я ПЛИС        | быстродейств  | -I 1 -2 | -L1, -2 |
|               | ия для        |         |         |         |         |         |         |         |         |
|               | промышленно   |         |         |         |         |         |         |         |         |
|               | ГО            |         |         |         |         |         |         |         |         |
|               | исполнения    |         |         |         |         |         |         |         |         |
|               | Объем         | 2,7     | 2,7     | 3,7     | 6,4     | 11,8    | 19,6    | 26,5    | 33,7    |
| Конфигурацио  | 1 01          |         |         |         |         |         |         |         |         |
| нная память   | нной памяти,  |         |         |         |         |         |         |         |         |
|               | Мбит          |         |         |         |         |         |         |         |         |

Таблица 2. Типы корпусного исполнения ПЛИС семейства Spartan-6 LX

| Тип корпуса<br>ПЛИС | CPG196 | TQG144 | CSG225 | FT256,<br>FTG256 | CSG324          | FG484,<br>FGG484 | CSG484  | FG676<br>,<br>FGG6<br>76 | FG900<br>,<br>FGG9<br>00 |
|---------------------|--------|--------|--------|------------------|-----------------|------------------|---------|--------------------------|--------------------------|
| Габариты, мм        | 8×8    | 20×20  | 13×13  | 17×17            | 15×15           | 23×23            | 19×19   | 27×27                    | 31×31                    |
| Высота, мм          | 0,5    | 0,5    | 0,8    | 1                | 0,8             | 1                | 0,8     | 1                        | 1                        |
| Тип кристалла       | XC6SL  | XC6SL  | XC6SLX | XC6SLX           | XC6VLX          | XC6VLX           | XC6VLX1 | XC6VLX150                |                          |
| T                   | X4     | X9     | 16     | 25               | <mark>45</mark> | 75               | 00      |                          |                          |
|                     | 100    | 100    | 100    |                  |                 |                  |         | _                        | _                        |
|                     | 100    | 102    | _      | _                | _               | _                |         | _                        | _                        |
|                     | 120    | 160    | 160    | _                | _               | _                |         | _                        | _                        |
| Число               | _      | 186    | 186    | 186              | _               | _                | _       | _                        | _                        |
| пользовательс       | _      | 200    | 232    | 226              | 218             | _                |         | _                        | _                        |
| ких выводов         |        |        |        | 266              | 316             | 274              | 326     | 338                      |                          |
|                     | _      |        | _      | _                | 310             | 310              | 320     | 33                       | 30                       |
|                     |        |        |        |                  | 358             | 400              | 480     | 49                       | 98                       |
|                     | _      | _      | _      | _                | _               | _                | _       | 5′                       | 70                       |

Микросхема FPGA Spartan-6 LX45 оптимизирована для реализации устройств высокопроизводительной логики и включает в себя:

- 6.822 ячейки, каждая из которых содержит четыре 6-ти выводные таблицы преобразования (LUT), и 8 триггеров;
  - быстродействующие блоки RAM с общим объемом 2,1 Mbit;
  - четыре блока управления синхронизацией (восемь DCM и четыре PLL);
  - шесть систем фазовой автоподстройки частоты;
  - 58 DSP ячейки;
  - тактовая частота порядка 500 МГц.

Для работы с этой ПЛИС предлагается отладочная плата (приводим один из множества вариантов).

# **KEY FEATURES**



#### Рис. 11. Отладочная плата.

Стоимость самой ПЛИС – 78 Евро (6800 руб. на дату отсечки). Плата – естественно дороже – 18-34 тыс. рублей на ту же дату, но плата дает нам возможность решать широкий набор задач по разработке аппаратуры на ПЛИС.

Простейший вариант ПО «начального уровня» - бесплатная среда разработки Xilinx

ISE WebPACK (очевидно, от той же фирмы).





Рис. 13. Разработка «очень сложного устройства».



Рис. 14. Соединение узлов. Тут уже сложнее...

Понятно, что обучение программированию в нашу дисциплину не входит...

#### Фирма Altera. ПЛИС типа FPGA серии Cyclone. Конкретно: Cyclone V.

Основой массива программируемой логики 28-нм семейства СБИС ПЛ **Cyclone V**, в отличии от других семейств серии **Cyclone**, являются адаптивные логические модули (также, как в сериях **Arria** и **Stratix**). Кроме этого, микросхемы семейства **Cyclone V** содержат блоки цифровой обработки сигналов переменной точности, блоки встроенного ОЗУ, высокоскоростные приемопередатчики, аппаратные IP-блоки (контроллеры PCI Express и контроллеры внешней синхронной памяти), и средства защиты проекта от несанкционированного копирования и модификации.

Семейство **Cyclone** V имеет в своем составе микросхемы, которые содержат аппаратный процессорный блок, основой которого является одно- или двухъядерный процессор **ARM Cortex A9**.

Не новая уже БИС, 2011 года, цена около 50 долларов. Стартовый отлядочный комплект уже 150 долларов.



Рис. 15. Отладочная плата.

| Произв    | одитель: |         |         |      | Terasic      |
|-----------|----------|---------|---------|------|--------------|
| SoC:      |          | Cyclone |         | V    | SE           |
| RAM:      | 1        | GB      | of      | DDR3 | SDRAM        |
| Flash:    |          |         |         |      | нет          |
| Ethernet: |          |         |         |      | 10/100/1000  |
| JTAG:     |          |         |         |      | есть         |
| Arduino   |          |         | header: |      | есть         |
| Размеры:  |          |         | 89x107  |      | MM           |
| Цена:     |          |         |         |      | \$550        |
| Другие    |          |         |         |      | возможности: |

### 2 АЦП 14 bit, 150 MSPS

G-sensor (акселерометр)



Рис. 16. Структурная схема платы.

Возможности платы очень велики, ориентация – связь, цифровая обработка информации. Правда цена – кусачая.

Но есть и более бюджетные варианты. Для более старых вариантов Cyclone можно найти платы, начиная с цены в несколько сотен рублей...

Для работы с данной ПЛИС нам нужно скачать официальную среду разработки - **Quartus II Web Edition**, она бесплатная.



Рис. 18. Схема устройства.

Применение ПЛИС вполне соответствует поговорке «любой каприз за Ваши деньги». Все зависит от задачи, цены вопроса, ну и, естественно, толщины позолоты на очень умелых ручках разработчика...



Рис. 19. Минимализм. Модуль весов. Вариант на «мелкой логике» (шутка! Там есть микроконтроллер!) и ПЛИС.



Рис. 20. Вариант «чуть чуть посложнее». Система обработки сигналов РЛС.