

# Symulator Escape





# Konfiguracja ogólna



Enable MUL and DIV Complete Set of Comp.Oper Sign Extension of B/H/W Memory Oper on B/H/W



Załaduj konfigurację symulatora (File -> OpenFile) z pliku example.ecf







# Lista i format instrukcji

| Onfiguration - example.ecf                                                               |                                                                                           |        |      |                         |        |      |    |      |    |    |  |  |
|------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------|--------|------|-------------------------|--------|------|----|------|----|----|--|--|
| File Help Instruction Encoding                                                           |                                                                                           |        |      |                         |        |      |    |      |    |    |  |  |
|                                                                                          | Number of Opcodes Number of Registers Immediate 1 Size Immediate 2 Size Number of Formals |        | 64 🛊 |                         | R-type |      |    |      |    |    |  |  |
|                                                                                          |                                                                                           |        | V    |                         | Орс    | r1   | r2 | r3   | r4 | r5 |  |  |
|                                                                                          |                                                                                           |        | 32   |                         | I-type |      |    |      |    |    |  |  |
|                                                                                          |                                                                                           |        | 16   |                         | Орс    | r1   | r2 | imm1 |    |    |  |  |
|                                                                                          |                                                                                           |        | 26   |                         | J-type |      |    |      |    |    |  |  |
|                                                                                          |                                                                                           |        | 5    |                         | Орс    | imm2 |    |      |    |    |  |  |
|                                                                                          |                                                                                           |        |      |                         |        |      |    |      |    |    |  |  |
|                                                                                          | Opcode Type                                                                               |        |      | Mnemonic Representation |        |      |    |      |    | _  |  |  |
|                                                                                          | NOP                                                                                       | R-type |      |                         |        |      |    |      |    |    |  |  |
|                                                                                          | LDB                                                                                       | I-type |      | r2, i(r1)               |        |      |    |      |    |    |  |  |
|                                                                                          | LDH                                                                                       | I-type |      | r2, i(r1)               |        |      |    |      |    |    |  |  |
|                                                                                          | LDW                                                                                       | I-type |      | r2, i(r1)               |        |      |    |      |    |    |  |  |
|                                                                                          | STB                                                                                       | I-type |      | r2, i[r1]               |        |      |    |      |    | ▼  |  |  |
| General Options Instruction Encoding Microprogrammed Architecture Pipelined Architecture |                                                                                           |        |      |                         |        |      |    |      |    |    |  |  |

64 typy instr. → 6 bitowe pole typu instrukcji (*opcode*)

32 rejestry wewn. → 5 bitowe numery rejestrów (*formal fields: r1,r2,...*), R0 ... R31 Stałe w kodzie instrukcji (*immediate*):

imm1 – 16 bitów dla instrukcji Load/Store oraz skoków warunkowych (Bxx)

imm2 – 26 bitów dla instrukcji skoku bezwarunkowego (JMP)





# Obsługa pliku rejestrów i mikrokod



Pamięć mikrokodu → 256 12-bitowych słów

Operacje na pliku rejestrów:

odczyt: RR ( $Read\ Registers$ )  $\rightarrow$  odczyt do A i B zaw. rej. o numerze z pól r1 i r2 zapis: WF1, WF2, WF3 ( $Write\ Formal\ n$ )  $\rightarrow$  zapis do rejestru o numerze z pola r1, r2, r3

Tablice skoków dla sterowania mikrokodem → 2

Rejestry dodatkowe (niezależnie od rejestrów R0..R31)





# **Projekt**

Załaduj projekt (File -> OpenFile) z pliku example.mpr

Projekt (.mpr – microcode project)

Program w asemblerze (.cod - code)

Mikrokod (.mco - microcode)

Zawartość pamięci (.dat - data)







# Podgląd pamięci









Mozliwość wybór rozmiaru(B/H/W) oraz kodowania (hex, un-, signed)







### Praca krokowa i pułapki

Breakpoints

ПВ

굣

PC

Organisational Registers

luAR

0x00000000

= 0x00000000

0x00000000

0x00000000

0x00000010

View Help





Register File Registers

**R** 5

Zezwolenie na wykonanie wielu cykli zegara na raz

Czas (liczba cykli) działania programu

Wymuszenie 1 lub wielu cykli zegara

X

Aktualnie wykonywana (pobrana) instrukcja

Breakpoint condition met

OK

sters
= [0x00000000]
= [0x00000000]
= [0x00000000]
= [0x00000000]

\_ | \_ | × |

ustawienie pułapki na wartość 10 dla PC

! Uwaga: pułapka na np. PC=10 powoduje zatrzymanie programu gdy w PC pojawi się wartość 10, ale nie oznacza to, że instrukcja spod adresu 10 została wykonana





### Instrukcje transferu

```
LDB
     Ry, i(Rx)
                  Load Byte: Ry.B \leftarrow Mem[Rx+i]
     Ry,i(Rx)
                  Load Half: Ry.H ← Mem[Rx+i]
LDH
     Ry, i(Rx)
                               Ry.W \( \text{Mem[Rx+i]}
LDW
                  Load Word:
     Ry, i(Rx)
                   Store Byte: Mem[Rx+i] ← Ry.B
STB
     Ry,i(Rx)
                   Store Byte: Mem[Rx+i] ← Ry.H
STH
     Ry, i(Rx)
                   Store Byte: Mem[Rx+i] ← Ry.W
STW
```

Format instrukcji LD i ST

| 6      | 5        | 5        | 16 |
|--------|----------|----------|----|
| opcode | numer Rx | numer Ry | į  |

Rx,Ry,Rz
 i - stała (liczba) 16-bitowa (2B), podczas operacji rozszerzana znakowo do 32-bitów
 label - etykieta linii programu w asemblerze (adres skoku)
 .B - bajt (8-bitów), Rx.B - najmniej znaczący bajt rejestru
 .H - półsłowo (16-bitów), Rx.H - mniej znaczące półsłowo rejestru
 .W - słowo (32-bity), Rx.W - cała zawartość 32-bitowego rejestru





# Instrukcje arytmetyczne i logiczne

```
ADD
     Rx, Ry, Rz
                    Add:
                          Rz \leftarrow Rx+Ry
     Rx, Ry, Rz
                    Sub:
SUB
                          Rz \leftarrow Rx - Ry
MUL
     Rx, Ry, Rz
                   Mul: Rz \leftarrow Rx*Ry
                    Div: Rz \leftarrow Rx/Ry
DIV
     Rx, Ry, Rz
                    Add:
ADDI Rx,i,Ry
                          Ry ← Rx+i
                   Add:
                          Ry ← Rx-i
SUBI Rx, i, Ry
                          Ry ← Rx*i
MULI Rx, i, Ry
                   Add:
DIVI Rx, i, Ry
                          Ry ← Rx/i
                   Add:
     Rx, Ry, Rz
                   And: Rz \leftarrow Rx \& Ry
AND
OR
     Rx, Ry, Rz
                   Or: Rz \leftarrow Rx | Ry
XOR
     Rx, Ry, Rz
                    Xor:
                          Rz \leftarrow Rx^Ry
                   And: Ry ← Rx&i
ANDI Rx,i,Ry
                   Or: Ry \leftarrow Rx \mid i
ORI
     Rx,i,Ry
XORI Rx, i, Ry
                    Xor: Ry \leftarrow Rx^i
SLL Rx, Ry, Rz
                    Shift Left Logical: Rz ← Rx<<Ry
SRL
                    Shift Right Logical:
     Rx, Ry, Rz
                                            Rz \leftarrow Rx >> Ry
                    Shift Right Arithm.: Rz ← Rx>>Ry with sign
SRA
     Rx, Ry, Rz
SLLI Rx, i, Ry
                    Shift Left Logical: Ry ← Rx<<i
SRLI Rx, i, Ry
                    Shift Right Logical:
                                            Ry ← Rx>>i
SRAI Rx, i, Ry
                    Shift Right Arithm.: Ry ← Rx>>i with sign
```





### Instrukcje skoków i pozostałe

#### Dla wszystkich skoków warunkowych:

```
BRcc: PC ← label(PC+offset) if condition(cc) == True
```

```
BRZ Rx, label Branch if Zero : condition Rx = 0 BRNZ Rx, label Branch if Not Zero : condition Rx \neq 0 BRGT Rx, label Branch if Greater Than : condition Rx > 0 BRGE Rx, label Branch if Grater or Equal : condition Rx > 0 BRLT Rx, label Branch if Less Than : condition Rx < 0 BRLE Rx, label Branch if Less of Equal : condition Rx < 0
```

#### Inne:

```
NOP No Operation
LIH Rx,i Load Immediate High: Rx[31..16] ← i.H
```





# Tryby adresowania

Tryby adresowania są sposobem na zapisywanie lokalizacji operandów, biorących udział w operacji

Adresowanie natychmiastowe (Immediate) – operand w kodzie instrukcji



Adresowanie rejestrowe bezpośrednie (*Register Direct*) – operand w rejestrze

LDW R7,0x20(R3)

Adresowanie rejestrowe pośrednie z przesunięciem (*Register Indirect with Displacement*) - operand w komórce pamięci, której adres jest w rejestrze (+ przesunięcie)





### Assembler – przykład: n!

R1 – wejściowa wartość n

R2 – wynik

! Transfery pomiędzy rejestrami realizowane są za pomocą dodawania R0 (który ma zawsze wartość zero)

Metoda iteracyjna: n! = n\*(n-1)\*(n-2)\*...\*1

```
ADDI R0,0x000A,R1
ADD R1,R0,R2
next SUBI R1,0x0001,R1
BRZ R1,halt
MUL R2,R1,R2
BRZ R0,next
halt BRZ R0,halt
```

ładowanie n=10 do R1 ładowanie do R2 wartość początkowej (n) dekrementacja n (R1 ← R1-1) skok gdy n=0 (koniec obliczeń) mnożenie wyniku przez n-1 (R2 ← R2\*R1) skok bezwarunkowy (następny cykl obliczeń) stop



operandy (zapisane za pomocą różnych trybów adresowania)



