

# Systemy wbudowane

dr hab. inż. Dariusz Makowski, prof. uczelni

Katedra Mikroelektroniki i Technik

Informatycznych

tel. 631 2720

dmakow@dmcs.pl

http://neo.dmcs.p.lodz.pl/sw





# Układy do odmierzania czasu - timery procesora





## Jak mierzyć czas w systemach mikroprocesorowych?

- Odmierzenie określonego opóźnienia ?
- Generacja daty i godziny ?
- Pomiar długości impulsów ?
- Opóźnienia w systemach czasu rzeczywistego ?







**Timer** – urządzenie peryferyjne procesora przeznaczone do odmierzania określonych przedziałów czasu (zliczania elementarnych cykli zegarowych). Po odmierzeniu wymaganego okresu czasu timer zwykle generuje przerwanie. Timery wykorzystywane są do odmierzania czasu systemowego, przełączania wątków, generacji opóźnień.

# Przykłady układów służących do odmierzania czasu:

Timer PIT (ang. Periodic Interval Timer, Programmable Interrupt Timer),

Timer Czasu Rzeczywistego RTT (ang. Real-Time Timer),

Timer PWM (ang. Pulse Width Modulation),

Timer uniwersalny TC (ang. Timer Counter),

Timer Watch-dog WDT.





#### Generatory sygnału zegarowego

- Kwarc z chemicznego punktu widzenia to związek zwany dwutlenkiem krzemu. Prawidłowo wycięty i zamontowany kryształ kwarcu można wprawić w drgania lub oscylacje za pomocą zmiennego prądu elektrycznego.
- Częstotliwość, z jaką kryształ oscyluje, zależy od jego kształtu i wielkości oraz od pozycji, w których umieszczone są na nim elektrody.
- Jeśli kryształ jest odpowiednio ukształtowany, będzie oscylował z pożądaną częstotliwością; w zegarach i zegarkach częstotliwość wynosi zwykle 32 768 Hz, ponieważ kryształ dla tej częstotliwości ma niewielkie rozmiary. Takie kryształy są zwykle używane w systemach cyfrowych.





# Przykłady timerów mikrokontrolera STM32L4x6 MCU:

Basic Timers (TIM6, TIM7)

General-purpose Timers / PWM Timer (TIM2-TIM5, TIM15-TIM17)

Advanced-control Timers / PWM Timer (TIM1, TIM8)

Low-power Timer (LPTIM)

Watchdog Timers (IWDG, WWDG)

Real-time Timer (RTC)







# Basic Timers (TIM6, TIM7, LPTIM) Chapter 33





#### Basic timers (TIM6/TIM7)

#### **Basic timer (TIM6/TIM7) features include:**

- 16-bit auto-reload up-counter
- Additional 16-bit programmable prescaler used to divide the counter clock frequency (1 to 65535)
- Synchronization circuit to trigger other peripheral devices (DAC)
- Interrupt/DMA generation on the update event: counter overflow





# **Block Diagram of Basic Timer**

Figure 368. Basic timer block diagram







#### **Automatic Reload of Timer**



#### Period of generated events:

$$t_{\text{TIM}} = (\text{TIM6\_ARR}+1) * (\text{TIM6\_PSC}+1) / \text{Clk} => \text{ARR} = ....$$
 $\text{Clk} = 4 \text{ MHz}, \text{TIM6\_ARR} = 1999, \text{TIM6\_PSC} = 3999 => t_{\text{TIM}} = 2000 \text{ ms}$ 

(please provide detailed calculations during lab)





# Counting Mode (Divider set to 1)

Figure 371. Counter timing diagram, internal clock divided by 1







## Counting Mode (Divider set to 2)

Figure 372. Counter timing diagram, internal clock divided by 2







# **Basic Timer Registers**

| Offset | Register                      | Name      | Access | Reset Value    |  |
|--------|-------------------------------|-----------|--------|----------------|--|
| 0x00   | Control register 1            | TIMx_CR1  | R/W    | 0x0000         |  |
| 0x04   | Control register 2            | TIMx_CR2  | R/W    | 0x0000         |  |
| 0x0C   | DMA/Interrupt enable register | TIMx_DIER | R/W    | 0x0000         |  |
| 0x10   | Status register               | TIMx_SR   | R/W    | 0x0000         |  |
| 0x14   | Event generation register     | TIMx_EGR  | W      | 0x0000         |  |
| 0x24   | Counter                       | TIMx_CNT  | RW     | 0x0000<br>0000 |  |
| 0x28   | Prescaler                     | TIMx_PSC  | RW     | 0x0000         |  |
| 0x2C   | Auto-reload register          | TIMx_ARR  | RW     | 0xFFFF         |  |





# Timer 6 – Base Address

APB1

| 0x4000 2C00 - 0x4000 2FFF | 1 KB | WWDG     | Section 37.4.4: WWDG register map      |
|---------------------------|------|----------|----------------------------------------|
| 0x4000 2800 - 0x4000 2BFF | 1 KB | RTC      | Section 38.6.21: RTC register map      |
| 0x4000 2400 - 0x4000 27FF | 1 KB | LCD      | Section 25.6.6: LCD register map       |
| 0x4000 1800 - 0x4000 2400 | 3 KB | Reserved | -                                      |
| 0x4000 1400 - 0x4000 17FF | 1 KB | TIM7     | Section 33.4.9: TIM6/TIM7 register map |
| 0x4000 1000 - 0x4000 13FF | 1 KB | TIM6     | Section 33.4.9: TIM6/TIM7 register map |





#### Programming Timer 6 with HAL - Structure

```
typedef struct {
 TIM TypeDef
                                   *Instance; /* Reg. base address */
 TIM Base InitTypeDef
                                   Init:
                                             /* TIM Time Base par.*/
                                                /* Active channel */
 HAL TIM ActiveChannel
                                   Channel:
DMA_HandleTypeDef
                                   *hdma[7];
                                                /* DMA Handlers arr. */
 HAL LockTypeDef
                                   Lock; /* Locking object */
 IO HAL TIM StateTypeDef
                                   State; /* TIM operat. state */
  IO HAL TIM ChannelStateTypeDef ChannelState[6]; /* TIM channel state */
  IO HAL TIM ChannelStateTypeDef ChannelNState[4]; /* TIM compl. ... */
   IO HAL_TIM_DMABurstStateTypeDef DMABurstState; /* DMA burst state */
} TIM HandleTypeDef;
```





#### Programming Timer 6 with HAL - Initialization

```
static TIM_HandleTypeDef s_TimerInstance = {
   Instance = TIM6
   HAL_RCC_TIM6_CLK_ENABLE();
s TimerInstance.Init.AutoReloadPreload=TIM AUTORELOAD PRELOAD ENABLE;
s TimerInstance.Init.Period = 999;
                               // 2000 counts = 2000 ms
s_TimerInstance.Init.Prescaler = 3999; // 4 MHz / (4000) = 1 kHz
HAL_TIM_Base_Init(&s_TimerInstance);
HAL TIM Base Start(&s TimerInstance);
```





#### Programming Timer 6 with HAL - Usage

```
while (1)
uint8_t flag = __HAL_TIM_GET_FLAG(&s_TimerInstance, TIM_FLAG_UPDATE);
    if (flag)
       /* USER CODE END WHILE */
        __HAL_TIM_CLEAR_FLAG(&s_TimerInstance, TIM_FLAG_UPDATE);
 /* USER CODE BEGIN 3 */
```





## **Configuration of Reference Clock**







#### Configuration of Reference Clock (2)

- Timer 6 uses the APB1 clock
- Generated by internal MSI RC oscillator, f = 4 MHz
- APB1 clock derived directly from MSI clock (also 4 MHz)
- We do not recommend changing these settings







#### Timer Usage...

- Enable timer clock: RCC\_APB1ENR1, bit TIM6EN
- Configure timer (2000 ms, periodic)
  - 1. Configure timer to auto-reload, periodic mode: TIM6\_CR1, bits: ARPE, OPM, URS
  - 2. Enable update event: TIM6\_CR1, bit: UDIS
  - 3. Configure prescaler: TIM6\_PSC
  - 4. Configure period: TIM6\_ARR
  - 5. Configure reload timer after event: TIM6\_EGR, bit UG
- Enable timer: TIM6\_CR1, bit: CEN
- Use polling for checking Status Flag: TIM6\_SR, bit UIF
- Clear UIF (if required) after counted period → Count next period, etc.
  Optional:
- Check TIM6\_CNT to see if timer is counting





#### Watchdog Timer

Watchdog Timer (WDT) is used to prevent microprocessor system lock-up if the software becomes trapped in a deadlock.

#### Features of WDT:

- 12-bit down counter,
- Triggered with slow clock (32.768 kHz),
- Maximum watchdog period of up to 16 seconds,
- Can generate a general reset or a processor reset only,
- WDT can be stopped while the processor is in debug mode or idle mode,
- Write protected WDT\_CR (control register).





## Watchdog Timer – block diagram







# WDT - timing charts







# WDT - registers (1)

17.4.1 Watchdog Timer Control Register

Register Name: WDT\_CR

Access Type: Write-only

| 31 | 30  | 29 | 28 | 27 | 26 | 25 | 24     |  |
|----|-----|----|----|----|----|----|--------|--|
|    | KEY |    |    |    |    |    |        |  |
| 23 | 22  | 21 | 20 | 19 | 18 | 17 | 16     |  |
| _  | _   | _  | _  | _  | _  | _  | _      |  |
| 15 | 14  | 13 | 12 | 11 | 10 | 9  | 8      |  |
| _  | _   | _  | _  | _  | _  | _  | _      |  |
| 7  | 6   | 5  | 4  | 3  | 2  | 1  | 0      |  |
| _  | _   | _  | _  | _  | _  | _  | WDRSTT |  |

• WDRSTT: Watchdog Restart

0: No effect.

1: Restarts the Watchdog.

• KEY: Password

Should be written at value 0xA5. Writing any other value in this field aborts the write operation.





# WDT – registers (2)

17.4.2 Watchdog Timer Mode Register

Register Name: WDT\_MR

Access Type: Read/Write Once

| 31    | 30      | 29        | 28       | 27  | 26 | 25 | 24 |  |
|-------|---------|-----------|----------|-----|----|----|----|--|
|       |         | WDIDLEHLT | WDDBGHLT | WDD |    |    |    |  |
|       |         |           |          |     |    |    |    |  |
| 23    | 22      | 21        | 20       | 19  | 18 | 17 | 16 |  |
|       | WDD     |           |          |     |    |    |    |  |
|       |         |           |          |     |    |    |    |  |
| 15    | 14      | 13        | 12       | 11  | 10 | 9  | 8  |  |
| WDDIS | WDRPROC | WDRSTEN   | WDFIEN   |     | W  | OV |    |  |
|       |         |           |          |     |    |    |    |  |
| 7     | 6       | 5         | 4        | 3   | 2  | 1  | 0  |  |
| WDV   |         |           |          |     |    |    |    |  |

