# Diseño de un Amplificador Operacional

EAMTA 2022 Alumno:

#### **Especificaciones**

#### Especificaciones generales

- Carga: C<sub>1</sub> =
- b.
- C.
- Consumo de potencia:

#### Lazo abierto:

- Ganancia DC considerando carga de red β.
- Producto Ganancia BW ( $\omega_0$ )
- Margen de fase

#### 3. Lazo cerrado

- Ganancia DC
- Tensión de modo común V<sub>cm</sub> =
- Producto Ganancia BW (ω<sub>0</sub>)
- Distorsión Armónica Total (THD)
- Ruido Total Salida

#### Condiciones de simulación:

- Corner TT: temp=
- Corner FF: temp=
  - Corner SS: temp=

#### **Análisis Teórico**

Incluir un breve análisis teórico (4 diapositivas máximo) del OpAmp.

#### El análisis debe incluir:

- Etapas del OpAmp y su ganancia.
- Ganancia total del OpAmp.
- Análisis de Polos y Ceros:
  - Características de la ubicación inicial de los polos y ceros.
  - Red de compensación y sus efectos.
- Pasos a seguir para llevar a cabo el diseño del OpAmp. De ser necesario, agregar los cálculos que hagan falta.

## Esquemático

Esquemático del OpAmp con disposición de los transistores y sus nombres.

Esquemático del test bench a lazo abierto.

Esquemático del OpAmp en todos los corners, mostrando el punto de operación de los transistores (Id, Vds, Vdsat, gm, etc). Demostrar que los transistores están saturados.

Respuesta AC. Incluir Bode en cada corner. De ser posible indicar GBW, ganancia y margen de fase.

Resumen

| Corner | DC Gain [dB] | Ph Margin [°] | Gain Margin [dB] | Gain*BW [MHz] |
|--------|--------------|---------------|------------------|---------------|
| TT     |              |               |                  |               |
| SS     |              |               |                  |               |
| FF     |              |               |                  |               |

Esquemático del test bench a lazo abierto.

Respuesta AC. Incluir Bode en cada corner. De ser posible indicar GBW y ganancia.

Respuesta Transitoria. Plotear Vout y Vin para cada corner. Demostrar que la amplificación es correcta y que VCM=VDD/2

Respuesta FFT. Gráfico y Rango Dinámico Libre de Espurios. (Imágen de ejemplo)

Reporte de Ruido para todos los corners. Indicar peor caso y los dispositivos que más ruido contribuyen.

Resumen

| Corner | DC Gain [dB] | Gain*BW [MHz] | THD [dB] | Noise [µV] | Vcm [V] |
|--------|--------------|---------------|----------|------------|---------|
| TT     |              |               |          |            |         |
| SS     |              |               |          |            |         |
| FF     |              |               |          |            |         |

# Simulación: Respuesta al Escalón

Esquemático del test bench utilizado.

# Simulación: Respuesta al Escalón

Escalón para 10 mV. (Imágen de ejemplo)

# Simulación: Respuesta al Escalón

Escalón para 60mV.

# **Consumo de Corriente y Potencia**

| Corner | Iref [uA] | Etapa 1 [uA] | Etapa 2 [uA] | I total [uA] | Power Total [mW] |
|--------|-----------|--------------|--------------|--------------|------------------|
| TT     |           |              |              |              |                  |
| SS     |           |              |              |              |                  |
| FF     |           |              |              |              |                  |

# Layout

En caso de haber hecho layout y haberlo terminando. Agregar una captura de pantalla del mismo, donde se observe correctamente la disposición de los transistores y su conexión.

Si el layout está hecho en bloques, se puede colocar una captura de la disposición de los bloques y luego captura de los elementos internos de los bloques.

No es necesario hacer el Layout para rendir el curso ni para presentar el informe.

## Conclusiones