# 中国科学技术大学计算机学院 《数字电路实验》报告



实验题目: \_FPGA 实验平台及 IP 核使用\_

学生姓名: \_\_\_宋玮\_\_\_\_

学生学号: \_PB20151793\_

完成日期: \_\_2021.12.5\_

计算机实验教学中心制

#### 【实验题目】

FPGA 实验平台及 IP 核使用

#### 【实验目的】

熟悉 FPGAOL 在线实验平台结构及使用 掌握 FPGA 开发各关键环节 学会使用 IP 核(知识产权核)

# 【实验环境】

VLAB 平台: vlab.ustc.edu.cn

FPGAOL 平台: fpgaol.ustc.edu.cn

Vivado

Logisim

# 【实验过程】

Step1. FPGAOL 实验平台介绍 具体管脚对应关系参考下图:



Step2. 外设工作原理介绍

FPGAOL 实验平台中 LED 的工作方式为: FPGA 管脚为高电平时对应 LED 点亮,为低电平时则熄灭。



平台包含一个 8 位的十六进制数码管,该数码管共用 4bit 位宽的 数据位,同时由 3bit 的选择位经译码后生成 8 个选择信号,控制 8 个数码管的使能,数据位个选择位信号都是高电平有效。



#### Step3. 使用时钟管理单元 IP 核

在 FPGA 开发中,有很多常用功能的模块是不需要自己开发的,用 户可以复用第三方开发好的模块,这种模块被称为 IP 核。此处我们 先学习时钟管理单元 IP 核的使用。

FPGA 开发板的 FPGA 芯片 E3 管脚连接了一个 100MHz 频率的时钟晶振,可用作时序逻辑电路的时钟信号。如果我 们需要一个其它频率的时钟信号,例如 10MHz,应该怎么办呢?一般 的做法是通过计数器产生一个低频的脉冲信号,然后再将该脉冲信号 控制其他逻辑的控制信号。

# Step4. 使用片内存储单元

Vivado 中也提供了存储器相关的 IP 核,种类和接口类型比 Logisim 中更加丰富。IP 核目录中 提供了两种存储器实现方式: "Distributed Memory"和"Block Memory" 两种。



#### 【实验练习】

题目 1. 例化一个 16\*8bit 的 ROM,并对其进行初始化,输入端口由 4 个开关控制,输出端口连接到七段数码管上(七段数码管与 LED 复用相同的一组管脚),控制数码管显示与开关相对应的十六进制数字,例如四个开关输入全为零时,数码管显示"0",输入全为 1 时,数码管显示"F"。

首先例化一个 16\*8bit 的 ROM,如下图:



# 初始化文件内容为:

memory\_initialization\_radix=16;
memory\_initialization\_vector=3F 06 5B 4F 66 6D 7D 07 7F 67 77 7C 39
5E 79 71;

# 设计文件:

```
module lab7_1(
input [3:0] a,
output [7:0] spo
);
```

```
dist_mem_gen_1 dist_mem_gen_1(
    .a(a),
    .spo(spo)
    );
endmodule
```

## 约束文件 xdc:

```
set_property -dict { PACKAGE_PIN C17
                                          IOSTANDARD LVCMOS33 } [get_ports {spo[0]}];
set_property -dict { PACKAGE_PIN D18
                                          IOSTANDARD LVCMOS33 } [get_ports {spo[1]}];
set property -dict { PACKAGE PIN E18
                                          IOSTANDARD LVCMOS33 } [get ports {spo[2]}];
set_property -dict { PACKAGE_PIN G17
                                          IOSTANDARD LVCMOS33 } [get_ports {spo[3]}];
set_property -dict { PACKAGE_PIN D17
                                          IOSTANDARD LVCMOS33 } [get_ports {spo[4]}];
set_property -dict { PACKAGE_PIN E17
                                          IOSTANDARD LVCMOS33 } [get_ports {spo[5]}];
set_property -dict { PACKAGE_PIN F18
                                          IOSTANDARD LVCMOS33 } [get_ports {spo[6]}];
set property -dict { PACKAGE PIN G18
                                          IOSTANDARD LVCMOS33 } [get ports {spo[7]}];
set_property -dict { PACKAGE_PIN H16
                                          IOSTANDARD LVCMOS33 } [get_ports {a[0]}];
set_property -dict { PACKAGE_PIN G13
                                          IOSTANDARD LVCMOS33 } [get_ports {a[1]}];
set_property -dict { PACKAGE_PIN F13
                                          IOSTANDARD LVCMOS33 } [get_ports {a[2]}];
set_property -dict { PACKAGE_PIN E16
                                          IOSTANDARD LVCMOS33 } [get_ports {a[3]}];
x11 - noVNC
                   × 数据结构课程主页
                                                                                                         0 ×
                                                                                            C https://vlab.ustc.edu.cn/novnc/vnc.html?id=3416&login=true
                                                                                                         (B) ...
         ◎ 应用程序 位置 系统
                                                                              ■ Firefox 隐私声明 — Mc× 🕏 中科大邮箱_百度搜索 × 📵 mail.ustc.edu.cn/coren× 🛣 vlab_百度搜索
                                                                   × About - FPGA Online × FPGA Online
                                                                                                  × +
                                                                                                 ⊚ ≡
                                            HFRGKOJQMVSTSYTDHEYGKZTBGZQTCM3GGQ4DMNLGGU4GCMRXGEZGEMZTM € 🕏
                 G18 F18 E17 D17 G17 E18 D18 C17
                            FPGA
                         XC7A100t-CSG324-1
                 H16 G13 F13 E16 H14 G16 F16 D14
                                                          xdc,ucf sym: D3 E5 D4 C4
```

baud rate: 115200

soft clock

clk btn pins: clk btn

注: sw7为a0, sw6为a1, sw5为a2, sw4为a3.

hexplay

sw7 sw6 sw5 sw4 sw3 sw2

egplay(sharing with led)

题目 2. 采用 8 个开关作为输入,两个十六进制数码管作为输出, 采 用时分复用的方式将开关的十六进制数值在两个数码管上显示出 来, 例如高四位全为 1, 低四位全为 0 时,数码管显示"F0"。

分析:控制八个数码管的 3 位 (an0, an1, an2)每次均为确定的值,若要同时显示出两个数码管的数字,就要将时间分成两半,一半时间显示一个数码管,另一半时间显示另外一个数码管。并且保证人眼难以辨别。所谓:分时复用。

## 设计文件:

```
module lab7 2(
input clk,
input [7:0] sw,
output reg [3:0] d,
output reg [2:0] a=3'b001
   );
 wire clk1;
wire rs=1'b0;
always@(posedge clk1)
begin
     if (a==3'b001)
     begin
     d \le \{sw[3], sw[2], sw[1], sw[0]\};
     a \le 3' b000;
     end
     else begin
     d \le \{sw[7], sw[6], sw[5], sw[4]\};
     a \le 3' b001;
     end
 end
 clk_wiz_0 clk_wiz_0(
  .clk out1(clk1),
  . reset (rs),
  .locked(),
  .clk_in1(clk)
  );
endmodule
```

## 此处 clk wiz 0 ip 核输出的频率为 10mhz。



# 约束文件:

```
set_property -dict { PACKAGE_PIN E3
                                      IOSTANDARD LVCMOS33 } [get_ports {clk}];
set_property -dict { PACKAGE_PIN A15
                                       IOSTANDARD LVCMOS33 } [get_ports {d[3]}];
set_property -dict { PACKAGE_PIN A16
                                       IOSTANDARD LVCMOS33 } [get_ports {d[2]}];
set_property -dict { PACKAGE_PIN A13
                                       IOSTANDARD LVCMOS33 } [get_ports {d[1]}];
                                       IOSTANDARD LVCMOS33 } [get_ports {d[0]}];
set_property -dict { PACKAGE_PIN A14
set_property -dict { PACKAGE_PIN A18
                                       IOSTANDARD LVCMOS33 } [get_ports {a[2]}];
set_property -dict { PACKAGE_PIN B16
                                       IOSTANDARD LVCMOS33 } [get_ports {a[1]}];
set_property -dict { PACKAGE_PIN B17
                                       IOSTANDARD LVCMOS33 } [get_ports {a[0]}];
set_property -dict { PACKAGE_PIN H16
                                       IOSTANDARD LVCMOS33 } [get_ports {sw[7]}];
set_property -dict { PACKAGE_PIN G13
                                       IOSTANDARD LVCMOS33 } [get_ports {sw[6]}];
set_property -dict { PACKAGE_PIN F13
                                       IOSTANDARD LVCMOS33 } [get_ports {sw[5]}];
set_property -dict { PACKAGE_PIN E16
                                       IOSTANDARD LVCMOS33 } [get_ports {sw[4]}];
set_property -dict { PACKAGE_PIN H14
                                       IOSTANDARD LVCMOS33 } [get_ports {sw[3]}];
set_property -dict { PACKAGE_PIN G16
                                       IOSTANDARD LVCMOS33 } [get_ports {sw[2]}];
set_property -dict { PACKAGE_PIN F16
                                       IOSTANDARD LVCMOS33 } [get_ports {sw[1]}];
set property -dict { PACKAGE PIN D14
                                       IOSTANDARD LVCMOS33 } [get ports {sw[0]}];
```

## 实验结果图:



题目 3. 利用本实验中的时钟管理单元或周期脉冲技术,设计一个精 度为 0.1 秒的计时器,用 4 位数码管显示出来,数码管从高到低,分 别表示分钟、秒钟十位、秒钟个位、十分之一秒,该计时器具有复位 功能(可采用按键或开关作为复位信号),复位时计数值为 1234,即 1分 23.4 秒

# 设计文件:

```
module lab7_3(
    input clk1,
    input rs,
    output reg [3:0] d, reg [2:0] a
    );
    wire rst=1'b0;
    wire clk;
    reg [3:0] m;
    reg [3:0] s10;
    reg [3:0] s1;
    reg [3:0] s_1;
    reg [21:0] t;
```

```
initial
    begin
         s_1 \le 4'b0000;
         s1 \le 4'b0000;
         s10 \le 4'b0000;
         m \le 4'b0000;
    end
   always@(posedge clk)
         begin
             if (t \ge 1000000)
                  t \leq 0;
             else
                  t <= t + 1;
         end
         always@(posedge clk)
          begin
             if (a == 3)
                     a \le 0;
             else
                  a \le a + 1;
         end
always @(posedge clk)
    begin
    case(a)
         2:
         begin
             d \le \{m[3], m[2], m[1], m[0]\};
         end
         1:
         begin
             d \le \{s10[3], s10[2], s10[1], s10[0]\};
         end
         0:
             d \leftarrow \{s1[3], s1[2], s1[1], s1[0]\};
         end
         3:
         begin
             d \leftarrow \{s_1[3], s_1[2], s_1[1], s_1[0]\};
```

```
end
   endcase
   \quad \text{end} \quad
always @(posedge clk)
   begin
        if (rs)
        begin
             s_1 \le 4' b0100;
             s1 \le 4'b0011;
             s10 \le 4'b0010;
             m<= 4'b0001;
        \quad \text{end} \quad
        else
        begin
             if(t == 0)
             begin
                  s_1 \le s_1 + 1;
                  if(s_1 == 4'b1001)
                  begin
                       s_1 \le 4' b0000;
                       s1 \le s1 + 1;
                       if(s1 == 4'b1001)
                       begin
                            s1 \le 4'b0000;
                            s10 \le s10 + 1;
                            if(s10 == 4'b0101)
                            begin
                                 s10 \leftarrow 4'b0000;
                                 m = m + 1;
                            end
                       end
                  end
             end
        \quad \text{end} \quad
   end
   clk_wiz_0 clk_wiz_0(
 .clk_out1(clk),
 .reset(rst),
 .locked(),
 .clk_in1(clk1)
 );
```





# 约束文件:

```
set_property -dict { PACKAGE_PIN E3
                                      IOSTANDARD LVCMOS33 } [get_ports {clk1}];
set_property -dict { PACKAGE_PIN B18
                                       IOSTANDARD LVCMOS33 } [get_ports {rs}];
set_property -dict { PACKAGE_PIN A15
                                       IOSTANDARD LVCMOS33 } [get_ports {d[3]}];
set_property -dict { PACKAGE_PIN A16
                                       IOSTANDARD LVCMOS33 } [get_ports {d[2]}];
set_property -dict { PACKAGE_PIN A13
                                       IOSTANDARD LVCMOS33 } [get_ports {d[1]}];
set_property -dict { PACKAGE_PIN A14
                                       IOSTANDARD LVCMOS33 } [get_ports {d[0]}];
set_property -dict { PACKAGE_PIN A18
                                       IOSTANDARD LVCMOS33 } [get_ports {a[2]}];
set_property -dict { PACKAGE_PIN B16
                                       IOSTANDARD LVCMOS33 } [get_ports {a[1]}];
set_property -dict { PACKAGE_PIN B17
                                       IOSTANDARD LVCMOS33 } [get_ports {a[0]}];
```



# 【总结与思考】

本次实验体验了 ip 核的使用,包括 rom 和时钟核。由于本次实验任 多中要同时显示多个代码管,因此要降低时钟频率。遇到了挺多问 题,而且本次实验任务量比较大,花费了不好时间。实验写的 verilog 代码也明显增多了,逻辑也更复杂。不过最后也顺利完成 了,无特殊建议。