## Evaluation Only. Created with Aspose. Words. Copyright 2003-2022 Aspose Pty Ltd.

### 15. Схемы на основе счетчиков с параллельным переносом.

Выявляют разряды триггеров, которые с последовательным импульсом = коэффициенту пересчета, должны перейти в состояние единицы. А на входы "Q" этих триггеров заводится обратная связь, с инверсного выхода старшего разряда. При поступлении последнего импульса счётчик обнуляется. (Конспект)

Ко всем разрядам такого счетчика информация о состоянии предыдущих разрядов поступает параллельно, также одновременно поступают к ним счетные (входные) импульсы. При этом переключающиеся разряды пере ходят в новые состояния одновременно. Переключение их в нужной последовательности обеспечивается логическими цепями, которые при поступлении входного импульса одни триггеры удерживают от переключения, а другим разрешают переключиться. Триггеры такого счетчика, кроме счетного, должны иметь информационные входы, на которые поступают разрешения или запреты с логических цепей. (Инет)

**16. Регистры** - предназначены для приема хранения и передачи информации, в процессе вычислительных операций. Регистр строят из триггеров, количество которых соответствует разрядности регистров.

# Регистры

- 1. Параллельные 2. Последовательные 3. Последовательно-параллельные
- 1.1 Параллельные: Одновременно ко всем разрядам при подаче синхроного-импульса
- 2.2 Последовательные: Последний разряд за разрядом, имеет одно направление смещение, (ревностное)
- 3.3. Последов. парал. или смешанном.

Регистр параллельного действия

DD1.1-1.4<sub>BX</sub>

DD3.1-3.4вых

DD21-24-элементы памяти



Регистр последовательного действия



Created with an evaluation copy of Aspose.Words. To discover the full versions of our APIs please visit: https://products.aspose.com/words/

# Реверсивные регистры

Для осуществления реверсивного режима, используется логическая схема и-или.

#### Схемы



Схема заключается: V2=1 (осуществляет параллельную запись, осущ. последовательный сдвиг от старшего разряда, к младшему).

V2=0 осуществляет послед. ввод и сдвиг информации от младших разрядов к старшему D1D2D3D4- инф. входы для парал. записи. V1- для послед. ввода информации. C2- для подачи синхроноскоп импульса при параллельной записи. C1-для подачи синхроимпульсов при подачи синхроимпульсов при послед. сдвиге.

# 17/18. Дешифраторы и шифраторы

Дешифратор-Устройство, при подаче определённого кода на вход которого, на выходе возбуждается определённая соответствующие этому коду выходная шина.

Классификация дешифраторов.

По входом и выходом:

Created with an evaluation copy of Aspose. Words. To discover the full versions of our APIs please visit: https://products.aspose.com/words/

- 1. Дешифратор с прямыми выходами выходами.
- 2. Дешифратор с парафазными входами и прямыми выходами.
- 3. Дешифратор с прямыми входами и инверсными выходами с наличием входа синхронизации.

# По построению:

- 1. Одноступенчатые количество разрядов дешифрируемого числа, не превышает количество входа логического элемента используемого для дешифрации.
- 2. Многоступенчатые- Количество разрядов дешефрируемого числа превышает количество входов логического элемента.
- 2.1 Прямоугольные «матричные»
- 2.2 Перомидальные

Синтез дешифратора

- 1. Постановка задачи.
- 2. Составление таблицы истинности
- 3. Построение схемы дешифратора

#### Схема



Прямоугольный дешифратор Дешифруемое число разбивается на группы, чтобы количество разрядов соответствовало числу входов.

Created with an evaluation copy of Aspose. Words. To discover the full versions of our APIs please visit: https://products.aspose.com/words/



Пирамидальный дешифратор

Состоит из нескольких путей послед. Дешифрации. File Format APIs



Шифратор-преобраз. 10-ичных чисел в 2-ый код.

Этапы синтеза

- 1. Постановка задачи
- 2. Составление таблицы истинности
- 3. Составление сднф
- 4. Построение схемы.

19/20 Мультиплексоры и Демультипрексоры

Мультиплексоры- устройство, в котором информация с одного входа, из нескольких передаётся на выход .



Демультипрексоры - выполняют функцию мультиплексора



21.Сумматоры - узел АУ (ариф. логич.устройства) выполняют суммирование кодов

Схемы в которых происходит сложения двух одно-разрядных чисел, называется полусумматорами. Схемы в которых осуществляется сложения двух одно-разрядных чисел и третьего слагаемое называется сумматорами.

После операции сложения, формируется сигнал суммы и переноса.

Полусумматор

Created with an evaluation copy of Aspose. Words. To discover the full versions of our APIs please visit: https://products.aspose.com/words/





ASPOSE

Your File Format APIs

Сумматор



Сумматор из полусумматоров.



Сумматор на интегральной схеме.

Created with an evaluation copy of Aspose.Words. To discover the full versions of our APIs please visit: https://products.aspose.com/words/



