### Arhitectura Calculatoarelor

Oprițoiu Flavius flavius.opritoiu@cs.upt.ro

29 Septembrie, 2021 6 Octombrie, 2021

# Cap. 0 Introducere

### Motivatie

Înțelegerea principiilor proiectării sistemelor de calcul:

- creșterea susținută a performanței sistemelor de calcul
- oportunități de proiectarea sistemelor de calcul

### Bibliografie:

- J. Hennessy, D. Patterson, "Computer Architecture: A Quantitative Approach", 6<sup>th</sup> ed., Morgan Kaufmann, 2017, [Hepa17]
- 2. **1** M. Vlăduțiu, "Computer Arithmetic: Algorithms and Hardware Implementations", Springer, 2012, [Vlad12]
- D. Patterson, J. Hennessy, "Computer Organization and Design: The Hardware/Software Interface", 5<sup>th</sup> ed., Morgan Kaufmann, 2013, [Pahe13]
- 4. R. Bryant, D. O'Hallaron, "Computer Systems: A Programmer's Perspective, 3<sup>rd</sup>" ed., Pearson, 2015, [Brha15]

#### Introducere

Cele 5 componente clasice ale unui sistem de calcul:

- input
- output
- memory
- datapath
- control

Datapath: efectuează operații aritmetice

Control: coordonează celelalte 4 componente indicând operațiile de efectuat, în concordanță cu instrucțiunile programului executat de microprocesor

### ISA

#### Instruction Set Architecture (ISA) al unui calculator:

- cunoscut ca Architectura unui calculator
- reprezintă interfața între componentele hardware și software ale calculatorului
- include tot ceea ce un programator trebuie să cunoască pentru a putea construi un program în limbaj mașină care să fie executat corect de calculator
  - ▶ instrucțiuni, dispozitive Input/Output (I/O), ierarhii de memorie, ...

ISA: permite descrierea funcționalitații unui Central Processing Unit (CPU) într-o maniera independentă de hardware-ul din interiorul CPU-ului

Exemplu: ceas digital

# ISA (contin.)

ISA: ascunde detaliile complexe de construcție ale calculatorului care implementează respectivul ISA

 faciliteaza inovația la nivelul componentei hardware fără modificarea arhitecturii

#### Exemplu:

- atât 8086 cât și Pentium IV implementează aceeași arhitectură x86
  - ▶ 8086 conține  $\approx$  29 mii de tranzistori, având o performanță de 0.33 Millions of Instructions Per Second (MIPS)
  - Pentium IV conține ≈ 44 milioane de tranzistori, având o performanță de aprox. 5000 MIPS

### Evoluția ISA

La începutul anilor 1960, International Business Machines (IBM) Corporation avea 4 ISA diferite:

- ▶ 701 → 7094: destinat calculului științific
- ▶ 702 → 7080: destinat marilor corporații
- ▶  $650 \rightarrow 7074$ : sisteme de calcul în timp real
- ▶  $1401 \rightarrow 7010$ : destinat micilor afaceri

Fiecare linie de produse avea propriile: seturi de programe, dispozitive I/O și piață de desfacere  $\Rightarrow$  efort mare de dezvoltare SW

Soluția: unificarea celor 4 ISA  $\Rightarrow$  IBM System/360 ISA

- datapath: poate acomoda ușor cuvinte de date înguste sau late
- hardware de control: dificil de proiectat, atât atunci cât și acum

.

<sup>&</sup>lt;sup>1</sup>J. Hennessy, D. Patterson 2018: Turing Award Lecture [Hepa18]

### Proiectarea hardware-ului de control

Control microprogramat (Maurice Wilkes)

- inspirat de programarea SW
- controlul este specificat printr-un control store
  - tabel bidimensional
  - ▶ mai multe elemente de controlat ⇒ mai multe coloane
  - ightharpoonup instrucțiunile CPU-ului: formate din secvențe de  $\mu$ instrucțiuni
    - $\blacktriangleright$  fiecare  $\mu$ instrucțiune ocupa o linie în control store
  - instrucțiuni complexe ⇒ mai multe linii în control store

#### Control store:

- implementat utilizând memorii
  - soluție mai ieftină comparativ cu utilizarea porților logice

IBM a dominat piața prin familia System/360

- System/360 a fost lansat în 1964
- descendenții acestei familii încă aduc profit de miliarde de dolari



<sup>&</sup>lt;sup>2</sup>J. Hennessy, D. Patterson 2018: Turing Award Lecture [Hepa18]

Primul calculator personal: Alto, creat în 1973

- este un Complex Instruction Set Computer (CISC)
- construit de Xerox Palo Alto Research Center
- primul calculator cu display bit-mapped
- primul calculator care utilizează Ethernet
- controller-ele pentru display şi rețea sunt programe în control store-ul de 4K x 32b

### "The next big ISA":

- ▶ în anii 1970 microprocesoarele sunt pe 8 biți (Intel 8080)
- ► Gordon Moore: următorul ISA al Intel va dăinui *a la longue* 
  - asamblează o echipă în Portland pentru construcția lui
  - noul ISA, numit initial 8800, ulterior redenumit "iAPX-432"
  - este un proiect ambițios: demarat în 1975, fără a fi însă materializat până în 1981, doar pentru a fi retras în 1986



3

<sup>&</sup>lt;sup>3</sup>J. Hennessy, D. Patterson 2018: Turing Award Lecture [Hepa18]

Urmarea insuccesului lui iAPX-432, Intel demarează un plan de avarie:

- să aibă un microprocesor pe 16 biți până în 1979
- o echipă în Santa Clara: în 52 de săptămâni va dezvolta ISA-ul "8086", va proiecta chip-ul și îl va construi
- ► ISA-ul 8086 a fost dezvoltat în 3 săptămâni extinzând arhitectura 8080 la 16 biti
- CPU-ul a fost terminat la termen, fără prea mult fast

### Oportunitatea lui Intel:

- ► IBM dezvolta un calculator personal pentru a concura cu Apple II și are nevoie de un CPU pe 16 biți
- ► IBM era interesat de Motorola 68000
  - ▶ 68000 avea un ISA similar cu cel al System/360
  - ▶ dar, 68000 nu ține pasul cu planul rapid de dezvoltare al lui IBM
- ca urmare, IBM alege CPU-ul 8086 de la Intel

#### Calculatorul Personal:

- IBM îl anuntă în 12 August 1981
  - ► IBM speră să vândă 250 mii de unităti până în 1986
  - în schimb vinde 100 milioane de unităti



In 1985 Intel extinde microprocesorul 8086 pe 16 biti construind microprocesorul 80386 pe 32 de biți.

Prezicerea lui Gordon Moore că următorul ISA va dăinui se implineste!

- viitorul a aparținut lui 8086, cunoscut și ca arhitectura x86
- succesul nu a fost de partea ambitiosului iAPX-432 sau arhitecturii Motorola 68000
  - ambele CPU-uri au "învătat" o lectie dură: piata nu are răbdare



<sup>&</sup>lt;sup>4</sup>J. Hennessy, D. Patterson 2018: Turing Award Lecture [Hepa18]

De la CISC la Reduced Instruction Set Computer (RISC):

- ▶ la începutul anilor 1980 apar unele schimbări de perspectivă:
  - sunt folosite limbaje de nivel înalt pentru dezvolatarea Operating System (OS)
  - întrebarea "ce limbaj de asamblare să folosesc" devine "ce instrucțiuni să utilizeze compilatorul"

Grupul lui John Coke de la IBM analizeaza arhitectura System/360:

- compilatorul folosește doar instrucțiuni simple (cele complexe sunt evitate)
- rezultatul: programele pot fi făcute să ruleze de 3 ori mai repede folosind instrucțiuni simple
- această cercetare stă la baza tranziției de la CISC la RISC

#### RISC:

- instrucțiunile unui RISC: la fel de simple ca  $\mu$ instrucțiunilor unui CISC
  - ► ⇒ hardware-ul de control devine mai puţin complex
- pentru că nu utilizeaza control store, această memorie rapidă preia rolul de cache al instrucțiunilor microprocesorului

Cache: mediu de stocare de dimensiuni mici, rapid care păstrează instrucțiunilor executate recent, acestea fiind cel mai probabil necesare în viitorul apropiat

**Întrebare** De ce sunt necesare instrucțiunile tocmai executate în viitorul apropiat?

#### RISC:

- ightharpoonup instrucțiunile unui RISC: la fel de simple ca  $\mu$ instrucțiunilor unui CISC
  - ▶ ⇒ hardware-ul de control devine mai puţin complex
- pentru că nu utilizeaza control store, această memorie rapidă preia rolul de cache al instrucțiunilor microprocesorului

Cache: mediu de stocare de dimensiuni mici, rapid care păstrează instrucțiunilor executate recent, acestea fiind cel mai probabil necesare în viitorul apropiat

**Întrebare** De ce sunt necesare instrucțiunile tocmai executate în viitorul apropiat?

Răspuns Considerați fragmentul de cod următor:

```
1  int a = 1;
2  int b = N;
3  do {
4     a = a * b;
5     b = b - 1;
6 } while (b != 0);
```





Microprocesoare RISC:

- ► RISC-I dezvoltat la Berkely în 1982 de o echipa ce îl include pe D. Patterson
- MIPS (Microprocessor without Interlocked Pipeline Stages) dezvoltat la Stanford în 1983 de o echipă condusă de J. Hennessy

Arhitecturile RISC au dominat performanța CPU-urilor mai bine de 15 ani

<sup>&</sup>lt;sup>5</sup>J. Hennessy, D. Patterson 2018: Turing Award Lecture [Hepa18]

<sup>&</sup>lt;sup>6</sup>J. Hennessy, D. Patterson 2018: Turing Award Lecture [Hepa18]

Very Long Instruction Word (VLIW) și arhitectura Explicitlly Parallel Instruction Computer (EPIC):

- previzionate a depăși în performanță RISC și CISC
- ► EPIC un efort comun al Hewlett-Packard și Intel
- o instrucțiune de tip wide unește mai multe operații independente
  - 2 operații de acces la memorie
  - 2 operații cu întregi
  - 2 operații cu numere de virgulă mobila
- s-a sperat că tehnologia de compilare va optimiza selecția operațiilor pentru instrucțiunile de tip wide
  - ca și CPU-urile RISC, efortul este transferat dinspre HW către compilator

(intel) Itanium

<sup>&</sup>lt;sup>7</sup>J. Hennessy, D. Patterson 2018: Turing Award Lecture [Hepa18]

EPIC promitea sa înlocuiasca arhitectura x86 pe 32 de biți:

- primul CPU EPIC a fost Itanium, pe 64-biţi
  - performanțe ridicate pentru programe în virgulă mobilă structurate
  - performanțe slabe pentru cache miss-uri/branch-uri puțin predictibile
  - Knuth nota: compilatoarele "asteptate" erau imposibil de construit
  - rebotezat de unii în "Itanic"

Încă odată, piața nu are răbdare și alege versiunea pe 64-biți a arhitecturii x86 ca noul ISA

VLIW este relevant pentru aplicații de tip Digital Signal

Processing, caracterizate de:

- programe scurte
- instrucțiuni condiționale simple
- lipsă cache



#### RISC vs CISC în era PC

- CPU-urile CISC reduc diferența de performanță față de RISC
  - echipe de dezvoltare mari (Intel și AMD)
  - beneficiază de viteza crescută a RISC
    - $\blacktriangleright$  transformă intern, on-the-fly, instrucțiunile în  $\mu$ instrucțiuni RISC
    - ⇒ tehnicile de creştere a performanței specifice RISC sunt acum aplicabile şi microprocesoarelor CISC

#### Vârful erei PC atins în 2011:

- ▶ 350 milioane de microprocesoare x86 vândute anual
  - volum mare + profit redus ⇒ preţ mai mic pentru x86 decât RISC
- produsele SW pentru PC crează o piață imensă
  - piața SW pentru Unix este mult mai diversă, oferind produse pentru diverse arhitecturi RISC (Alpha, HP-PA, MIPS, Power, SPARK)
  - programele pentru PC, comparativ, ofera aplicații "împachetate" compatibile doar cu arhitectura x86
  - ⇒ PC a dominat piața calculatoarelor de birou şi serverelor de mici dimensiuni ai anilor 2000

#### Era post-PC:

- deschisă de Apple prin lansarea iPhone-ului în 2007
  - în loc să cumpere un microprocesor, Apple dezvoltă propriul System on Chip (SoC) folosind arhitecturi ale altor companii
- proiectanții de dispozitive mobile incep să valorifice reducerea dimensiunii și a puterii consumate
- ► ⇒ CPU-urile CISC sunt dezavantajate

#### Astazi:

- vanzările x86 au scăzut anual cu 10% începând cu 2011
- vânzările CPU-urilor RISC au explodat la 20 miliarde de unități
  - ▶ 99% din CPU-urile pe 32 și 64 de biți sunt RISC



Concluzii privind evolutia architecturii calculatoarelor:

- piata a "rezolvat" rivalitatea CISC-RISC
  - CISC a dominat ultimii ani ai erei PC
     RISC câstigă era post-PC
  - - nicio arhitectură CISC în ultimii 30 ani
    - nicio arhitectură VI IW în ultimii 15 ani

Consensul, azi, în privinta arhitecturii unui calculator favorizează solutiile RISC, la 35 de ani de la introducerea acestora.

### Provocări actuale pentru Arhitectura Calculatoarelor

De regulă, producătorul implementeaza un ISA nu construiește unul nou:

- Metal-Oxide Semiconductor (MOS): tehnologia prevalentă de implementare a microprocesoarelor începând cu a doua jumătate a anilor 1970
  - inițial în tehnologie nMOS
  - ulterior în tehnologie Complementary metal-oxide semiconductor (CMOS)
- evoluția tehnologiei CMOS a cunoscut salturi spectaculoase: legea lui Moore
  - ightharpoonup v1: 1965: dublarea anuală a numărului de tranzistori  $\Rightarrow$  rata de crestere anuală de 100%
  - v2: 1975: dublarea la 2 ani a numărului de tranzistori ⇒ rata de crestere anuală de 41%

Întrebare Cum este evaluată o rată de creștere de 40% ?

### Provocări actuale pentru Arhitectura Calculatoarelor

De regulă, producătorul implementeaza un ISA nu construiește unul nou:

- ► MOS: tehnologia prevalentă de implementare a microprocesoarelor începând cu a doua jumătate a anilor 1970
  - ▶ inițial în tehnologie nMOS
  - ulterior în tehnologie CMOS
- evoluția tehnologiei CMOS a cunoscut salturi spectaculoase: legea lui Moore
  - v1: 1965: dublarea anuală a numărului de tranzistori ⇒ rata de crestere anuală de 100%
  - ightharpoonup v2: 1975: dublarea la 2 ani a numărului de tranzistori  $\Rightarrow$  rata de crestere anuală de 41%

Întrebare Cum este evaluată o rată de creștere de 40% ?

Răspuns O rată de creștere de 41% este foarte mare!

Exemple de rate anuale de creștere: culturi de porumb - 2%, eficiența generatoarelor electrice - 1.5%, eficiența sistemelor de iluminat - 2.6%, viteza călătoriilor intercontinentale - 5.6%, eficiența consumului de conbustibil pentru autoturismelor - 2.5%

# Provocări actuale (contin.)

Legea lui Moore încetinește în jurul anilor 2000

- ▶ în anul 2018 decalaj între nr. de tranzistori previzionat şi cel actual a crescut de 15 ori
- decalajul acesta se va adânci mai mult în viitor

### Legea lui Robert Dennard (1974)

- efectele miniaturizării tranzistorului
  - tranzistorul devine mai eficient energetic (scade puterea consumată)
  - tranzistorul devine mai rapid (tehnologie CMOS mai performantă)
- trendul de miniaturizare a tranzistorului a încetinit în jurul anului 2007
  - până în 2012 acest trend aproape a dispărut

#### Creșterea performanței CPU-urilor între 1986 și 2002

- facilitată de următorii factori:
  - tehnologia de integrare mai performantă
  - Instruction Level Parallelism (ILP)
- ightharpoonup  $\Rightarrow$  cresterea performantei microprocesoarelor cu aproape 50%

## Provocări actuale (contin.)

#### Diminuarea efectului legii lui Dennard:

sunt necesare alte mijloace de creştere a performanței microprocesoarelor

#### Se declansază era multi-core!

- problema exploatării paralelismului (la nivel de instructiuni sau date) este transferată către programator și limbaje de programare
- nu rezolva problema consumului de putere
  - ► fiecare nucleu activ consumă energie

#### Creșterea numărului de nuclee ⇒ creșterea puterii consumate

- numărul de nuclee este limitat de Thermal Dissipation Power (TDP)
- "dark silicon" era: nucleele inactive nu sunt alimentate

### Provocări actuale (contin.)

Creșterea performanței CPU-urilor măsurate de SPECint

Standard Performance Evaluation Company (SPEC)



Revenirea la creșterea de performanță a anilor 1980 și 1990:

abordări arhitecturale noi

<sup>&</sup>lt;sup>8</sup>J. Hennessy, D. Patterson 2018: Turing Award Lecture [Hepa18]

### Siguranța - tratată superficial

În anii 1970 proiectanții de CPU-uri adaugă măsuri arhitecturale de creștere a securității:

- se consideră că majoritatea defectelor provin din SW
- oferă suport HW pentru detecția lor

Facilitățile de securitate rămân nefolosite de către OS:

- ▶ implică costuri de performanță ⇒ sunt eliminate
- în contextul actual, măsurile (modeste) de asigurarea siguranței:
  - suport HW pentru mașini virtuale
  - ► facilități HW pentru primitive criptografice

# Siguranța - tratată superficial (contin.)

Execuția speculativă introduce în multe CPU-uri defecte de securitate nebănuite dar importante:

- Meltdown și Spectre: exploatarea unor vulnerabilități în HW-ul CPU-urilor
  - permite obținerea informațiilor confidențiale cu o viteză de peste 10 Kbit/sec
  - sunt utilizate atacuri de tip "side-channel":
    - informația este "scursă" (leaked) observând durata de execuție a unei sarcini de calcul și convertirea ei în informație utilă
- atacul NetSpectre din 2018:
  - permite obținerea informațiilor la distanță, de la calculatoare conectate într-o retea locală sau într-un cluster (cloud)

#### Atacurile "side-channel" nu sunt noi:

- anterior, succesul unui atacator era facilitat de vulnerabilități
   SW
- Meltdown şi Spectre: vulnerabilitatea rezida în implementarea HW
  - ► ISA nu oferă informații privind efectele "side-channel" ale execuției unei secvențe de instrucțiuni
    - ► ⇒ regândirea arhitecturii unui calculator

### Arhitecturi hardware - oportunități

Traditional, proiectanții au crescut numărul de tranzistori pentru a crește performanța calculelor secvențiale

- numeroase tehnici de accelerare a calculelor secvențiale incluse in CPU-uri
  - cel mai adesea costisitoare
  - disponibile azi în nucleele individuale ale CPU-urilor moderne
  - pot introduce vulnerabilități (vezi atacurile Spectre)
- complexitatea CPU-urilor single-core a depășit, în timp, aportul de performanță adus

In era actuala, multi-core, post-legea lui Moore:

- cercetătorii apreciază că proiectanții de sisteme de calcul trebuie sa adopte strategia opusă:
  - ► hardware streamlining [LTEK20]
    - construirea nucleelor cu numărul minim de tranzistoare
  - poate compensa stagnarea sau chiar cresterea frecvenței semnalului de tact

#### Hardware streamlining:

- ► favorizeaza calculul paralel
  - → aria de Siliciu a tranzistorilor eliminați poate fi folosită pentru adăugarea de noi nuclee ⇒ grad crescut de paralelizare

### Localizare: factor esențial în creșterea performanței aplicațiilor:

- abilitatea arhitecturii de a accesa eficient datele [LTEK20]
  - proximitatea localizării în memorie (localizare spațiala)
  - date accesate de curând (localizare temporala)
- aplicațiile cu localizare crescută oferă un grad înalt de paralelism
  - utilizare eficienta a nucleelor CPU-ului

Cum poate fi adresat, în maniera eficientă, paralelismul la nivel de aplicație? [LTEK20]

- simplificarea procesorului
- specializarea de domeniu

### Simplificarea procesorului:

- ▶ înlocuirea nucleelor complexe cu unele simple
  - eliminarea facilităților costisitoare (destinate accelerării calculului serial)
- aplicația trebuie să suporte un grad ridicat de paralelizare

#### Specializare de domeniu:

- hardware personalizat pentru un domeniu de aplicații
  - ▶ studiu de caz: Graphics Processing Unit (GPU)-uri [LTEK20]
    - compuse din numeroase nuclee optimizate pentru calcule grafice
    - ofera mai multe "benzi paralele" pentru calcul
    - procent din CPU-uri ocupat de GPU: 15-25% în 2010,crește pînă la 40% în 2017
    - În top 500, 10% din supercalculatoarele anului 2012 au avut încorporate acceleratoare (GPU-uri în special), iar pentru anul 2017, procentul a crescut la 38%

#### Considerații privind simplificarea procesoarelor:

- ► ILP a fost metoda de creștere a performanței CPU-urilor între 1986 si 2002
  - CPU-urile au exploatat posibilitatea suprapunerii execuției instructiunilor
- execuție speculativă
  - CPU-urile fac o predicție și continuă execuția pe o "cale" de cod din mai multe posibile, a cărei efecte le va îndepărta în cazul în care predicția a fost greșită
- execuția speculativă este atât "sursa performanței ILP cât și a ineficienței sale" [HePa19]
  - o cale de execuție corect prezisă poate economisi energie
  - o cale de execuție greșit prezisă trebuie eliminată urmată imediat de reluarea căii corecte, ambele cu consum suplimentar de energie

Considerații privind simplificarea procesoarelor:



#### Instrucțiuni "irosite":

- procent de instrucțiuni irosite din totalul celor executate
- benchmark-ul SPEC pentru întregi, CPU: Intel Core i7
- ▶ în medie, 19% din instrucțiuni sunt irosite

<sup>&</sup>lt;sup>9</sup>J. Hennessy, D. Patterson 2019: "A new golden age for computer architecture", [HePa19]

#### Considerații privind specializarea de domeniu:

- ► Hennessy și Patterson prezic o tranziție de la arhitecturile "general-purpose" către cele de tip "domain-specific" [LTEK20]
  - pot executa doar câteva sarcini dar extrem de eficient [Hepa18]
  - domeniul trebuie sa suporte paralelizarea
- specializarea domeniului are un efect invers: utilizarea arhitecturii pentru aplicații/domenii noi
  - studiu de caz: utilizarea GPU-urilor:
    - initial, GPU-urile sunt folosite pentru accelerarea calculelor grafice
    - sunt, apoi, adoptate pentru sarcini non-grafice, ex: algebra liniară [LTEK20]
    - GPU-urile sunt instrumentale în revoluția "deep-learning" permițând antrenarea eficientă a modelelor de dimensiuni mari, care ar fi ridicat probleme de performanță pentru CPU-uri [LTEK20]

Exemplu de specializare de domeniu: înmulțirea a 2 matrici de dimensiuni 4096x4096

#### Tehnici de accelerare:



<sup>&</sup>lt;sup>10</sup>Leiserson et al.: "There's plenty of room at the top", [LTEK20]

# Studiu de caz: Google Tensor Processing Unit (TPU)



11

 $<sup>^{11}</sup>$ J. Hennessy, D. Patterson 2019: "A new golden age for computer architecture", [HePa19]

## Studiu de caz: Google TPU (contin.)

#### Arhitectura Google TPU:

- descrisă într-n articol prezentat la conferința International Symposium on Computer Architecture, ediția din 2017
  - unul din cele mai anticipate articole ale conferinței
  - în momentul actual, arhitectura a ajuns la a III-a iterație

### Origini [JYPP17]:

- în 2006, Google analizează puterea computațională necesară pentru rularea unor aplicații specifice, cum sunt Deep Neural Network (DNN)
  - acestea puteau fi executate folosind HW-ul existent (cu cost zero)
  - de ce să fie accelerate?
- ▶ în 2013, utilizatorii Google folosesc căutare vocala cel puțin 3 minute, zilnic
  - utilizeaza modele DNN pentru recunoaștere vocală
  - concluzie: un astfel de comportament al utilizatorilor necesită o capacitate dublă de calcul (dublarea datacenter-urilor)
    - costisitor daca sunt utilizate CPU-uri

## Studiu de caz: Google TPU (contin.)

#### TPU:

- design Application Specific Integrated Circuit (ASIC) specializat
  - ▶ 256 x 256, 8-bit, Matrix Multiply Unit
  - 28MiB memorie internă
  - ▶ 92 Tera Operations per Second (TOpS)
  - ▶ accelerare între 15 și 30 ori comparativ cu CPU/GPU
  - eficiență energetică (TOpS/Watt) între 30 și 80 ori mai bună comparativ cu CPU/GPU

#### Accelerarea operațiilor DNN:

- quantization: transformarea numerelor de virgulă flotantă la întregi de lățime redusă (8-bit)
- înmulțirea 8-bit int vs 16-bit float
  - arie de 6 ori mai mică
  - energie cunsumată de 6 ori redusă
- adunare 8-bit int vs 16-bit float
  - ▶ arie de 38 ori mai mică
  - ▶ energie consumată de 13 ori redusă



12

<sup>&</sup>lt;sup>12</sup> Jouppi et al.: "In-Datacenter Performance Analysis of a Tensor Processing Unit" [JYPP17]

# Studiu de caz: Google TPU (contin.)



#### Facilități arhitecturale:

- Matrix Multiply Unit
  - elementul esential al unității
  - rețea de 65'536, unități MAC pe 8-bit
  - arhitetură sistolică pentru accelerarea înmulțirii matricilor
- ► Adunarea și înmulțirea întregilor: elementele esențiale ale accelerare a calculelor în TPU

<sup>&</sup>lt;sup>13</sup>Jouppi et al.: "In-Datacenter Performance Analysis of a Tensor Processing Unit" [JYPP17]

### Referinte I

- [Hepa17] J. L. Hennessy and D. A. Patterson, Computer Architecture, Sixth Edition: A Quantitative Approach, 6th ed. Morgan Kaufmann Publishers Inc., 2017.
- [Vlad12] M. Vlăduțiu, Computer Arithmetic: Algorithms and Hardware Implementations. Springer, 2012.
- [Pahe13] D. A. Patterson and J. L. Hennessy, Computer Organization and Design, Fifth Edition: The Hardware/Software Interface, 5th ed. Morgan Kaufmann Publishers Inc., 2013.
- [Brha15] R. E. Bryant and D. R. O'Hallaron, *Computer Systems:* A Programmer's Perspective, 3rd ed. Pearson, 2015.
- [Hepa18] J. L. Hennessy and D. A. Patterson, "Turing award lecture," 2018.

### Referinte II

- [LTEK20] C. E. Leiserson, N. C. Thompson, J. S. Emer, B. C. Kuszmaul et al., "There's plenty of room at the top: What will drive computer performance after moore's law?" Science, vol. 368, no. 6495, 2020.
- [HePa19] J. L. Hennessy and D. A. Patterson, "A new golden age for computer architecture," *Commun. ACM*, vol. 62, no. 2, pp. 48–60, Jan. 2019. [Online]. Available: https://doi.org/10.1145/3282307
- [JYPP17] N. P. Jouppi, C. Young, N. Patil, D. Patterson *et al.*, "In-datacenter performance analysis of a tensor processing unit," in *Proceedings of the 44th Annual International Symposium on Computer Architecture*, ser. ISCA '17. New York, NY, USA: Association for Computing Machinery, 2017, pp. 1–12.