

# گزارش کار آزمایشگاه طراحی سیستمهای دیجیتال

آزمایش دوم

محمدحسين حاجىحسيني

99101727

سید علی هزاوه

99105804

## شرح آزمایش

در این آزمایش میخواهیم شبیه سازی برای یک اتاق انتظار طراحی کنیم. در این اتاق، حداکثر 15 نفر میتوانند حضور داشته باشند. اگر تعداد افراد حاضر بیش از 15 نفر بود، امکان ورود فرد دیگری نیست، تا زمانی که فرد یا افرادی از اتاق خارج شوند، یا به حالت اولیه بازگریدم. (۰ شدن سیگنال CLR)

#### ورودي ها:

شده است.

- IN: اگر 1 شود، بیانگر این است که یک نفر وارد اتاق انتظار شده است و توسط حسگر در شناسایی شده است.
  - OUT: اگر 1 شود، بیانگر این است که یک نفر از اتاق انتظار خارج شده است و توسط حسگر در فعال
    - ENT: اگر 1 شود، بیانگر این است که یک نفر قصد وارد شدن به اتاق را دارد.
      - اگر 1 باشد، یعنی ساعت برای ورود به اتاق مجاز است.  $extbf{T}$
    - CLR: اگر 0 شود، به حالت شروع باز می گردیم. یعنی هیچکس در اتاق نیست.
      - CLK •

## خروجیها:

- presents: سیگنال چهار بیتی که تعداد نفرات حاضر در اتاق انتظار را بیان میکند.
- CLOSE: اگر تعداد افراد حاضر در سالن انتظار 0 بود، 1 میشود و بیانگر بستن در است.
- OPEN: در صورت مساعد بودن شرایط برای ورود یک فرد، به مدت یک Clock برابر با 1 میشود. یعنی در برای ورود آن فرد باز است.

# طراحی مدار:

با توجه به صورت مسئله می توان برای تولید سیگنالهای خروجی از روی سیگنالهای ورودی مداری طراحی کرد؛ می دانیم که presents حتما خروجی یک شمارنده + بیتی است با این شرایط که هم کاهشی و هم افزایشی می شمارد و با توجه به این که + آن را + می کند پس یک ورودی reset هم لازم دارد. از طرف دیگر می دانیم در حالتی ممکن است در یک کلاک هم زمان یک نفر وارد و یک نفر خارج شود. در این صورت تنها راه برای ثابت

نگه داشتن خروجی شمارنده در یک کلاک تنها نشمردن آن ورود و خروج همزمان است. پس با این توصیف باید ورودی داشته باشیم که شبیه enable عمل کند و وقتی شمارنده کار کند که سیگنال مذکور high باشد. با تمام این توصیفات شمارنده ی مورد نظر را توسط ابزار کتابخانه خود Quartus ایجاد می کنیم و به پروژه اضافه می کنیم. منطق کار کرد این شمارنده را از درس مدارهای منطقی و DSD به خاطر داریم و شماتیک آن شبیه به چیزی مثل شکل زیر خواهد بود:



که البته سیگنال ریست و اینیبل هم به آن اضافه میشود و در نهایت چیزی شبیه زیر خواهد بود:



برای ورودیها و خروجیهای شمارنده مطابق شکل مدار زیر خواهیم داشت:

به این صورت که not سیگنال CLR مستقیما به sclr شمارنده متصل است، سیگنال UP برای مشخص کردن کاهشی یا افزایشی بودن شمارش و سیگنال COUNTEN برای انجام یا عدم انجام شمارش در کلاکها در ادامه تولید خواهند شد:

برای این که بدانیم شمارش افزایشی است یا کاهشی کافی است بدانیم آیا کسی داخل شده یا نه؛ اگر داخل شده بود شمارش افزایشی و در غیر این صورت کاهشی است. در حالتی که کسی به صورت همزمان خارج شود یا این که هیچ کس خارج نشود باید سیگنال COUNTEN را low کنیم تا مشکلی پیش نیاید. اگر تمام حالات را چک کنیم خواهیم دید که COUNTEN در واقع xor دو سیگنال ورودی AND(IN,T), OUT خواهد بود پس این سیگنال هم تولید شد.

برای خروجیهای ما یکی سیگنال CLOSE مانده که نشان در صورت High بودن بیانگر خالی شدن اتاق و بسته شدن در میباشد. برای این کار باید شمارنده در یک کلاک صفر شود که یعنی ۴ بیت presents[3..0] ۰ شوند پس سیگنال CLOSE در واقع NOR هر چهار بیت سیگنال مذکور است.

سیگنال OPEN در صورت مساعد بود همه شرایط High خواهد بود پس اولا باید در اتاق جا باشد و در ثانی زمان مجاز باشد و یک نفر بخواهد وارد شود. به این صورت که تا ورود کامل آن نفر یک بماند. پس ما یک فلیپ فلاپ خواهیم داشت که این جا از نوع jkff استفاده می کنیم تا بتوان از خاصیت toggle کردن آن هم استفاده کرد. ورودی k فلیپفلاپ ما AND سه سیگنال خواهد بود که شرایط ورود را چک می کنند: k (presents) k ما هم سیگنال k ما هم سیگنال k خواهد بود و خروجی ما هم به k می میشود. با این طراحی در صورت وجود شرایط و درخواست برای ورود یک نفر تا ورود کامل او سیگنال می کند.

در آخر می توان با دادن انواع فرم موج مدار را شبیه سازی کرد و نتیجه را با انتظار ما مقایسه کرد که انجام شده.

از ما خواسته شده که فرکانس کاری مدار را حساب کنیم؛ برای این کار ابتدا مفهوم فرکانس کاری مدار را یادآوری می کنیم. می دانیم کلاک ما فرکانس معینی دارد و گیتها هم تاخیر خاص خودشان را دارند و فرکانس کلاک باید طوری تنظیم شود که نتیجه هیچ گیتی جا نماند و به عبارت دیگر بیش ترین تاخیر (تقریبا) برابر تناوب کلاک ما خواهد بود. در نرمافزار کوارتوس ما پس از کامپایل مدار می توانیم از قسمت report فرکانس محاسبه شده را ببینیم:



یکی از تستهای شبیه سازی که تقریبا همه حالات را (ورود و خروج همزمان، عدم ورود در ساعت غیر مجاز و ...) را پوشش می دهد ضمیمه شده و می توان شکل موج نهایی را در تصویر زیر دید:

