# Paralelné programovanie CUDA

Ing. Michal Čerňanský, PhD.

Fakulta informatiky a informačných technológií, STU Bratislava

#### Prehľad tém

- Grafické procesory
- Realizácia všeobecných výpočtov na GPU
- Súčasné architektúry grafických procesorov

- Neustály a silný dopyt trhu po 3D grafike
- V reálnom čase a vysokom rozlíšení
- Programovateľné grafické procesorové jednotky
- Vysokoparalelné, mnohojadrové, viacvláknové
- Vysoký výpočtový výkon
- Vysoká pamäťová priepustnosť

- Vysoký výpočtový výkon GPU
- GPU špecializované na výpočtovo náročné a vysokoparalelné výpočty – rendering v poč. grafike
- Viac polovodičových prvkov (tranzistorov) na spracovanie dát, než na cachovanie dát či riadenie toku



- GPU sú veľmi vhodné na dátovo paral. prob.
  - Rovnaký program na rôznych dátových prvkoch
  - Vysoká aritmetická intenzita viac výpočtov než presunov (pomer aritmetických operácií k pamäťovým)
- Rovnaký program pre každý dátový prvok
  - Menšie nároky na riadenie toku
- Veľa dát a veľa výpočtov
  - Čas prístupu do pamäte je "schovaný" za výpočty
  - Nie riešenie cez veľké cache pamäte

- Dátový paralelizmus mapovanie dátových prvkov na súbežne vykonávané vlákna
- Vhodné pre mnohé aplikácie problémy vyžadujúce spracovanie rozsiahlych údajov
- 3D renderovanie mapovanie veľkých množín pixelov a vrcholov na paralelné vlákna
- Spracovanie obrazu, zvuku, kódovanie a dekódovanie videa, rozpoznávanie vzorov – tiež mapovanie obrazu a pixelov na paralelné vlákna
- Nielen vytváranie a spracovanie obrazu: všeobecné spracovanie signálov, fyzikálne simulácie, výpočtová ekonomika, výpočtová biológia

- CUDA Compute Unified Device Architecture
- Posledné dve generácie GPU od Nvidia
  - G80 a Fermi
- Programátorský model CUDA možnosť využiť vlastnosti GPU
  - CUDA C
  - CUDA Driver API
  - CUDA Fortran



- Viacjadrové CPU a mnohojadrové GPU
  - Paralelné procesory, ktorých výkon zodpovedá Moorovmu zákonu
- Výzva transparentná škálovateľnosť
  - Vytvoriť SW, ktorý využije rastúci počet výpočtových jadier, podobne ako 3D grafické aplikácie
- Riešenie programátorský model CUDA

- Programátorský model CUDA
- Dobre zvládnuteľný pre C programátorov
- Tri abstrakcie minimálna množina rozšírení jazyka
  - Hierarchia vlákien
  - Zdieľané pamäte
  - Barierová synchronizácia

- Jemnozrnný dátový paralelizmus + paradigma viacvláknového paralelného programovania vnorené do hrubozrnného paralelizmu a paralelných úloh
- Rozdelenie problému na "hrubšie" súbežne riešiteľné nezávislé podproblémy riešiteľné blokmi vlákien a rozdelenie každého podproblému na "jemnejšie" časti riešiteľné prostredníctvom vzájomnej kooperácie súbežne jednotlivými vláknami bloku

- Takáto dekompozícia problému:
- Vysoká expresivita jazyka
  - Možnosť vyjadriť a zrealizovať paralelné riešenie prostredníctvom kooperujúcich súbežne vykonávaných vlákien
- Škálovateľnosť paralelnho riešenia
  - Možnosť naplánovať vykonanie bloku vlákien na ľubovoľnom voľnom procesore v ľubovoľnom poradí, sekvenčne alebo paralelne s inými blokmi
  - Možnosť riešiť problém na rôznych GPU (profesionálne riešenia aj jednoduchšie produkty)



- Kernel rozšírenie j. C, špecifická funkcia
- Vykonaná N krát súbežne pomocou N CUDA vlákien (nie 1x ako klasická C funkcia)
- Deklarácia pomocou <u>global</u>
- Zavolanie pomocou novej syntaktickej konštrukcií definujúcej vykonanie <<<...>>>

```
// Kernel definition
 global void VecAdd(float* A, float* B, float* C)
  int i = threadIdx.x;
 C[i] = A[i] + B[i];
int main()
  // Kernel invocation with N threads
 VecAdd <<<1, N>>> (A, B, C);
```

- Hierarchia vlákien vlákna organizované do blokov v zvolenej štruktúre
- threadldx premenná vektor s 3 zložkami index vlákna v rámci bloku vlákien
- Možnosť organizovať vlákna do 1,2 alebo 3 rozmernej štruktúry
- Jedno, dvoj alebo troj rozmerný blok vlákien (vektor, matica, 3D matica)

```
global void matAdd(float A[N][N], float B[N][N],
float C[N][N])
  int i = threadIdx.x;
  int j = threadIdx.y;
 C[i][j] = A[i][j] + B[i][j];
int main()
  // Kernel invocation
  dim3 dimBlock(N, N);
 matAdd <<<1, dimBlock >>> (A, B, C);
```

- Vzťah indexu (threadldx) vlákna a ID vlákna
- Jednorozmerný blok o veľkosti (Dx)
  - □ Index (x): ID = x
- Dvojrozmerný blok o veľkosti (Dx, Dy)
  - □ Index (x,y): ID = x + y Dx
- Trojrozmerný blok o veľkosti (Dx, Dy, Dz)
  - □ Index (x,y,z): ID = x + y Dx + z Dx Dy

- Kooperácia vlákien v bloku
  - Komunikácia prostredníctvom zdieľanej pamäti
  - Koordinácia prostredníctvom synchronizácie syncthreads() barierová synchronizácia
- Zdieľaná pamäť rýchla (malá latencia), podobne ako L1 cache
- syncthreads() odľahčená operácia, všetky vlákna bloku bežia na jednom jadre, počet vlákien v bloku je obmedzený pamäťovými zdrojmi jadra (multiprocesora)

- Blok vlákien max. 512 (1024) vlákien
- Kernel môže byť vykonaný nad viacerými blokmi celkový počet počet vlákien je daný počtom blokov x počtom vlákien v bloku
- Viaceré bloky organizované do 1 alebo 2 rozmernej štruktúry – gridu (mriežky)
- Veľkosť gridu daná prvým parametrom v <<<...>>>
- Každý blok identifikovaný pomocou blockidx
- Veľkosť bloku je sprístupnená cez blockDim



|               | Block         | (1, 1)        |                                        |
|---------------|---------------|---------------|----------------------------------------|
| Thread (0, 0) | Thread (1, 0) | Thread (2, 0) | Thread (3, 0)                          |
| <b>→</b>      | ~~~           | ~~~           | \ \\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\ |
| Thread (0, 1) | Thread (1, 1) | Thread (2, 1) | Thread (3, 1)                          |
| <b>\$</b>     | nm.           | ~~~           |                                        |
| Thread (0, 2) | Thread (1, 2) | Thread (2, 2) | Thread (3, 2)                          |

```
// Kernel definition
  global void MatAdd(float A[N][N], float B[N][N], float C[N][N])
  int i = blockIdx.x * blockDim.x + threadIdx.x;
  int j = blockIdx.y * blockDim.y + threadIdx.y;
  if (i < N \&\& j < N) C[i][j] = A[i][j] + B[i][j];
int main()
  // Kernel invocation
  dim3 threadsPerBlock(16, 16);
  dim3 numBlocks(N / threadsPerBlock.x, N / threadsPerBlock.y);
  MatAdd<<<numBlocks, threadsPerBlock>>>(A, B, C);
```

- Pamäťová hierarchia sprístupnená vláknam
- Súkromná lokálna pamäť vlákna (thread private local memory)
- Zdieľaná pamäť bloku vlákien (shared memory) rovnaká životnosť ako má blok
- Hlavná pamäť (global memory) prístupná všetkým vláknam všetkých blokov
- Pamäte iba na čítanie tiež prístupné všetkým vláknam: konštantná pamäť a pamäť textúr (constant a texture memory)







- Heterogénny systém
- C program vykonávaný na CPU (host) volá kernel funkcie vykonávané na GPU zariadení (device) ako na koprocesore
- Hostiteľ aj zariadenie si udržujú vlastný pamäťový priestor: host a device memory
- Program riadi hlavnú, konštantnú a textúrovú pamäť (prístupné pre všetky vlákna kernelu) prostredníctvom volaní knižničných funkcií

| C Program<br>Sequential<br>Execution |                                        |
|--------------------------------------|----------------------------------------|
| Serial code                          | Host                                   |
| Parallel kernel Kernel0<<<>>>()      | Device<br>Grid 0                       |
|                                      | Block (0, 0) Block (1, 0) Block (2, 0) |
|                                      | Block (0, 1) Block (1, 1) Block (2, 1) |
| Serial code                          | Host                                   |
|                                      | Device                                 |
| Parallel kernel Kerneli<<>>>()       | Grid 1                                 |
|                                      | Block (0, 0) Block (1, 0) >>>>>>>      |
|                                      | Block (0, 1) Block (1, 1)              |
|                                      | Block (0, 2)                           |

## Programátorký model CUDA C

- Pamäť zariadenia (Device Memory)
- Kernel vie pristupovať iba do pamäťovej hierarchie zariadenia
- Alokovateľná ako lineárna pamäť alebo CUDA arrays
- Lineárna pamäť:
  - cudaMalloc()
  - cudaFree
  - cudaMemcpy

```
// Device code
 _global__ void VecAdd(float* A, float* B, float* C, int N)
  int i = blockDim.x * blockIdx.x + threadIdx.x;
  if (i < N)
   C[i] = A[i] + B[i];
// Host code
int main()
 int N = \ldots;
  size t size = N * sizeof(float);
 // Allocate input vectors h_A and h_B in host memory
  float* h A = (float*)malloc(size);
  float* h B = (float*)malloc(size);
 // Initialize input vectors
```

```
// Allocate vectors in device memory
float* d A; cudaMalloc(&d A, size);
float* d B; cudaMalloc(&d B, size);
float* d C; cudaMalloc(&d C, size);
// Copy vectors from host memory to device memory
cudaMemcpy(d A, h A, size, cudaMemcpyHostToDevice);
cudaMemcpy(d B, h B, size, cudaMemcpyHostToDevice);
// Invoke kernel
int threadsPerBlock = 256;
int blocksPerGrid = (N + threadsPerBlock - 1)/threadsPerBlock;
VecAdd<<<br/>blocksPerGrid, threadsPerBlock>>>(d A, d B, d C, N);
// Copy result from device memory to host memory
cudaMemcpy(h C, d C, size, cudaMemcpyDeviceToHost);
// Free device memory
cudaFree(d A); cudaFree(d B); cudaFree(d C);
```

## Programátorký model CUDA C

- Zdieľaná pamäť (Shared Memory)
- Významne rýchlejšia ako globálna pamäť
- Alokovaná pomocou kľúčového slova \_\_shared\_\_

 Násobenie matice bez a so zdieľanou pamäťou

```
// Matrices are stored in row-major order:
// M(row, col) = *(M.elements + row * M.width + col)
typedef struct {
 int width;
 int height;
 float* elements;
} Matrix;
// Thread block size
#define BLOCK SIZE 16
// Forward declaration of the matrix multiplication kernel
 global void MatMulKernel(const Matrix, const Matrix, Matrix);
// Matrix multiplication - Host code
// Matrix dimensions are assumed to be multiples of BLOCK SIZE
// void MatMul(const Matrix A, const Matrix B, Matrix C)
```

```
void MatMul(const Matrix A, const Matrix B, Matrix C)
  // Load A and B to device memory
 Matrix d A;
 d A.width = A.width; d A.height = A.height;
  size t size = A.width * A.height * sizeof(float);
  cudaMalloc(&d A.elements, size);
  cudaMemcpy(d A.elements, A.elements, size, cudaMemcpyHostToDevice);
 Matrix d B;
  d B.width = B.width; d B.height = B.height;
  size = B.width * B.height * sizeof(float);
  cudaMalloc(&d B.elements, size);
  cudaMemcpy(d B.elements, B.elements, size, cudaMemcpyHostToDevice);
  // Allocate C in device memory
 Matrix d C;
 d C.width = C.width; d C.height = C.height;
  size = C.width * C.height * sizeof(float);
  cudaMalloc(&d C.elements, size);
```

```
// Invoke kernel
dim3 dimBlock(BLOCK SIZE, BLOCK SIZE);
dim3 dimGrid(B.width / dimBlock.x, A.height / dimBlock.y);
MatMulKernel<<<dimGrid, dimBlock>>>(d_A, d_B, d_C);
// Read C from device memory
cudaMemcpy (C.elements, Cd.elements, size,
cudaMemcpyDeviceToHost);
// Free device memory
cudaFree(d A.elements);
cudaFree(d B.elements);
cudaFree(d C.elements);
```

```
// Matrix multiplication kernel called by MatMul()
 global void MatMulKernel (Matrix A, Matrix B, Matrix C)
 // Each thread computes one element of C
 // by accumulating results into Cvalue
 float Cvalue = 0;
  int row = blockIdx.y * blockDim.y + threadIdx.y;
  int col = blockIdx.x * blockDim.x + threadIdx.x;
 for (int e = 0; e < A.width; ++e)
   Cvalue += A.elements[row * A.width + e]
      * B.elements[e * B.width + col];
 C.elements[row * C.width + col] = Cvalue;
}
```



```
// Get a matrix element
 device float GetElement(const Matrix A, int row, int col) {
 return A.elements[row * A.stride + col];
// Set a matrix element
device void SetElement(Matrix A, int row, int col, float value) {
 A.elements[row * A.stride + col] = value;
// Get the BLOCK SIZExBLOCK SIZE sub-matrix Asub of A that is
// located col sub-matrices to the right and row sub-matrices down
// from the upper-left corner of A
 device Matrix GetSubMatrix (Matrix A, int row, int col)
  Matrix Asub;
 Asub.width = BLOCK SIZE;
 Asub.height = BLOCK SIZE;
 Asub.stride = A.stride;
 Asub.elements = &A.elements[A.stride * BLOCK SIZE * row + BLOCK SIZE * col];
  return Asub;
```

```
// Matrix multiplication kernel called by MatMul()
 global void MatMulKernel (Matrix A, Matrix B, Matrix C)
  // Block row and column
  int blockRow = blockIdx.y;
  int blockCol = blockIdx.x;
  // Each thread block computes one sub-matrix Csub of C
 Matrix Csub = GetSubMatrix(C, blockRow, blockCol);
  // Each thread computes one element of Csub
  // by accumulating results into Cvalue
  float Cvalue = 0;
  // Thread row and column within Csub
  int row = threadIdx.y;
  int col = threadIdx.x;
```

```
// Loop over all the sub-matrices of A and B that are
// required to compute Csub
// Multiply each pair of sub-matrices together
// and accumulate the results
for (int m = 0; m < (A.width / BLOCK SIZE); ++m) {
  // Get sub-matrix Asub of A
 Matrix Asub = GetSubMatrix(A, blockRow, m);
  // Get sub-matrix Bsub of B
 Matrix Bsub = GetSubMatrix(B, m, blockCol);
  // Shared memory used to store Asub and Bsub respectively
  shared float As[BLOCK SIZE][BLOCK SIZE];
  shared float Bs[BLOCK SIZE][BLOCK SIZE];
  // Load Asub and Bsub from device memory to shared memory
  // Each thread loads one element of each sub-matrix
 As[row][col] = GetElement(Asub, row, col);
 Bs[row][col] = GetElement(Bsub, row, col);
```

```
// Synchronize to make sure the sub-matrices are loaded
  // before starting the computation
  syncthreads();
  // Multiply Asub and Bsub together
  for (int e = 0; e < BLOCK SIZE; ++e)</pre>
   Cvalue += As[row][e] * Bs[e][col];
  // Synchronize to make sure that the preceding
  // computation is done before loading two new
  // sub-matrices of A and B in the next iteration
  syncthreads();
// Write Csub to device memory
// Each thread writes one element
SetElement(Csub, row, col, Cvalue);
```



# CUDA - HW Implementácia

- Prúdové multiprocesory (Streaming Multiprocessors)
- Blok vlákien je vykonávaný na jednom SM
- Keď je výpočet bloku ukončený, nový blok je naplánovaný na vykonanie na SM
- SM súbežné vykonávanie stoviek vlákien
- SIMT arch. Single Instruction Multiple Thread
- HW vlákna, paralelizmus n úrovni inštrukcií, ale nie špekulatívne vykonávanie ani predikcia skokov

# CUDA - HW Implementácia

- Vlákna sú plánované na vykonávanie b skupinách – warp (32 vlákien)
- Každé vlákno vlastná sada registrov nezávislé vykonávanie
- Warp jedna inštrukcia v čase, efektívne, ak všetky vlákna rovnaká inštrukcia
- SIMT jedna inštrukcia riadi viaceré jadrá multiprocesora

# Zdroje

Nvidia CUDA Programming Guide <a href="http://developer.nvidia.com">http://developer.nvidia.com</a>

- Obrázky prevzaté z:
  - Nvidia CUDA Programming Guide <a href="http://developer.nvidia.com">http://developer.nvidia.com</a>