# Principy počítačů a operačních systémů

Architektura a implementace zjednodušeného procesoru MIPS

Zimní semestr 2010/2011

### Architektura procesoru MIPS (1)

### Registry

- 32 obecných 32-bitových registrů (general-purpose)
  - so-s7, to-t9, zero, ao-a3, vo-v1, gp, fp, sp, ra, at (ro-r31)
- registr PC s adresou následující instrukce
- speciální registry pro řízení
  - adresa instrukce, který vyvolala výjimku, apod.

### Paměť

- přístup pouze na zarovnané adresy (dělitelné 4)
  - granularita délky slova (32 bitů), tj. 4B
- nepřímá adresace s posunutím
  - register indirect with displacement
  - R2 = Mem [R1 + immediate], Mem [R1 + immediate] = R2

### Architektura procesoru MIPS (2)

### Operace

- operace registr/registr, registr/immediate
  - aritmetické a logické operace, přesun dat mezi registry
- přesuny dat registr/paměť
  - load/store architektura
- podmíněné skoky
  - při rovnosti/nerovnosti obsahu dvou registrů
- nepodmíněné skoky
  - včetně nepřímých skoků a skoků do podprogramu
- speciální instrukce
  - práce se speciálními registry

### Architektura procesoru MIPS (3)

### Zpracování instrukcí

- čtení instrukce z paměti na adrese v PC
- dekódování instrukce a čtení operandů z registrů
- vykonání operace odpovídající instrukčnímu kódu
  - operace s obsahem registrů, výpočet adresy a čtení z (zápis do) paměti, porovnání operandů pro podmíněný skok
- uložení výsledku do registru
  - výsledek operace s registry, data přečtená z paměti
- posun PC na následující instrukci
  - následující instrukce následuje bezprostředně za právě čtenou instrukcí, pokud není řečeno jinak (podmíněný/nepodmíněný skok, výjimka)

## Jednocyklová datová cesta

Uspořádání logických celků implementující operace procesoru

### Čtení instrukce (fetch)

### Registr PC

- obsahuje adresu instrukce v paměti
- pro programátora není přímo přístupný

#### Paměť instrukcí

oddělená pamět =
 Harvardská architektura (prozatím)

### Sčítačka

 inkrementuje obsah PC o 4 ⇒ implicitní posun na následující instrukci (von Neumannovská koncepce)



## Podpora čtení instrukce



### Registrové operace (add, sub, ...)

Op (6) Rs (5) Rt (5) Rd (5) shamt (6) Funct (6)



### Podpora registrových operací



### Operace s přímými operandy (addi, andi, ...)

Op (6) Rs (5) Rt (5) Immediate (16)



### Znaménkové rozšíření (sign extension)

### Logický prvek

- vstup: n-bitové číslo X
  - předpokládá se reprezentace ve dvojkové doplňku



- výstup: m-bitové číslo Y
  - znaménkové rozšíření čísla X



## Podpora přímých operandů



### Přepínač vstupů (multiplexer, mux)

### Logický prvek

- selektor: n-bitové číslo S∈ { 0, ..., 2<sup>n-1</sup> }
- $N=2^n$  m-bitových vstupů  $X_0, X_1, ..., X_{N-1}$
- m-bitový výstup Y=X<sub>s</sub>

### Příklad pro N=4, m=1

pro výběr vstupu se používá dekodér do kódu "1 z N"



### Binární dekodér do "1 z N" (binary to 1-hot)

### Logický prvek

n vstupů: n-bitové dvojkové číslo B∈ { o, ..., 2<sup>n-1</sup> }

■ N=2<sup>n</sup> výstupů: reprezentace B v kódu 1 z N

• **B**-tý bit 1, ostatní o

### Příklad pro N=4

| Vst            | иру            | Výstupy |   |                |                |  |  |
|----------------|----------------|---------|---|----------------|----------------|--|--|
| B <sub>1</sub> | B <sub>o</sub> | Н       | H | H <sub>1</sub> | H <sub>o</sub> |  |  |
| 0              | 0              | 0       | 0 | 0              | 1              |  |  |
| 0              | 1              | 0       | 0 | 1              | 0              |  |  |
| 1              | 0              | 0       | 1 | 0              | 0              |  |  |
| 1              | 1              | 1       | 0 | 0              | 0              |  |  |





## Čtení z paměti (load)





NSWI120 ZS 2010/2011 15/73 - Procesor

### Zápis do paměti (store)





### Podpora přístupu do paměti



### Podmíněný skok s relativní adresou (branch)



### Logický posun vlevo o k bitů (shift logical left)

### Logický prvek

- vstup: n-bitové číslo X
- výstup: n-bitové číslo Y = X << k</li>



### Příklad pro **n=16**, **k=2**



### Podpora podmíněného skoku s relativní adresou



### Nepodmíněný skok s absolutní adresou (jump)

Op (6) Address (26)



21/73 - Procesor NSWI120 ZS 2

### Podpora nepodmíněného skoku s absolutní adresou



# Řízení jednocyklové datové cesty

Řízení průchodu dat datovou cestou v závislosti na typu operace

### V čem spočívá řízení datové cesty?



### Příklad: řízení datové cesty pro instrukci "add"



### Příklad: řízení datové cesty pro instrukci "sw"



### Příklad: řízení datové cesty pro instrukci "beq"



### Radič datové cesty (data path controller)

### Generuje řídící signály

- zdroj hodnoty PC
- zápis do registrů
- čtení/zápis dat
- operace ALU

### Hodnoty pro různé instrukce

 ohodnocení většiny signálů závisí na operačním kódu v instrukci



- některé mohou být přímo součástí instrukčního kódu
  - část signálů ALUOp odpovídá bitům v poli "funct"
  - zjednodušuje implementaci řadiče

### Implementace řadiče pomocí ROM

### Řídící paměť

- ROM (Read Only Memory) jako RAM, ale jen pro čtení
- slova v paměti reprezentují hodnoty řídících signálů
- hodnota operačního kódu adresuje řádky paměti

|          |  |          |      | J<br>u<br>m<br>p | B<br>r<br>a<br>n<br>c<br>h | R<br>e<br>g<br>D<br>s<br>t | R e g W r i t e | M<br>e<br>m<br>W<br>r<br>i<br>t | M e m T o R e g | A<br>L<br>U<br>O<br>p | A<br>L<br>U<br>S<br>r |
|----------|--|----------|------|------------------|----------------------------|----------------------------|-----------------|---------------------------------|-----------------|-----------------------|-----------------------|
| Opcode - |  | <b>—</b> | add  | 0                | 0                          | 1                          | 1               | 0                               | 0               | 0                     | 1                     |
|          |  | <b></b>  | addi | 0                | 0                          | 0                          | 1               | 0                               | 0               | 0                     | 0                     |
|          |  | <b></b>  | lw   | 0                | 0                          | 0                          | 1               | 0                               | 1               | 0                     | 0                     |
|          |  | <b></b>  | sw   | 0                | 0                          | X                          | 0               | 1                               | Χ               | 0                     | 0                     |
|          |  | <b></b>  | beq  | 0                | 1                          | X                          | 0               | 0                               | X               | 1                     | 1                     |
|          |  |          | j    | 1                | X                          | X                          | 0               | 0                               | X               | X                     | X                     |

29/73 - Procesor NSWI120

### Implementace řadiče pomocí kombinačního obvodu

### Reálný procesor: 100+ instrukcí a 300+ ř. signálů

- kapacita řídící ROM 30000+ bitů (~4 KiB)
- problém je udělat ROM rychlejší než datovou cestu

### Alternativa k ROM: kombinační obvod

 mnoho signálů má málo jedniček nebo nul ⇒ kompaktní reprezentace log. funkcí pro řídící signály



NSWI120 ZS 2010/2011

### Průběh hodinového cyklu

### Datová cesta s nepřetržitým čtením

- nevadí, protože zápisy (PC, RF, DM) jsou nezávislé
- v rámci cyklu žádné čtení nenásleduje po zápisu
- čtení instrukce (fetch) nepotřebuje řízení
  - po přečtení instrukce radič dekóduje operační kód na řídící signály pro zbývající část datové cesty
  - při změně obsahu PC (adresa instrukce) se začne zpracovávat další instrukce



### Výkon jednocyklového počítače

### Každá instrukce trvá 1 takt (CPI=1)

- jednocyklový radič = kombinační obvod nebo řídící ROM
- obecně nižší frekvence hodinového signálu

### Délka cyklu odpovídá délce nejdelší instrukce

- v tomto případě "lw", ale typicky násobení, dělení či floating-point operace
- v rozporu s "optimize for the common case"

### Datová cesta obsahuje duplicitní prvky

instrukční a datová paměť, 2 sčítačky navíc

### Jde to i lépe?

## Vícecyklová datová cesta

### Základní myšlenka

### Proměnná doba zpracování instrukce

- jednoduché instrukce by neměly trvat stejně dlouho jako složité
- nelze měnit periodu hodinového signálu ⇒ instrukce rozdělena do menších kroků
  - perioda hodinového signálu odpovídá délce kroku
- v každém taktu proveden 1 krok, počet taktů nutných pro zpracování se pro různé instrukce liší
  - instrukční cyklus vs. strojový cyklus
  - aproximace proměnné délky cyklu

### Jak dobře to funguje?

### Jednocyklová vs. vícecyklová datová cesta

### Předpokládejme...

 většina instrukcí trvá 10ns, ale násobení trvá 40ns a v programech je (v průměru) 10% instrukcí násobení

### Jednocyklová datová cesta

- perioda hodin 4ons, CPI=1
- při 40ns na instrukci je výkon 25 MIPS

### Vícecyklová datová cesta

- perioda hodin 10ns,  $CPI \approx (90\% \times 1) + (10\% \times 4) \approx 1.3$
- při (v průměru) 13ns na instrukci je výkon 77 MIPS
- vícecyklová datová cesta je 3× (o 200%) rychlejší

### Rozdělení instrukcí do kroků

### Instrukční cyklus

- načtení instrukce
- dekódování instrukce a přečtení registrů
- vykonání instrukce, výpočet adresy, dokončení větvení
- přístup do paměti a zapsání výsledku
- dokončení čtení z paměti

NSWI120 ZS 2010/2011

#### Princip implementace vícecyklové datové cesty



- rozdělit na části nutné pro vykonání jednotlivých kroků
  - části nutno izolovat pomocí registrů pro mezivýsledky
- řadič musí "provést" instrukci datovou cestou
  - instrukce mohou některé kroky přeskočit a skončit dříve

#### Krok 1: čtení instrukce

#### Současně probíhá

- IR <= Memory [PC]</li>
  - přečtení instrukce do instrukčního registru
- PC <= PC + 4
  - posun PC na adresu další instrukce
  - změna hodnoty PC nevadí, protože přečtená instrukce je již v instrukčním registru

## Krok 2: dekódování instrukce a čtení registrů

#### Současně probíhá

- A <= Reg [IR.rs]</li>
  - přečtení obsahu zdrojového registru 1
- B <= Reg [IR.rt]</li>
  - přečtení obsahu zdrojového registru 2
- ALUOut <= PC + (sign-extend (IR.addr) << 2)</li>
  - výpočet adresy podmíněného skoku
  - pokud instrukce není skok, výsledek se nepoužije

Další kroky se liší podle typu instrukce...

#### Krok 3: provedení operace/výpočet adresy v paměti

#### Podmíněný skok (konec)

- if (A == B) then PC <= ALUOut</p>
  - adresu skoku máme v ALUOut z předchozího kroku

#### Nepodmíněný skok (konec)

PC <= PC [31:28] + IR [25:0] << 2</p>

#### Aritmeticko-logická operace

ALUOut <= A funct B</li>

#### Přístup do paměti

- ALUOut <= A + sign-extend (IR [15:0])</p>
  - výpočet adresy pro přístup do paměti



#### Krok 4: přístup do paměti/zápis výsledku

#### Aritmeticko-logická operace (konec)

- Reg [IR.rd] <= ALUOut</li>
  - výsledek operace zapsán do cílového registru

#### Zápis do paměti (konec)

- Memory [ALUOut] <= B</li>
  - obsah registru zapsán do paměti

## Čtení z paměti

- MDR <= Memory [ALUOut]</li>
  - obsah paměti přečten do pomocného registru

## Krok 5: zápis dat z paměti do registru

## Čtení z paměti (konec)

- Reg [IR.rt] <= MDR</li>
  - zápis přečtené hodnoty do registru

NSWI120 ZS 2010/2011

42/73 - Procesor NSWI120

# Řízení vícecyklové datové cesty

#### Implementace vícecyklové datové cesty



## Řízení vícecyklové datové cesty je sekvenční

#### Zpracování instrukce trvá více taktů

- řadič musí vědět, který krok zpracování instrukce má provést ⇒ sekvenční obvod ⇒ konečný automat
  - nachází se v jednom z množiny možných stavů, stav uchován v paměťovém prvku (registru)
  - kombinační logika určí následující stav, který se do stavového registru zapíše s náběžnou hranou hod. signálu



## Instruction fetch/decode and register fetch



#### **Memory reference FSM**



#### R-type FSM



48/73 - Procesor NSWI120

#### **Branch FSM**



49/73 - Procesor NSWI120

## **Jump FSM**



50/73 - Procesor NSWI120 Z

#### Konečný automat pro řadič vícecyklové datové cesty



## Výjimky a přerušení

#### Neočekávaná změna toku provádění instrukcí

jiná příčina než jump/branch

#### Vnitřní (exception, trap)

- aritmetické přetečení
- nedefinovaná instrukce
- vyvolání služby operačního systému
- selhání hardware

#### Vnější (interrupt)

- periferní zařízení
- selhání hardware



#### Podpora výjimek a přerušení

#### Hardware

- zastavení vykonávání instrukce
  - důležité je zachovat korektní stav procesoru
- zajistit možnost identifikace příčiny
  - příznakové bity ve speciálním registru
  - případně další upřesňující informace
- uschovat adresu instrukce, při které výjimka nastala
  - umožňuje pokračovat v běhu (přerušeného) programu
- skok na adresu obslužné rutiny
  - stejná adresa pro všechny typy výjimek (MIPS)
  - různé adresy pro různé výjimky (Intel)



#### Podpora pro výjimku při aritmetickém přetečení



#### Podpora pro výjimku při neplatné instrukci



#### Obsluha výjimek a přerušení

#### Realizuje software

- uschování stavu původního výpočtu
- zjištění příčiny výjimky/přerušení
- obsluha příslušného typu výjimky
  - může dojít k ukončení vypočtu
- obnovení stavu původního výpočtu
- návrat do původního programu
  - pokračovat následující instrukcí
  - restartovat instrukci, která výjimku vyvolala

#### Výkon vícecyklové datové cesty

#### Instrukční mix

- 30% load (5ns), 10% store (5ns)
- 50% add (4ns), 10% mul (2ons)

#### Jednocyklová datová cesta (takt 20ns, CPI=1)

■ 20ns na instrukci ⇒ výkon 25 MIPS

#### Jednoduchá vícecyklová datová cesta (takt 5ns)

- $CPI \approx (90\% \times 1) + (10\% \times 4) = 1.3$
- 6.5ns na instrukci ⇒ výkon 153 MIPS

#### Jemně členěná vícecyklová datová cesta (takt 1ns)

- $CPI \approx (30\% \times 5) + (10\% \times 5) + (50\% \times 4) + (10\% \times 10) = 6$
- 6ns na instrukci ⇒ výkon 166 MIPS

## Realizace vícecyklového řadiče

#### Více-cyklový řadič = konečný automat

#### Konečný automat

- množina platných stavů, vnitřní stav, počáteční stav
- přechody mezi stavy v závislosti na stavu a vstupech

#### Realizace konečného automatu

- stav + podmínky = paměť + logika = sekvenční obvod
  - realizace závisí na reprezentaci vnitřního stavu
- obvodové řešení
  - stavový registr, kombinační logika
  - posuvný řetězec klopných obvodů
- paměť + jednoduchý sekvenční obvod (místo dekodéru)
  - mikroprogramování, nanoprogramování

59/73 - Procesor NSWI120 ZS 2

#### Obvodový řadič

#### Obvodová realizace konečného automatu

- přechody stavovým diagramem
- standardní metody sekvenční logiky



Figure 7.9. Instruction fetch
— state diagram



Figure 7.10. Part of hard-wired controller

#### Mikroprogramový řadič

#### Maurice V. Wilkes, 1951



#### Princip vykonávání mikrokódu



#### Mikroprogramování na jednoduchém CPU



Zdroj: Mark Smotherman - A Brief History of Microprogramming

## Architektura (akumulátorová)

#### Registry

ACC (akumulátor)

#### Instrukční sada

- instrukce 8 bitů (2 bity operační kód, 6 bitů adresa)
- opcode=oo: load (ACC from memory)ACC <= memory [address]</li>
- opcode=01: add (to ACC from memory)
  ACC <= ACC + memory [address]</p>
- opcode=10: store (ACC to memory) memory [address] <= ACC</li>
- opcode=11: branch (to address if ACC zero) if (ACC == 0) PC <= address</p>

## Řídící signály

pcincr : PC <= PC + 1

PC in : PC <= CPU internal bus

PC out : CPU internal bus <= PC

IR in : IR <= CPU internal bus</pre>

IR out : CPU internal bus <= address portion of IR</pre>

MAR in : MAR <= CPU internal bus

MDR in : MDR <= CPU internal bus

MDR\_out : CPU internal bus <= MDR</pre>

read : MDR <= memory[ MAR ]</pre>

write : memory[ MAR ] <= MDR</pre>

ACC in : ACC <= CPU internal bus

ACC out : CPU internal bus <= ACC

TEMP out : CPU internal bus <= TEMP

aluadd : addition is selected as the ALU operation

## Mikroprogram pro instrukci load



#### Mikroprogram pro instrukci load

#### fetch

```
T0: PC_out, MAR_in
```

T1: read, pcincr

T2: MDR\_out, IR\_in

#### decode

T3: decode opcode in IR

#### execute

```
T4: IR_out(addr part), MAR_in
```

T5: read

T6: MDR\_out, ACC\_in, reset to T0

## Realizace řídící logiky: logické funkce

```
ACC_in = (load & T6) + (add & T7)
ACC_{out} = (store \& T5) + (add \& T6)
aluadd = add & T6
TEMP_out = add & T7
IR_in = T2
IR_out = (load & T4) + (add & T4) + (store & T4)
          + (brz & acceq0 & T4)
MAR_in = T0 + (load & T4) + (add & T4) + (store & T4)
MDR_in = store & T5
MDR_out = T2 + (load & T6)
PC_in = brz & acceq0 & T4
PC_out = T0
pcincr = T1
read = T1 + (load & T5) + (add & T5)
write = store & T6
```

NSWI120 ZS 2010/2011

## Realizace řídící logiky: mikrořadič s řídící pamětí



#### Horizontální formát mikroinstrukcí

#### Přímá reprezentace řídících signálů

- mikroinstrukce obsahuje přímo hodnoty řídících signálů
- není třeba dekódovat → rychlost
- libovolná kombinace → pružnost
- velké nároky na prostor



70/73 - Procesor NSWI120 ZS

#### Vertikální formát mikroinstrukcí

#### Kódovaná reprezentace řídících signálů

- některé kombinace se vylučují navzájem → možno zakódovat → menší objem
- nutno dekódovat -> zpomalení, zesložitění
- pevný návrh -> méně pružné





#### Nanoprogramování

#### Základní myšlenka

- jen některé kombinace řídících signálů dávájí smysl
- smysluplné kombinace očíslujeme a uložíme do paměti

#### Dvojúrovňová řídící paměť

- první úroveň použije vertikální formát (tj. čísla smysluplných kombinací) pro indexaci druhé úrovně
- vybraný řádek ve druhé úrovni je již v horizontálním formátu (tj. bity odpovídají řídícím signálům)

#### Důsledky

- silná redukce velikosti
- zpomalení

## Srovnání mikro- a nanoprogramování







Microprogram Area =  $n \times k = 2048 \times 7$ = 14,336 bits Nanoprogram Area =  $m \times w = 100 \times 41$ = 4100 bits Total Area = 14,336 + 4100 = 18,436 bits