# La jerarquía de memoria

# **Objetivos**

El objetivo de los problemas de este apartado es mostrar cómo el empleo de una jerarquía de memoria permite conseguir un sistema de memoria de gran capacidad, gran velocidad y bajo coste, todo ello sustentado por el principio de localidad.

Los problemas muestran una visión simplificada de la jerarquía. Por ejemplo, se supone que el tiempo de lectura en caso de acierto en un nivel cualquiera de la jerarquía es despreciable frente al tiempo de lectura en caso de fallo. Así, por ejemplo, cuando se produce un fallo de caché, el tiempo necesario para llevar el dato de la caché a la CPU se desprecia frente al tiempo necesario para llevar el bloque correspondiente de la memoria principal a la caché. El mismo razonamiento se aplica cuando se produce un fallo en memoria principal y es necesario llevar el dato desde disco a memoria principal y posteriormente a memoria caché.

Cuando se aborda el nivel de la jerarquía que representa el disco, puede llamar la atención el hecho de que el tiempo de acceso a los bloques en que se organiza no dependa del tamaño de los mismos, lo cual es cierto en la práctica para bloques pequeños. En el acceso al disco lo más costoso es acceder al primer byte del bloque, siendo el tiempo de acceso a los demás bytes del bloque despreciable. En el caso del disco duro se debe a las enormes latencias mecánicas que intervienen en el acceso al disco.

# 3.1. La jerarquía de memoria

Problema 28.

Las características de una jerarquía de memoria son las expresadas en la tabla 3.1 en la página siguiente. En dicha jerarquía el tamaño del bloque de caché es de 64 bytes, transfiriéndose un byte en cada acceso a caché.

A partir de esta información responder:

□ 28.1 ¿Cuál es el coste del sistema de memoria descrito?

 $8 \times 15 + 8 \times 1024 \times 0.01 + 16 \times 1024 \times 0.0001 = 203.56$  euros

| Nivel                  | $t_{acc}$        | Tamaño           | Precio           | Tasa aciertos |
|------------------------|------------------|------------------|------------------|---------------|
| Memoria caché (MC)     | $0.5\mathrm{ns}$ | 8 MiB            | 15 euros/MiB     | 0.99          |
| Memoria principal (MP) | $3\mathrm{ns}$   | 8 GiB            | 0.01 euros/MiB   | 0.99999       |
| Disco magnético (MD)   | $10\mathrm{ms}$  | $16\mathrm{GiB}$ | 0.0001 euros/MiB | 1             |

Tabla 3.1: Características de la jerarquía de memoria

□ 28.2 ¿Cuál es el tiempo medio de lectura, considerando solamente los dos niveles más próximos al procesador, es decir, suponiendo que la tasa de aciertos de memoria principal fuese del 100 %? Responde en nanosegundos.

$$A_c \times t_c + (1 - A_c) \times t_p \times B = 0.99 \times 0.5 + 0.01 \times 3 \times 64 = 2.42 \, \text{ns}$$

□ 28.3 ¿Cuál es el tiempo medio de lectura de la jerarquía considerando todos sus niveles? Responde en nanosegundos.

$$A_c \times t_c + (1 - A_c) \times (A_p \times t_p \times B + (1 - A_p) \times t_d) = 3.41 \, \text{ns}$$

□ 28.4 ¿Qué crees que ocurrirá con la tasa de aciertos de caché si aumentamos el tamaño de la caché? En el caso ideal en el cual la tasa de aciertos alcanzase el máximo posible, ¿cuál sería el tiempo medio de lectura de memoria?

La tasa de aciertos de caché se incrementaría y el tiempo medio de lectura de memoria coincidiría con el tiempo de acceso a caché, es decir,  $0.5\,\mathrm{ns}$ .

□ 28.5 ¿Crees que es posible aumentar el tamaño de la caché indefinidamente para mejorar el rendimiento?

No, puesto que cuanto más grande es una memoria, mayor es su tiempo de acceso, por lo que la posible mejora en la tasa de aciertos no compensa el incremento en el tiempo de acceso.

**28.6** ¿Qué crees que ocurrirá con la tasa de aciertos de caché si reducimos el tamaño de la caché? Suponiendo que la tasa de aciertos de caché pasase a ser del 75 %, ¿cuál sería ahora el tiempo medio de lectura de memoria suponiendo que la tasa de aciertos de memoria principal es del 100 %? ¿Sería interesante en este caso disponer de memoria caché?

La tasa de aciertos se reduciría. Con un 75% de tasa de aciertos el tiempo medio de lectura de memoria pasaría a ser de  $48.38\,\mathrm{ns}$ . Por lo tanto en lugar de reducir el tiempo medio de lectura con respecto al de la memoria principal se incrementa notablemente. En este caso no resultaría rentable ni económicamente ni a nivel de rendimiento incorporar la memoria caché.

□ 28.7 ¿Qué crees que ocurriría con el número de accesos a disco por unidad de tiempo si aumentasemos el tamaño de la memoria principal? ¿Qué ocurriría con la velocidad de lectura de la jerarquía en ese caso?

El número de accesos al disco por unidad de tiempo se reduciría, pues se incrementaría la tasa de aciertos de memoria principal. Por lo tanto, la velocidad de lectura de memoria se incrementaría.

#### Problema 29.

Se pretende construir un sistema de memoria para un PC utilizando una jerarquía formada por una memoria caché, la memoria principal y el disco. Las características de cada uno de los niveles son las siguientes:

- Caché. El tiempo medio de acceso,  $t_c$ , a una palabra de 64 bits es de 0.5 ns.
- Memoria principal. El tiempo medio de acceso,  $t_p$ , a una palabra de 64 bits es de  $15 \,\mathrm{ns}$ .
- Disco. La lectura de un bloque de disco,  $t_d$ , de cualquier tamaño entre 1 byte y  $10 \, \text{KiB}$  requiere de media unos  $8 \, \text{ms}$ .

Se conoce también:

- La tasa de aciertos en memoria caché,  $A_c$ , es del 98.5%.
- La tasa de aciertos en memoria principal,  $A_p$ , es del 99.995%.
- El tamaño del bloque de caché es de 16 palabras de 64 bits.
- La escritura de una posición de memoria implica la escritura simultánea en caché y en memoria principal para mantener actualizada la información almacenada en ambos niveles.

A partir de esta información responde a las siguientes preguntas:

**29.1** ¿Cuál es el tiempo medio de lectura para esta jerarquía, es decir,  $t_{cpd}$ ? Responde en nanosegundos.

$$0.985 \times 0.5 + 0.015 \times (0.99995 \times 15 \times 16 + 0.00005 \times 8 \times 10^6) = 10.09 \, \mathrm{ns}$$

□ 29.2 Si la CPU realiza una operación de escritura sobre una palabra de memoria cacheada, ¿cuál es el tiempo necesario para completar la operación? Responde en nanosegundos.

Al encontrarse en caché, dado que se supone una caché de tipo inclusivo, también se encuentra en la memoria principal, por lo que el tiempo necesario es  $15\,\mathrm{ns}$ .

□ 29.3 ¿Existe alguna diferencia en el tiempo necesario para completar la operación de escritura, en el caso de que la palabra de memoria a modificar no estuviera en caché? Si existe diferencia, cuantifícala.

Sí, hay diferencia. En el caso de un fallo de caché, el bloque de memoria podría encontrarse en el disco, por lo que tendría que ser llevado a memoria principal. Normalmente se utiliza una política no write allocate con write through, por lo que no es necesario llevar un bloque de memoria principal a caché. El tiempo promedio sería  $\left(0.99995\times15+0.00005\times(8\times10^6+15)\right)=415\,\mathrm{ns}$ .

## Problema 30.

Un computador dispone de una memoria caché y una memoria principal con las siguientes características: tiempo de acceso a una palabra de caché,  $t_c$ , de  $0.5\,\mathrm{ns}$  y tiempo de acceso a una palabra de memoria principal,  $t_p$ , de  $10\,\mathrm{ns}$ . Se utilizan bloques de caché de 4 palabras.

Se conoce además:

- Cada acceso de escritura por parte de la CPU implica que el dato se escribe simultáneamente en memoria caché y memoria principal sin necesidad de traer un bloque a la caché.
- La memoria caché tiene una tasa de aciertos,  $A_c$ , del 98.5%.
- De cada 100 accesos por parte de la CPU, 75 son para realizar una operación de lectura y el resto para realizar una operación de escritura.
- □ 30.1 ¿Cuál es el tiempo medio de acceso para realizar una operación de lectura en la jerarquía descrita? Responde en nanosegundos.

$$A_c imes t_c + (1 - A_c) imes t_p imes B = 0.985 imes 0.5 + 0.015 imes 10 imes 4 = 1.09 \, \mathrm{ns}$$

□ 30.2 Considerando las probabilidades de lectura y escritura anteriores, ¿cuál es el tiempo medio de acceso a la jerarquía descrita? Responde en nanosegundos. Asume una estrategia no write allocate.

$$T_m = T_l + T_e = 0.75 \times 1.09 + 0.25 \times 10 = 3.32 \, \text{ns}$$

#### Problema 31.

En algunas jerarquías de memoria el funcionamiento durante una operación de escritura es diferente al funcionamiento durante una operación de lectura. La escritura en un nivel de la jerarquía se replica en el siguiente, tal como ocurre en las cachés de tipo write-through<sup>1</sup>.

En este tipo de cachés, cuando se produce un acierto de caché de escritura, la escritura se lleva a cabo simultáneamente en memoria principal y caché, por lo que el tiempo de escritura coincide con el de la memoria principal. Cuando se produce un fallo de caché de escritura puede implementarse una de estas dos estrategias:

<sup>&</sup>lt;sup>1</sup>Las trataremos en detalle en el tema de caché.

- *No write allocate.* Se escribe el dato en la memoria principal.
- Write allocate. Se copia a la caché el bloque de memoria principal que contiene la dirección de escritura. A continuación se lleva a cabo de forma simultánea la escritura del dato tanto en memoria caché como en memoria principal.

Debemos tener en cuenta que empleando escritura *write-through* el tiempo medio de acceso a memoria será diferente entre lecturas y escrituras. Además, en ambos casos dependerá de la estrategia *write allocate*, o *no write allocate*, empleada. Veámoslo con un ejemplo.

Las características de cada uno de los niveles de una jerarquía de memoria son las siguientes:

- Caché. Tipo *write through*. El tiempo medio de acceso,  $t_c$ , a una palabra de 64 bits es de 0.5 ns.
- Memoria principal. El tiempo medio de acceso,  $t_p$ , a una palabra de 64 bits es de  $15 \,\mathrm{ns}$ .
- Disco. La lectura de un bloque de disco,  $t_d$ , de cualquier tamaño entre 1 byte y  $10 \, \text{KiB}$  requiere de media unos  $8 \, \text{ms}$ .

#### Se conoce también:

- La tasa de aciertos en memoria caché,  $A_c$ , es del 98.5% empleando la configuración (a) *no write allocate* y del 99% empleando la configuración (b) *write allocate*.
- La tasa de aciertos en memoria principal,  $A_p$ , es del 99.995 %.
- El tamaño del bloque de caché es de 16 palabras de 64 bits y el de disco de 4 KiB.
- El 70 % de los accesos a memoria son de lectura y el 30 % de escritura.

A partir de esta información debes responder a las siguientes preguntas:

**31.1** ¿Cuál es el tiempo medio de lectura para esta jerarquía, es decir,  $tr_{cpd}$ , en cada una de las dos configuraciones? Responde en nanosegundos.

(a) 
$$0.985 \times 0.5 + 0.015 \times \left[0.99995 \times 15 \times 16 + 0.00005 \times 8 \times 10^6\right] = 10.09 \, \text{ns}$$
  
(b)  $0.990 \times 0.5 + 0.010 \times \left[0.99995 \times 15 \times 16 + 0.00005 \times 8 \times 10^6\right] = 6.89 \, \text{ns}$ 

**31.2** ¿Cuál es el tiempo medio de escritura para esta jerarquía, es decir,  $tw_{cpd}$ , en cada una de las dos configuraciones? Responde en nanosegundos.

```
(a) tw_{cpd} = A_c \times t_p + (1 - A_c) \left[ A_p \times t_p + (1 - A_p) \times t_d \right] = 0.985 \times 15 + 0.015 \times \left[ 0.99995 \times 15 + 0.00005 \times (8 \times 10^6 + 15) \right] = 21 \, \mathrm{ns} (b) tw_{cpd} = A_c \times t_p + (1 - A_c) \left[ A_p \times t_p \times (B_{cp} + 1) + (1 - A_p) \times t_d \right] = 0.990 \times 15 + 0.010 \times \left[ 0.99995 \times 15 \times (16 + 1) + 0.00005 \times (8 \times 10^6 + 15) \right] = 21.4 \, \mathrm{ns}
```

□ 31.3 ¿En vista del resultado del apartado anterior, podríamos afirmar que la estrategia no write allocate es la que proporcionaría un mayor rendimiento? ¿Por qué?

No. Proporciona un mejor rendimiento en escrituras, pero peor en lecturas, por lo que habría que tener en cuenta ambos tipos de acceso.

**31.4** ¿Cuál es el tiempo medio de acceso para esta jerarquía, es decir,  $t_{cpd}$ , en cada una de las dos configuraciones? Responde en nanosegundos.

(a) 
$$t_{cpd}=P_r \times tr_{cpd}+P_w \times tw_{cpd}=0.7 \times 10.09+0.3 \times 21=13.36$$
 (a)  $t_{cpd}=P_r \times tr_{cpd}+P_w \times tw_{cpd}=0.7 \times 6.89+0.3 \times 21.4=11.24$ 

□ 31.5 ¿Qué configuración proporcionaría un mayor rendimiento en nuestro ejemplo? ¿Por qué?

La (b), es decir, la write allocate, pues el tiempo medio de acceso a memoria es el más bajo.

#### Problema 32. \_

Aparte del tamaño de la memoria principal y de la caché, hay un factor que influye drásticamente en la velocidad de acceso a la jerarquía de memoria. ¿Cuál es dicho factor?

La localidad del programa, que repercute directamente en la tasa de aciertos de los diferentes niveles.

## Problema 33. \_

Indica cuál o cuáles de las siguientes afirmaciones son ciertas. Si crees que ninguna lo es, responde NINGUNA.

- **A)** El tamaño del bloque que intercambian los niveles de la jerarquía de memoria suele ser menor cuanto más nos alejamos de la CPU.
- **B)** Habitualmente, la organización de la memoria en una jerarquía busca principalmente obtener una memoria de alta velocidad a bajo coste, siendo menos importante la capacidad.
- **C)** El incremento del tamaño del disco tiene un efecto notable sobre el rendimiento de la jerarquía de memoria.
- **D)** El empleo combinado de variables globales y locales dentro de un procedimiento en C favorece la localidad del programa.
- E) En los computadores antiguos no existía memoria caché, dado que la velocidad de la memoria principal era la misma que la velocidad de la CPU.

E

# 3.2. La memoria caché

#### Problema 34. \_

Actualmente, la caché del sistema suele implementarse dentro del mismo chip del procesador, lo que mejora sensiblemente la velocidad de acceso del procesador a la caché y, por tanto, incrementa en gran medida el rendimiento del computador en su conjunto.

Para la fabricación del procesador y la memoria caché se emplean transistores integrados dentro del chip. A medida que mejora la tecnología de fabricación se pueden integrar más transistores dentro del chip, con lo que pueden utilizarse cachés más grandes. Sin embargo, independientemente de la tecnología de fabricación, en la práctica, la implementación de un bit de caché requiere 6 transistores aproximadamente.

Se tiene el procesador Intel<sup>®</sup> Core i7-3770T, con tecnología de 22 nm, núcleo Ivy Bridge y con un coste de unos 300 euros, el cual integra 1400 millones de transistores distribuidos entre cuatro núcleos, periféricos integrados y tres niveles de caché:

- 4 × 64 KiB de caché L1.
- $4 \times 256$  KiB de caché L2.
- 8 MiB de caché L3.
- □ 34.1 ¿Qué porcentaje de transistores ocupan aproximadamente las celdas de la caché?

$$\frac{\left(4\times64\times2^{10}+4\times256\times2^{10}+8\times2^{20}\right)\times8\times6}{1400\times10^6}\times100\equiv33.25\%$$

Suponiendo que el coste achacable a la caché es proporcional al número de transistores requerido,

□ 34.2 ¿ qué precio tiene aproximadamente la caché de ese procesador?

```
300 \times 0.3325 = 99.75 euros
```

#### Problema 35. \_

Un computador tiene un espacio de direcciones de memoria de 4 MiB y está dotado de una caché de 64 KiB. La memoria se direcciona al byte y la caché intercambia bloques de 16 bytes con la memoria principal.

A partir de esta información responde a las siguientes preguntas:

□ **35.1** ¿De cuántas líneas de caché disponemos?

□ 35.2 ¿En cuántos bloques se divide la memoria principal?

```
4 Mi/16 = 256 Ki bloques
```

□ 35.3 ¿Cuál es el tamaño, en bits, de la dirección de memoria que utiliza este computador?

```
22 bits
```

La dirección anterior se reparte en varios campos dependiendo de la estrategia de correspondencia que se utilice en la caché. En todos los casos siguientes, indica los campos en los que se divide la dirección de memoria.

□ **35.4** Estrategia de correspondencia totalmente asociativa.

```
18 bits más significativos para la etiqueta.
4 bits menos significativos para el desplazamiento.
```

□ **35.5** Estrategia de correspondencia directa.

```
6 bits más significativos para la etiqueta.
12 bits intermedios para el número de línea.
4 bits menos significativos para el desplazamiento.
```

□ 35.6 Estrategia de correspondencia asociativa por conjuntos de 4 vías.

```
8 bits más significativos para la etiqueta.
10 bits intermedios para el número de conjunto.
4 bits menos significativos para el desplazamiento.
```

#### Problema 36. \_

A partir de la CPU teórica se plantea desarrollar un sistema de memoria caché. Como es sabido, esta CPU tiene un espacio de direcciones de memoria de 64 Kipalabras de 16 bits cada una. La memoria caché que se plantea utilizará una estrategia de correspondencia asociativa por conjuntos. Bajo esta configuración la línea de caché será de 8 palabras y el campo etiqueta de 6 bits. También se sabe que si la misma memoria caché utilizara una estrategia de correspondencia directa, el campo etiqueta sería entonces de 4 bits.

□ 36.1 ¿En cuántos conjuntos está dividida la memoria caché?

```
2^{16-6-3} = 128
```

□ 36.2 ¿Cuál es el número de líneas de la memoria caché?

```
2^{16-4-3} = 512
```

□ 36.3 ¿Qué tamaño en bytes tiene la memoria caché?

$$512 \times 8 \times 2 = 8 \, \mathrm{KiB}$$

#### Problema 37.

Se conocen las siguientes características de un computador:

- Dispone de un espacio direccionable de 1 MiB, con direccionamiento al byte.
- Utiliza una memoria caché unificada con estrategia de correspondencia directa, de 4 KiB de capacidad y un tamaño de línea de 32 bytes.
- Los tiempos de acceso a los niveles de memoria son: 4 nanosegundos para el nivel de memoria caché y 20 nanosegundos para el nivel de memoria principal. En caso de un fallo de caché, se considera únicamente el tiempo de acceso correspondiente al nivel de memoria principal.
- En cada acceso a memoria se leen 32 bits.

Dadas las características del computador anterior, se pide contestar a las siguientes preguntas:

□ 37.1 ¿Cuántos bits se utilizan para codificar la dirección en este computador?

```
20 bits
```

□ 37.2 ¿Cómo se reparten los bits que codifican la dirección entre los distintos campos que utiliza la memoria caché?

```
8 bits más significativos para la etiqueta.
7 bits intermedios para el número de línea.
5 bits menos significativos para el desplazamiento.
```

□ 37.3 Considerando la caché inicialmente vacía, la CPU accede de forma consecutiva a las siguientes direcciones de memoria: A5234h, A8230h, A823Fh y FF01Ah. ¿Qué direcciones provocan fallo de caché y por qué motivo?

```
A5234h, la línea de caché correspondiente está vacío.
A8230h, la línea cacheada no coincide y debe reemplazar el anterior.
FF01Ah, la línea de caché correspondiente está vacía.
```

□ 37.4 ¿Cuánto tiempo será necesario emplear para realizar los accesos a las direcciones de memoria del apartado anterior?

```
1 acierto \times 4 \text{ ns} + 3 \text{ fallos} \times 8 \times 20 \text{ ns} = 484 \text{ ns}
```

□ 37.5 Se vuelve a considerar la memoria caché en las condiciones iniciales, ¿cuál es la tasa de aciertos que se obtiene al ejecutar el siguiente bucle de programa?

```
for (i = 0; i < 1024; i++)
{
    datos[i] = 0;
}</pre>
```

Se sabe también que datos es un array de números enteros, cada uno de los cuales utiliza 4 posiciones de memoria para almacenarse, los elementos del array se almacenan de forma consecutiva a partir de la dirección 2A520h. Se supone también que tanto para las constantes como para el índice del bucle no es necesario acceder a memoria, pues previamente ya se han cargado en registros de la CPU.

```
1024 elementos \times 4 bytes / 32 bytes por bloque = 128 bloques => 128 fallos. \frac{1024-128}{1024}\times100=87.5\,\%
```

□ 37.6 Considerando nuevamente la memoria caché en las condiciones iniciales, ¿cuál es la tasa de aciertos que se obtiene al ejecutar el siguiente bucle de programa?

```
for (i = 0; i < 100; i++)
{
    a[i] = 0;
    b[i] = i;
}</pre>
```

Se sabe también que tanto a como b son arrays de números enteros. Los elementos del array a se almacenan de forma consecutiva a partir de la dirección 10220h y los del b lo hacen a partir de la dirección 00220h. Se supone también que tanto para las constantes como para el índice del bucle no es necesario acceder a memoria, pues previamente ya se han cargado en registros de la CPU.

```
0\,\%, todo son fallos, pues se reemplazan uno a otro constantemente.
```

□ 37.7 ¿Cómo se podría mejorar la tasa de aciertos obtenida en el apartado anterior?

Utilizando una estrategia de correspondencia asociativa por conjuntos con dos o más vías, o también una estrategia totalmente asociativa.

#### Problema 38.

Suponemos un computador con las siguientes características:

- Bus de direcciones de 16 líneas.
- El sistema de memoria utiliza palabras de 16 bits.
- Está dotado de una memoria caché de 64 bytes, organizada en líneas de 8 palabras y correspondencia totalmente asociativa.
- La estrategia de reemplazo es LRU.

| Nº | Dir.  | L/E | Nº        | Dir.  | L/E |
|----|-------|-----|-----------|-------|-----|
| 1  | 15C0h | L   | 9         | 208Fh | Е   |
| 2  | 15C1h | L   | 10        | 2090h | L   |
| 3  | 15C2h | L   | 11        | 15D9h | L   |
| 4  | 15C9h | L   | 12        | 405Ch | E   |
| 5  | 2080h | E   | 13        | 15D6h | L   |
| 6  | 2081h | E   | 14        | 15D7h | L   |
| 7  | 15CAh | L   | 15        | 6579h | L   |
| 8  | 15D8h | L   | <b>16</b> | 657Ah | L   |

Tabla 3.2: Accesos a la caché del problema 38.

■ La estrategia de escritura es *write-back*.

Sobre este computador se va a ejecutar un programa cuyo patrón de accesos a memoria se muestra en la tabla 3.2. En dicha tabla, Dir representa la dirección a la que se accede y L/E representa el tipo de operación (Lectura o Escritura) que se realiza.

Si suponemos que la memoria caché está inicialmente vacía. Responde a las siguientes preguntas:

□ 38.1 ¿De cuántas líneas dispone la memoria caché descrita?

4

□ 38.2 ¿Qué direcciones producen fallos de caché durante la ejecución de este programa en la configuración de memoria descrita?

15C0h, 15C9h, 2080h, 15D8h, 208Fh, 2090h, 405Ch, 15D6h y 6579h

□ 38.3 ¿Qué porcentaje de aciertos tiene el programa anterior con dicha configuración de caché?

 $43.75\,\%$ , 7 aciertos de 16 accesos.

□ 38.4 ¿Qué bloque o bloques de memoria principal resultan reemplazados en el esquema de funcionamiento descrito? Indica su número en hexadecimal. Contesta NINGUNO, si no es necesario realizar reemplazo.

2B8h, 410h, 2B9h, 411h y 412h

□ 38.5 ¿Qué bloque o bloques de memoria principal han de ser actualizados en el esquema de funcionamiento descrito? Indica su número en hexadecimal. Contesta NINGUNO, si no es necesario realizar actualización.

410h y 411h

| Nº | Dir. | L/E | C/D | Nº | Dir. | L/E | C/D |
|----|------|-----|-----|----|------|-----|-----|
| 1  | 400h | L   | С   | 9  | 409h | L   | C   |
| 2  | 148h | L   | D   | 10 | 150h | L   | D   |
| 3  | 401h | L   | C   | 11 | 160h | E   | D   |
| 4  | 402h | L   | C   | 12 | 40Ah | L   | C   |
| 5  | 149h | E   | D   | 13 | 361h | L   | D   |
| 6  | 40Ah | L   | C   | 14 | 414h | L   | C   |
| 7  | 40Bh | L   | C   | 15 | 362h | L   | D   |
| 8  | 1BDh | E   | D   | 16 | 363h | E   | D   |

Tabla 3.3: Accesos a la cache del problema 39.

### Problema 39. \_

Consideremos una memoria cache de un nivel unificada con correspondencia directa, inicialmente vacía, formada por 8 líneas de 4 bytes cada uno, y direccionamiento al byte. La estrategia de escritura es *write-back*. El campo etiqueta de la cache es de 7 bits.

En la tabla 3.3 se muestra la traza del programa que emplearemos, en la que para cada acceso se indica la dirección, si el acceso es de lectura (L) o escritura (E) y si se accede a código (C) o datos (D).

A partir de toda la información anterior responder a las siguientes preguntas:

□ **39.1** ¿Cuál es el tamaño del espacio de direcciones, expresado en bytes, de este sistema de memoria?

```
2^{7+3+2} = 4096 bytes
```

□ 39.2 ¿Cuál es el tamaño, expresado en bytes, de la memoria cache del sistema?

```
32 bytes
```

□ **39.3** ¿Qué direcciones de memoria generan fallos de cache durante la ejecución del programa?

```
400h, 148h, 40Ah, 1BDh, 150h, 160h, 361h y 414h
```

□ **39.4** ¿Cuál es el porcentaje de aciertos en memoria cache para la ejecución de este programa?

```
8/16 = 50 %
```

□ 39.5 ¿Qué bloque o bloques de memoria principal resultan reemplazados durante la ejecución del programa? Responder en hexadecimal. Si crees que ninguno resulta reemplazado, responde NINGUNO.

```
052h, 100h y 058h
```

| □ 39.6 | ¿Qué bloque o bloques de memoria principal se actualizan con datos de la cache du-           |
|--------|----------------------------------------------------------------------------------------------|
|        | rante la ejecución del programa? Si crees que ninguno resulta actualizado, responde NINGUNO. |
|        |                                                                                              |

```
052h y 058h
```

□ 39.7 Se conoce que el tiempo de acceso a memoria caché es de 2ns y que el tiempo de acceso a un byte de memoria principal es 10ns. ¿Cuál es el tiempo empleado en los accesos de la traza anterior?

```
t = 8 \cdot 2 + 6 \cdot 10 \cdot 4 + 2 \cdot 10 \cdot 4 \cdot 2 = 16 + 240 + 160 = 416ns
```

La cache anterior se reorganiza dividiéndola a la mitad en una cache de código y una cache de datos, manteniéndose todas las demás características de la cache.

□ 39.8 ¿Qué bloque o bloques de memoria principal resultan ahora reemplazados? Responder en hexadecimal. Si crees que ninguno resulta reemplazado, responde NINGUNO.

```
054h y 058h
```

□ 39.9 Qué bloques de memoria principal se actualizan con datos de la cache durante la ejecución del programa? Responder en hexadecimal. Si crees que ninguno resulta actualizado, responde NINGUNO.

```
058h
```

#### Problema 40.

Se considera el sistema de memoria de un computador cuya memoria caché, con estrategia de correspondencia directa, se muestra en la figura 3.1. Sobre este sistema de memoria se plantean una serie de preguntas.

**40.1** ¿Qué estrategia de escritura se emplea?

```
write-back, pues la cache dispone de un bit de dirty.
```

□ 40.2 ¿Cuál es el tamaño de la memoria caché expresado en bytes?

```
2^4	imes 2^3	imes 2=256 bytes
```

□ 40.3 ¿Cuántos bloques de memoria principal se encuentran pendientes de actualización?

5

|   |              | /            | . Bit de val |     |      |                |      |      |      |      |      |      |
|---|--------------|--------------|--------------|-----|------|----------------|------|------|------|------|------|------|
|   |              | //           | ✓ Bit de d   | irt | У    | Desplazamiento |      |      |      |      |      |      |
|   | $\downarrow$ | $\downarrow$ | Etiqueta     |     | 7    | 6              | 5    | 4    | 3    | 2    | 1    | 0    |
| 0 | 1            | 0            | 011011       |     | A212 | B6A1           | 4519 | 180A | 671B | 12C5 | 2F34 | CCA4 |
| 1 | 1            | 1            | 100111       |     | 1223 | 9034           | BD34 | F545 | 56A6 | 1C56 | 09A6 | B711 |
| 2 | 1            | 0            | 100101       |     | B92A | 3508           | 1212 | 48A3 | 341B | C540 | 6702 | 4878 |
| 3 | 0            | 0            | 110101       |     | 39F5 | E42D           | D5F6 | A318 | 3567 | 2DF5 | D3A1 | 68DD |
| 4 | 1            | 0            | 001011       |     | 13A2 | 9723           | 22A2 | BDA4 | E645 | 2F12 | B034 | 0816 |
| 5 | 1            | 1            | 010101       |     | 3278 | 6790           | 01A1 | 0000 | 56B2 | 0000 | 0089 | 0000 |
| 6 | 0            | 0            | 111110       |     | 56A4 | 1171           | 0317 | 2000 | 09D1 | ABA2 | F23D | EC04 |
| 7 | 0            | 0            | 110110       |     | 72C0 | 02A0           | 09F1 | 4A74 | 3E22 | BA80 | 0000 | BA41 |
| 8 | 1            | 0            | 111000       |     | A242 | B619           | 4517 | 1802 | 6761 | C500 | 2F78 | C00C |
| 9 | 1            | 0            | 101101       |     | 1002 | 9056           | B23D | 4C05 | A6D1 | 1C23 | 0679 | 1100 |
| Α | 1            | 0            | 000101       |     | A42A | 3615           | 12BA | 0248 | C01B | 409F | A402 | 0048 |
| В | 0            | 0            | 110100       |     | D139 | 232D           | F6D1 | 1856 | A435 | 2C0D | D9F3 | 6842 |
| С | 1            | 1            | 010011       |     | 6113 | 9027           | 1722 | B42D | 02E6 | 172F | B000 | C008 |
| D | 1            | 1            | 101101       |     | 3223 | 2367           | 0001 | 00C0 | 0056 | 0000 | 0000 | 9F00 |
| Е | 0            | 0            | 110001       |     | 5026 | 11BA           | A403 | 20D1 | 09BA | AB56 | F61D | E79C |
| F | 1            | 1            | 101110       |     | 7422 | 0056           | 4209 | 4A42 | BA32 | 89F0 | 0000 | 7941 |

Figura 3.1: Estado inicial de la caché del problema 40.

□ 40.4 ¿Cuál es el bloque de memoria principal con dirección más baja que se encuentra cacheado? Responder en hexadecimal o INDEFINIDO si no se puede conocer.

```
0001011010 = 05Ah
```

**40.5** ¿Cuántos bloques de memoria principal diferentes pueden ocupar, en diferentes momentos, la línea de memoria cache 2?

```
2^6 = 64
```

□ 40.6 ¿Podría aplicarse una estrategia de reemplazo LRU a esta caché? Justifica tu respuesta.

No tiene sentido. Con correspondencia directa no es necesaria estrategia de reemplazo, pues cada bloque de memoria principal solo puede ir a una línea de memoria caché.

□ 40.7 Cuando la CPU accede para leer la dirección 012Ah, ¿se produce acierto o fallo? ¿A qué línea de caché se accederá? ¿Será reemplazado algún bloque de memoria principal, si lo es cuál? Si es necesario, responder en hexadecimal.

```
Fallo
Bloque 5
Se reemplaza el bloque de memoria principal 155h
```



Figura 3.2: Estado inicial de la caché del problema 41.

□ 40.8 Si un periférico con capacidad DMA accediera a memoria principal para leer el contenido de la dirección 177Fh, ¿sería posible saber el valor que leería? Si fuera posible indica cuál sería ese valor. ¿Le sucedería algo a la memoria caché?

#### 7422h

Sí, sería necesario actualizar la memoria principal con el contenido de la línea F de caché y el bit de dirty de dicha línea pasaría a valer 0.

□ 40.9 Si un periférico con capacidad DMA accediera a memoria principal para escribir en la dirección de memoria 018Dh, ¿qué le sucedería a la memoria caché?

Nada, esa dirección no está cacheada.

#### Problema 41.

La figura 3.2 muestra el estado de una caché unificada. Cada línea de caché tiene asociado un bit de validez, v, un bit de dirty, d, dos bits LRU y una Etiqueta de 4 bits. La línea con menor valor LRU es el que ha sido accedido menos recientemente.

□ 41.1 ¿Cuántos bloques de memoria principal están almacenados en caché?

21

□ 41.2 ¿Qué valor devuelve la caché cuando la CPU trata de leer de la dirección 053h? Indica "Ninguno" si crees que se produce fallo de caché.

26h

□ 41.3 ¿Cuántos bloques de memoria no son coherentes entre caché y memoria principal?

12 bloques

□ 41.4 Indica la direción de memoria más alta que podría cachearse en la vía 1 del conjunto 6.

1FBh

□ 41.5 Si la CPU escribiese en la dirección 044h, ¿cuál sería el estado de los bits v, d y LRU de la línea de caché correspondiente tras la escritura? Asume que se sigue una política de escritura write allocate.

```
v = 1; d = 1; LRU = 3
```

□ 41.6 Indica una dirección a la que pueda acceder la CPU que cause que el bloque de memoria principal 1Fh sea actualizado en memoria principal.

Cualquiera que se cachee en el conjunto 7 (xxxx111xx) y no lo esté ya

□ 41.7 La interfaz de un periférico con capacidad de DMA accede al sistema de memoria a tres posiciones de memoria distintas. Indica qué bits de las líneas de caché son modificados así como su valor final para cada uno de los accesos.

Los accesos a memoria son: escritura en 101h, lectura de 1A2h, y lectura de 0BCh.

Escritura 101h: Está cacheado y su bit de dirty es 1, modificado, luego es necesario actualizar el bloque  $\rightarrow$  Se pone su bit de validez a cero tras la escritura en memoria principal.

Lectura 1A2h: No está cacheada, no pasa nada.

Lectura OBCh: Está cacheado y modificado. Se actualiza en memoria principal y a continuación cambia su bit de dirty a cero.

#### Problema 42.

La figura 3.3 muestra el estado en un instante dado de una memoria caché dividida. Cada línea de la caché de datos tiene asociados un bit de validez (v), dirty (d) y accedido (a). El bit "a" se pone a uno cuando se accede a una línea del conjunto y se pone a cero cuando se accede a la otra línea del conjunto. La estrategia de reemplazo utilizada es de tipo LRU basada en el valor del bit "a". La caché de código carece del bit de dirty.

□ 42.1 ¿Cuál es la estrategia de escritura de la caché?

Escritura write-back para la caché de datos y escritura write-through para la de código.

| CON              | UNTO                                                        | VÍA 0                                                       | CACHE D                    | E CÓDIGO                                     | VÍA 1                                                                         |                                        |
|------------------|-------------------------------------------------------------|-------------------------------------------------------------|----------------------------|----------------------------------------------|-------------------------------------------------------------------------------|----------------------------------------|
| 0<br>1<br>2<br>3 | v a Etiqueta [1] 011101 [0] 1010000 [1] 01101101 [1] 011010 | 7 6 5 4  28 3D 1A 68  B6 57 3F 2D  3A 3B 3C 3D  9B 0A 68 35 | 90 24 90 5F<br>12 4D 4A 9C | v a Etiqueta 0 0 100011 1 1110110 1 1 100001 | 7 6 5 4 3<br>4D 12 4D 2A F<br>C3 02 4F 3A 7<br>61 58 F5 55 3<br>23 00 38 35 9 | 6 E5 45 6A<br>6 25 2B 3C<br>A 22 57 DA |
| 3                | [1]0]011010                                                 | VÍA 0                                                       |                            | E DATOS                                      | VÍA 1                                                                         | <u> </u>                               |
| CONJI            | JNTO                                                        | VIA U                                                       | CACITE D                   | E DATOS                                      |                                                                               |                                        |
| <b>A</b>         | v d a Etiqueta                                              |                                                             | 3 2 1 0                    | v d a Etiqueta                               |                                                                               |                                        |
| 0 [<br>1 [       | 1 1 00010                                                   | 04 00 80 00                                                 |                            | 1 0 1 10010                                  | A3 67 00 2A 7F                                                                |                                        |
| . [              | 0 0 0 01110                                                 |                                                             | 36 90 21 27                | 1 1 1 00010                                  | C5 54 CC 2A 25                                                                |                                        |
|                  | 1 1 1 10101                                                 | AA A1 B5 74                                                 |                            | 10010110                                     | 46 79 67 A3 00                                                                |                                        |
| 4 [              | 10001101                                                    | 12 3A 90 00                                                 | D1 CC 10 05                | 1 1 1 00110                                  | 07   56   00   4C   00                                                        | 0 45 11 43                             |
| - 1              | 0 1 1 11001                                                 | 21 98 CE 19                                                 |                            | 10110110                                     | C5 3F 23 46 00                                                                |                                        |
|                  | 1 10 11110                                                  | 20 13 53 0A                                                 |                            | 1 1 1 00110                                  | 08 76 91 E3 A                                                                 |                                        |
| / [              | 1 1 1 00101                                                 | EE 09 16 A8                                                 | 01   54   27   00          | 0 0 0 10110                                  | 00 17 74 B3 92                                                                | 2   0C   17   C5                       |
| <b>42.2</b>      | ¿Cuál es el                                                 | ura 3.3: Estad<br>máximo núm<br>n un momento                | ero de bloqu               | •                                            | roblema 42.<br>ia principal que                                               | e podrían estar                        |
|                  | 24                                                          |                                                             |                            |                                              |                                                                               |                                        |
| <b>42.3</b>      | A partir del<br>de caché qu                                 |                                                             | _                          | _                                            | es el máximo ni<br>un reemplazo?                                              | úmero de fallos                        |
|                  | 6                                                           |                                                             |                            |                                              |                                                                               |                                        |
| <b>42.4</b>      | -                                                           | estado mostra<br>ctualizados en                             | _                          | -                                            | os bloques de me                                                              | emoria principal                       |
|                  | 8                                                           |                                                             |                            |                                              |                                                                               |                                        |
| <b>42.5</b>      | ¿Cuál es la cimal.                                          | dirección de co                                             | ódigo más baj              | a que está ca                                | cheada? Respon                                                                | der en hexade-                         |
|                  | 358h                                                        |                                                             |                            |                                              |                                                                               |                                        |
| <b>42.6</b>      | lee una vari                                                | •                                                           |                            |                                              | n reemplazados e<br>ubicada en la c                                           |                                        |

Responde en hexadecimal.

F6h

□ 42.7 Cuando la CPU escribe un dato en la dirección 15Ah se produce un fallo de caché. Si se sigue una política write allocate es necesario traer el bloque la caché antes de escribir. Indica la ubicación de la línea de caché en la que se cargará el bloque de memoria principal que contiene la dirección anterior, así como el nuevo estado de la etiqueta y los bits "v", "d" y "a" de la línea correspondiente tras la escritura.

```
Se ubicará en la cache de datos, conjunto 3, vía 1.
Etiqueta = 00101; v = 1; d = 1; a = 1.
```

# Problema 43. \_

Un computador dispone de dos procesadores de un núcleo, denominados P1 y P2. Cada procesador incorpora un único nivel de caché, de tamaño 8 KiB, estrategia de correspondencia asociativa por conjuntos de 2 vías y líneas de 16 bytes. El computador dispone además de una memoria principal de tamaño 1 MiB direccionada al byte.

Inicialmente ambas cachés están vacías y los procesadores llevan a cabo la secuencia de accesos a memoria en el orden indicado:

- 1. P1 lectura de dirección 201A3h.
- 2. P2 lectura de dirección 8135Bh.
- 3. P2 lectura de dirección 201A8h.
- 4. P1 escritura en dirección 201A0h.
- 5. P2 escritura de dirección 201 A8h.
- 6. P1 lectura de dirección 8135Ch.
- □ 43.1 Para cada uno de los accesos anteriores debe indicarse si se produce acierto de caché, fallo de caché, reemplazo o actualización, así como el nuevo estado MESI de las líneas de caché implicadas los accesos en ambos procesadores.
  - 1) Fallo de caché en P1, línea con bloque 201Ah en P1  $\rightarrow$  estado E (Exclusive).
  - 2) Fallo de caché en P2, línea con bloque 8135h en P2 -> estado E (Exclusive).
  - 3) Fallo de caché en P2, líneas con bloque 201Ah en P1 y P2 -> estado S (Shared).
  - 4) Acierto de caché en P1, línea con bloque 201Ah en P1 -> M (Modified) y bloque con línea 201Ah en P2 -> estado I (Invalid).
  - 5) Actualización del bloque 201Ah de P1, fallo de caché en P2, línea con bloque 201Ah en P2 -> estado M (Modified) y bloque con línea 201Ah en P1 -> estado I (Invalid).
  - 6) Fallo de caché en P1, bloque con línea 8135h en P1 y P2 -> estado S (Shared).

#### Problema 44.

Indica cuál o cuáles de las siguientes afirmaciones son ciertas. Si crees que ninguna lo es, responde NINGUNA.

- **A)** El grado de asociatividad de una memoria caché asociativa por conjuntos se incrementa a medida que se reduce el número de conjuntos de la caché manteniendo el número de líneas constante.
- **B)** Las cachés L1 divididas mejoran el rendimiento con respecto a las unificadas cuando se conectan a una CPU que no implemente ningún tipo de paralelismo a nivel de instrucción.
- C) Cuando un periférico con capacidad de DMA accede a una dirección de memoria cacheada para realizar una operación de lectura, y la memoria está conectada a una memoria caché con estrategia de escritura write-back, se puede producir un problema de coherencia.
- **D)** En la práctica, la estrategia de correspondencia más usada es la estrategia de correspondencia totalmente asociativa.
- E) Una caché dividida, en general, tiene una tasa de aciertos menor que su equivalente unificada.

А, СуЕ

#### Problema 45.

Indica cuál o cuáles de las siguientes afirmaciones son ciertas. Si crees que ninguna lo es, responde NINGUNA.

- **A)** La jerarquía de memoria proporciona el mínimo tiempo de acceso cuando la tasa de aciertos en la caché es del 0 %.
- **B)** Para que una línea de caché sea reemplazada durante una operación de lectura de memoria por parte de la CPU, es necesario que la lectura dé lugar a un fallo de caché
- **C)** En general, la estrategia de escritura *write-back* proporciona un mayor rendimiento en el acceso a memoria que la estrategia de escritura *write-through*.
- **D)** Cuando se transfiere el control de una tarea al sistema operativo o viceversa, es habitual que se incremente el número de fallos de caché que se producen por unidad de tiempo.
- E) En los procesadores multinúcleo es habitual que todos los niveles de caché se encuentren replicados en todos los núcleos.

B, C y D