#### Introdução aos Sistemas de Computação (3)



#### Estrutura do tema ISC

- 1. Representação de informação num computador
- 2. Organização e estrutura interna dum computador
- 3. Execução de programas num computador
- 4. Análise das instruções de um processador
- 5. Evolução da tecnologia e da eficiência

# Análise de componentes num computador



### Componentes (físicos) a analisar:

- a unidade de processamento / o processador:
  - ➤o nível ISA (Instruction Set Architecture): tipos e formatos de instruções, acesso a operandos, ...
  - CISC versus RISC
  - paralelismo no processador: pipeline, super-escalaridade, ...
  - paralelismo fora do processador: on-chip e off-chip
- a hierarquia de memória:

cache, memória virtual, ...

- periféricos:
  - interfaces humano-computador (HCI)
  - arquivo de informação
  - comunicações

(Instruction Set Architecture) (1)



#### Ex. de código C

```
int sum(int x, int y)
{
  int t = x+y;
  return t;
}
```

- operações num processador?
- como aceder a operandos?
- registos visíveis ao programador?
- tipos de instruções presentes num processador?
- formatos de instruções em linguagem máquina?
- instruções de input/output ?
- escalares multi-byte em memória?

#### Mesmo código em assembly

```
_sum:

pushl %ebp

movl %esp,%ebp

movl 12(%ebp),%eax

addl 8(%ebp),%eax

movl %ebp,%esp

popl %ebp

ret
```

- operações num processador?
- como aceder a operandos?
- registos visíveis ao programador?

#### O processador: análise do nível ISA (Instruction Set Architecture) (2)



### Operações lógicas/aritméticas num processador

- operações mais comuns:
  - lógicas: not, and, or, xor, ...
  - aritméticas: inc/dec, neg, add, sub, mul, ...
- nº de operandos em cada operação
  - 3-operandos (RISC, ...)
  - 2-operandos (IA-32, ...)
  - 1-operando (microcontroladores, ...)
  - 0-operandos (stack-machine, ...)
- localização dos operandos
  - variáveis escalares, um só valor (em registos...)
  - variáveis estruturadas (em memória...)

- operações num processador?
- como aceder a operandos?
- registos visíveis ao programador?

#### O processador: análise do nível ISA (Instruction Set Architecture) (3)



### Modos de aceder a operandos

- em arquiteturas RISC
  - em operações aritméticas/lógicas: operandos sempre em registo
  - em load/store:1 ou 2 modos de especificar o endereço de memória
- em CISC, exemplo: IA-32 (Intel Architecture 32-bits)

| Туре      | Form                               | Operand value                      | Name                |
|-----------|------------------------------------|------------------------------------|---------------------|
| Immediate | \$Imm                              | Imm                                | Immediate           |
| Register  | $\mathbf{E}_a$                     | $R[\mathbf{E}_a]$                  | Register            |
| Memory    | Imm                                | M[Imm]                             | Absolute            |
| Memory    | $(\mathbf{E}_{a})$                 | $M[R[\mathbf{E}_a]]$               | Indirect            |
| Memory    | $Imm(\mathbf{E}_b)$                | $M[Imm + R[E_b]]$                  | Base + displacement |
| Memory    | $(\mathbf{E}_b,\mathbf{E}_i)$      | $M[R[E_b] + R[E_i]]$               | Indexed             |
| Memory    | $Imm(\mathbf{E}_b,\mathbf{E}_i)$   | $M[Imm + R[E_b] + R[E_i]]$         | Indexed             |
| Memory    | $(, \mathbf{E}_i, s)$              | $M[R[E_i] \cdot s]$                | Scaled indexed      |
| Memory    | $Imm(, \mathbf{E}_i, s)$           | $M[Imm + R[\mathtt{E}_i] \cdot s]$ | Scaled Indexed      |
| Memory    | $(\mathbf{E}_b,\mathbf{E}_i,s)$    | $M[R[E_b] + R[E_i] \cdot s]$       | Scaled indexed      |
| Memory    | $Imm(\mathbf{E}_b,\mathbf{E}_i,s)$ | $M[Imm + R[E_b] + R[E_i] \cdot s]$ | Scaled indexed      |

- operações num processador?
- como aceder a operandos?
- registos visíveis ao programador?

#### O processador: análise do nível ISA (Instruction Set Architecture) (4)



### Registos visíveis ao programador (inteiros)

- em arquiteturas RISC: 32 registos genéricos...
- no IA-32:



· registos visiveis ao programadoi :

- tipos de instruções presentes num processador?
- formatos de instruções em linguagem máquina?

instruções de input/output?

O processador: análise do nível ISA (Instruction Set Architecture) (5)



### Tipos de instruções presentes num processador

- transferência de informação
  - de/para registos/memória, ...
- operações aritméticas e lógicas
  - soma, subtração, multiplicação, divisão, ...
  - AND, OR, NOT, XOR, comparação, ...
  - deslocamento de bits, ...
- controlo do fluxo de execução
  - para apoio a estruturas de controlo
  - para apoio à invocação de procedimentos/funções
- outras...

(Instruction Set Architecture) (6)



### Ex: instruções de transferência de info no IA-32

| mov              | S, D   | D←S                                   | Move (byte,word,long_                          | _word)      |
|------------------|--------|---------------------------------------|------------------------------------------------|-------------|
| movzbl<br>movsbl | •      | D←ZeroExtend(S)<br>D←SignExtend(S)    | Move Byte-Long Zero-E<br>Move Byte-Long Sign-E |             |
| push<br>pop      | S<br>D | %esp ← %esp - 4; MenD←Mem[%esp]; %esp | - · -                                          |             |
| lea              | S, D   | D← &S                                 | Load Effective Address                         | s / Pointer |

**D** – destino: [Reg | Mem] **S** – *source*, fonte: [Imm | Reg | Mem]

D e S não podem ser ambos operandos em memória no IA-32

(Instruction Set Architecture) (7)

| 45 |  |
|----|--|
|    |  |
|    |  |

## Ex: instruções aritméticas/lógicas no IA-32

| inc                | D                    | D← D +1                                                                 | Increment                                             |
|--------------------|----------------------|-------------------------------------------------------------------------|-------------------------------------------------------|
| dec                | D                    | D← D –1                                                                 | Decrement                                             |
| neg                | D                    | D← -D                                                                   | Negate                                                |
| not                | D                    | D <b>←</b> ~D                                                           | Complement                                            |
| add<br>sub<br>imul | S, D<br>S, D<br>S, D | $D \leftarrow D + S$<br>$D \leftarrow D - S$<br>$D \leftarrow D * S$    | Add<br>Subtract<br>32 bit Multiply                    |
| and<br>or<br>xor   | S, D<br>S, D<br>S, D | D← D & S<br>D← D   S<br>D← D ^ S                                        | And<br>Or<br>Exclusive-Or                             |
| shl<br>sar<br>shr  | k, D<br>k, D<br>k, D | $D \leftarrow D << k$<br>$D \leftarrow D >> k$<br>$D \leftarrow D >> k$ | Left Shift Arithmetic Right Shift Logical Right Shift |

(Instruction Set Architecture) (8)



### Ex: instruções de controlo de fluxo no IA-32

| jmp                         | Label                            | %eip ← Label                | Unconditional jump                                                                                                            |   |
|-----------------------------|----------------------------------|-----------------------------|-------------------------------------------------------------------------------------------------------------------------------|---|
| je<br>js<br>jg<br>jge<br>ja | Label<br>Label<br>Label<br>Label |                             | Jump if Zero/Equal Jump if Negative Jump if Greater (signed >) Jump if Greater or equal (signed >= Jump if Above (unsigned >) | ) |
| call<br>ret                 | Label                            | pushl %eip; %e<br>popl %eip | eip ← Label Procedure call Procedure return                                                                                   |   |

#### registos visiveis ao programador?

- tipos de instruções presentes num processador?
- formatos de instruções em linguagem máquina?

· instruções de innut/outnut ?

O processador: análise do nível ISA (Instruction Set Architecture) (9)



### Formatos de instruções em linguagem máquina

campos duma instrução



- comprimento das instruções
  - variável (prós e contras; IA-32...)
  - fixo (prós e contras; RISC...)
- exemplos de formatos de instruções

(Instruction Set Architecture) (10)



### Formatos de instruções no IA-32



(Instruction Set Architecture) (11)



## Formatos de instruções no MIPS (RISC)



- <del>r iormatos de instruções em imguago</del>
- instruções de *input/output* ?
- escalares multi-byte em memória?

#### O processador: análise do nível ISA (Instruction Set Architecture) (12)



### Instruções de input/output

- finalidade
  - escrita de comandos
  - leitura de estado
  - escrita/leitura de dados
- específicas (requer sinais de controlo no bus...); ou
- idênticas ao acesso à memória
  - » memory mapped I/O

### Escalares multi-byte em memória (como ordená-los)

- little-endian
- big-endian