# Informe Laboratori 3: Comunicació SPI

Miguel Lorenzo Farràs

NiUB: 16655866

## Introducció

La finalitat d'aquesta pràctica és la implementació i configuració d'una comunicació SPI (Serial Peripherial Interface), la qual treballa amb un rellotge propi (o\_SPI\_clk), una senyal Master Output Slave Input (o\_SPI\_MOSI), una senyal Master Input Slave Output (o\_SPI\_MISO) i una senyal Chip Select (o\_SPI\_CS\_n). L'objectiu d'aquesta pràctica és la correcta configuració d'un Master SPI (\*), la realització d'un test mitjançant el programa de llenguatge convencional Verilog i la correcta sinteització d'aquest mitjançant el programa Quartus II. Per fer-ho m'he basat en el projecte realitzat sobre la comunicació SPI de la pàgina Nandland el qual podem trobar a la següent pàgina : <a href="https://github.com/nandland/spi-master">https://github.com/nandland/spi-master</a>.

<sup>(\*):</sup> Adjunt a aquest document, hauria de trobar-se un altre document "...\Lorenzo\_SPI\doc\Datasheet\_SPI\_MLF.pdf" on detallem la configuració d'un mòdul Màster SPI.

## **Enviar dades per MOSI**

Per enviar dades per la senyal MOSI de forma correcta hem realitzat una màquina d'estats de Mealy, la qual té com a sortida el valor de la senyal Chip Select i conté tres estats diferents:

- **IDLE (00):** Aquest estat el considerarem l'estat inicial, tots els registres passen al seu valor inicial, ens trobarem en aquest estat un cop iniciem el sistema, fem un reset asíncron o acabem d'enviar una trama, un cop ens trobem en aquest estat, el Màster indicarà que està preparat per rebre una trama.
- **TRANSFER (01):** Aquest estat és l'estat de transferència, entrarem en aquest estat un cop ens trobem al estat IDLE i tinguem unes dades vàlides a enviar, un cop ens trobem en aquest estat començarem a enviar dades per la senyal MOSI.
- CS\_INACTIVE (10): Aquest estat és l'estat d'inactivitat de la senyal Chip Select, entrarem en aquest estat un cop haguem acabat d'enviar totes les dades que volíem enviar, mentre ens trobem en aquest estat simplement esperarem un període de temps el qual haurem configurat prèviament, d'aquesta manera tenim versatilitat alhora d'utilitzar dispositius amb comunicació SPI que requereixin un petit delay entre trames, no entrarem en aquest estat en el cas que estiguem enviant més d'un byte i no haguem acabat d'enviar-los tots.



**Il·lustració 1:** Diagrama d'estats per poder enviar dades per MOSI: i\_rst\_n (reset asíncron negat), o\_SPI\_CS\_n (senyal Chip Select negada), r\_CS\_n (registre Chip Select negat), i\_TX\_DV (Senyal que ens indica que tenim dades a enviar), r\_TX\_count (registre que conta els bytes que queden per enviar en la transferència), r\_CS\_Inactive\_Counts (Registre que compta el delay necessari pel CS)

### **Rebre dades**

Per rebre les dades de la senyal MISO simplement cridem al codi a més baix nivell perquè gestioni tota la arribada de dades, en el nostre model TOP a més hem realitzat un curtcircuit entre els pins MISO i MOSI, per poder realitzar un eco i demostrar la correcta implementació d'aquest protocol de comunicació, el qual hauria de poder rebre i enviar dades alhora, el que si que tindrem en compte serà quants bytes hem rebut mitjançant un comptador el qual anirà contant de forma ascendent i tornarà al seu valor inicial un cop acabi de rebre dades.

#### Test

Per realitzar el test de la comunicació SPI de forma correcta i veure que tots els canals funcionaven correctament, he realitzar un curtcircuit entre els pins MOSI i MISO, a continuació he generat una tasca la qual em permet enviar qualsevol byte en format hexadecimal i l'utilitzaré per enviar dos bytes diferents 0x78 i 0x9A, amb un delay entre ells per veure analitzar de forma correcta totes les senyals en aquest informe, un cop he enviat aquest byte, el rebo i per consola podem veure un missatge el qual ens indica quin byte hem enviat i la resposta que hem obtingut, si el test és satisfactori aquests dos bytes haurien de coincidir.

A continuació, presentaré dues imatges (**Realitzades amb configuració SPI 0**), en una d'elles podrem veure el correcte funcionament per enviar dades per MOSI i en l'altra podrem veure com aquestes dades es reben per MISO, com es gestiona el Chip Select junt amb la màquina d'estats i per acabar, la correcta generació del rellotge SPI.



II-lustració 2: Test on podem veure com s'envia un byte per la senyal MOSI i rebem l'eco per MISO. Vermell = [1] Lila = [2]



Il·lustració 3: Test on podem veure com s'envien dos bytes per la senyal MOSI i es reben per la senyal MISO.

Groc = [3] Taronja = [4] Blau = [5]

# **Enviar dades**

En la *Il·lustració 2* podem veure com enviem el segon byte d'una trama per MOSI, el byte es carrega primer en paral·lel i, seguint el rellotge de la comunicació SPI el va passant en sèrie per MISO [1], també podem veure com el Màster dona la senyal que està preparat per enviar, però s'espera fins que el codi a més baix nivell doni la senyal per començar a enviar el nou byte [2].

# **Rebre dades**

En la *Il·lustració 3* podem veure com rebem dos bytes diferents en sèrie per MISO i els convertim en paral·lel, un cop s'ha convertit tot el byte, donem una senyal que el byte ha arribat correctament i incrementem el compte de bytes que hem rebut [3] podem veure el correcte funcionament del eco que hem generat [4].

## Generació SPI\_clk i màquina d'estats

En la *Il·lustració 3* podem veure la escalada del rellotge del sistema per enviar i rebre correctament els bytes mitjançant el rellotge de la nostra interfície SPI (Més detalls al Datasheet adjunt <sup>(\*)</sup>) a més a més, també podem veure el correcte funcionament de la màquina d'estats junt amb el Chip Select, el qual només s'activa alhora de transmetre dades i s'espera un petit delay quan ha acabat la transmissió [5].

**TOP** 

A continuació presentarem una taula on podem veure totes les d'entrades i sortides de la nostra interfície SPI, junt amb quin cable els connectem per realitzar correctament el test.

| Pin                  | 1/0 | Wire              |
|----------------------|-----|-------------------|
| Senyals de control   |     |                   |
| i_rst_n              | 1   | r_rst_n           |
| i_clk                | 1   | r_clk             |
| Senyals de TX (MOSI) |     |                   |
| i_TX_counter         | 1   | r_Master_TX_count |
| i_TX_Byte            | I   | r_Master_TX_Byte  |
| i_TX_DV              | 1   | r_Master_TX_DV    |
| o_TX_Ready           | 0   | w_Master_TX_ready |
| Senyals de RX (MISO) |     |                   |
| o_RX_count           | 0   | w_Master_RX_count |
| o_RX_DV              | 0   | w_Master_RX_DV    |
| o_RX_Byte            | 0   | w_Master_RX_Byte  |
| Interfície SPI       |     |                   |
| o_SPI_clk            | 0   | w_SPI_clk         |
| i_SPI_MISO           | 1   | w_SPI_MOSI        |
| o_SPI_MOSI           | 0   | w_SPI_MOSI        |
| o_SPI_CS_n           | 0   | w_SPI_CS_n        |

# **Conclusions**

Com a conclusions podem dir que el test del mòdul "SPI\_Master\_MLF.v" (+) s'ha realitzat amb èxit i sense cap dificultat, hem pogut veure que el nostre SPI Màster ens permet enviar una trama de més d'un byte, mantenint el CS actiu mitjançant l'aplicació de forma correcta d'una màquina d'estats. Aquest, també controla la sortida i entrada de les senyals MISO i MOSI, les quals es gestionen mitjançant senyals i registres interns, que ens permeten poder interpretar dades en paral·lel i convertir-les en sèrie o viceversa.

<sup>(+):</sup> Adjunt a aquest document, hauria de trobar-se un altre document "...\Lorenzo\_SPI\rtl\SPI\_Master\_MLF.v" on trobem la configuració del Màster per la nostra comunicació SPI.