## Zatím není kompletní

Konečný automat a jeho minimalizace. Syntéza asynchronních sekvenčních logických obvodů jako kombinačních obvodů se zpětnou vazbou. Struktura základních synchronních klopných obvodů. Syntéza sekvenčních logických obvodů používaných v počítačích.

### 26.1 Konečný automat a jeho minimalizace

#### 26.1.1 Konečný automat

šestice  $(Q, \Sigma, Y, \delta, q_0, \omega)$  kde:

Q ... konečná množina všech stavů

 $\Sigma$ ... konečná množina vstupních všech symbolů

Y ... konečná množina výstupních všech symbolů

 $\delta$ ... přechodová funkce  $\delta:Q\times\Sigma\mapsto Q$ 

 $\mathbf{q}_0$  ... počáteční stav,  $q_0 \epsilon Q \ \delta(q_0, a) = p$ ,  $a \epsilon \Sigma$ ,  $p \epsilon \Sigma$ 

 $\omega$  ... výstupní funkce:

Moore  $\omega:Q\mapsto Y$ 

Mealy  $\omega: \Sigma \times Q \mapsto Y$ 



• Ke každému Mealyho automatu M existuje Moorův automat M' podobný (= nejsme schopni rozlišit jejich chování z vnějšího pozorování)

## 26.1.2 Minimalizace

//TODO

## 26.2 Základních asynchroní obvody

latch = jednobitová paměť bez hodinového signálu (clok)

## 26.2.1 RS



| S | R | Q              | Q                  | Function               |
|---|---|----------------|--------------------|------------------------|
| 0 | 0 | 1-?            | 1-?                | Indeterminate<br>State |
| 0 | 1 | 1              | 0                  | Set                    |
| 1 | 0 | 0              | 1                  | Reset                  |
| 1 | 1 | Q <sup>+</sup> | $\overline{Q}^{+}$ | Storage State          |



| S | R | Q              | Q                  | Function               |
|---|---|----------------|--------------------|------------------------|
| 0 | 0 | Q <sup>+</sup> | $\overline{Q}^{+}$ | Storage State          |
| 0 | 1 | 0              | 1                  | Reset                  |
| 1 | 0 | 1              | 0                  | Set                    |
| 1 | 1 | 0-?            | 0-?                | Indeterminate<br>State |

#### 26.2.2 D latch





| E | D | Q              | Function         |
|---|---|----------------|------------------|
| 1 | X | Q <sup>+</sup> | Storage State    |
| 0 | 0 | 0              | Transparent Mode |
| 0 | 1 | 1              | Transparent Mode |

## 26.3 Synchronních klopné obvody

flip-flop = klopný obvod řízený hodinovým signálem(clok)

## 26.3.1 D flip-flop

Na obrázku je schéma, které reaguje na sestupnou hranu, jinak se chová jako D latch



26.3.1.1 J-K Flip Flop

stavy se mění pouze na sestupnou hranu (v případě clocku)



| J | K | Q(t+1)           |
|---|---|------------------|
| 0 | 0 | Q(t) (no change) |
| 0 | 1 | 0 (reset to 0)   |
| 1 | 0 | 1 (set to 1)     |
| 1 | 1 | Q(t)             |

# 26.4 Sekvenčních logických obvodů používaných v počítačích

- Binární a dekadické čítače, Grayovyčítače
- posuvné registry
- řadiče přerušení

## 26.4.1 4-bit posuvný registr



#### 26.4.2 4-bitový vzestupný čítač

A four-bit "up" counter



## 26.5 Dolpnění

Tady jsou latche a flip-flopy pouze z NANDů, ty se možná lépe pamatují

