## 一、单项选择题 1. 【2009 統考真題】某计算机主存容量为 64KB,其中 ROM 区为 4KB,其余为 RAM 区,接字节编址。现要用 2K×8 位的 ROM 芯片和 4K×4 位的 RAM 芯片来设计该存储器,需要上述规格的 ROM 芯片数和 RAM 芯片数分别是()。

A. 1, 15 B. 2, 15 C. 1, 30 D. 2, 30

0B1FH 所在芯片的最小地址是()。

2. 【2010 统考真题】假定用若干 2K×4 位的芯片组成一个 8K×8 位的存储器,则地址

|                                            | A. 0000H                         | B. 0600H                         | C. 0700H                           | D. 0800H                           |
|--------------------------------------------|----------------------------------|----------------------------------|------------------------------------|------------------------------------|
| 3.                                         | 【2016 统考真题】茅                     | 某存储器容量为 64KB                     | ,按字节编址,地址                          | 4000H~5FFFH 为 ROM                  |
|                                            | 区, 其余为 RAM [                     | 区。若采用 8K×4 位的                    | SRAM 芯片进行设计                        | 十,则需要该芯片的数量是                       |
|                                            | ( ),                             |                                  |                                    |                                    |
|                                            | A. 7                             | B. 8                             | C. 14                              | D. 16                              |
| 4.                                         | 【2011 统考真题】某                     | 计算机存储器按字节                        | 编址,主存地址空间                          | 大小为 <b>64MB</b> ,现用 4M×8           |
|                                            | 位的 RAM 芯片组                       | 成 32MB 的主存储器                     | lean 以存储器地址寄                       | 存器 MAR 的位数至少是                      |
|                                            | ( ).                             |                                  |                                    |                                    |
|                                            | A. 22 位                          | B. 23                            | C. 25 位                            | D. 26                              |
| 5.                                         | 用存储容量为 16K>                      | ×1 位的存储器芯片来                      | 组成一个 64K×8 位的                      | 的存储器,则在字方向和位                       |
|                                            | 方向分别扩展了(                         | ) 倍。                             |                                    |                                    |
|                                            | A. 4, 2                          | B. 8, 4                          | C. 2, 4                            | D. 4, 8                            |
| 6.                                         | 80386DX 是 32 位系                  | 系统,以 4B 为编址单位                    | 位,当在该系统中用                          | 8KB(8K×8 位)的存储芯                    |
|                                            | 片构造 32KB 的存储                     | <b>诸体时,应完成存储器</b>                | 的()设计。                             |                                    |
|                                            | A. 位扩展                           | B. 字扩展                           | C. 字位扩展                            | D. 字位均不扩展                          |
| 7.                                         | 某计算机字长为 16                       | 位,存储器容量为 25                      | 6KB,CPU 按字寻址                       | ,其寻址范围是()。                         |
|                                            | A. 0~2 <sup>19</sup> -1          | B. $0 \sim 2^{20} - 1$           | C. $0 \sim 2^{18} - 1$             | D. $0 \sim 2^{17} - 1$             |
| 8.                                         | 4 个 16K×8 位的存储                   | 诸芯片,可设计为(                        | )容量的存储器。                           |                                    |
|                                            | A. 32K×16 位                      | B. 16K×16 位                      | C. 32K×8 位                         | D. 8K×16 位                         |
| 9. 16 片 2K×4 位的存储器可以设计为 ( ) 存储容量的 16 位存储器。 |                                  |                                  |                                    |                                    |
|                                            | A. 16K                           | B. 32K                           | C. 8K                              | D. 2K                              |
| 10.                                        | 设 CPU 地址总线/                      | 有 24 根,数据总线有                     | 32 根, 用 512K×8 位                   | 立的 RAM 芯片构成该机的                     |
|                                            | 主存储器,则该机                         | 主存最多需要 ( ) 片                     | 这样的存储芯片。                           |                                    |
|                                            | A. 256                           | B. 512                           | C. 64                              | D. 128                             |
| 11.                                        | 地址总线 A <sub>0</sub> (高位          | i)~A <sub>15</sub> (低位),用        | 4K×4 位的存储芯片组                       | 组成 16KB 存储器,則产生                    |
|                                            | 片选信号的译码器                         | 的输入地址线应该是                        | ( ).                               |                                    |
|                                            | A. A <sub>2</sub> A <sub>3</sub> | B. A <sub>0</sub> A <sub>1</sub> | C. A <sub>12</sub> A <sub>13</sub> | D. A <sub>14</sub> A <sub>15</sub> |
| 12.                                        | 若内存地址区间为                         | 4000H~43FFH,每                    | 个存储单元可存储 16                        | 位二进制数,该内存区场                        |
|                                            | 用 4 片存储器芯片                       | 构成,构成该内存所几                       | 用的存储器芯片的容匀                         | 量是( )。                             |
|                                            | A. 512×16bit                     | B. 256×8bit                      | C. 256×16bit                       | D. 1024×8bit                       |
| 13.                                        | 内存按字节编址,                         | 地址从 90000H 到 C                   | FFFFH,若用存储容                        | 量为 16K×8 位芯片构成该                    |
|                                            | 内存,至少需要的                         | 5. 苏片粉是 ( )                      |                                    |                                    |
|                                            |                                  |                                  | C. 8                               | D 16                               |
|                                            | A. 2                             | B. 4                             | C. 8                               | D. 16                              |

- 若片选地址为111时,选定某一32K×16位的存储芯片工作,则该芯片在存储器中的首地址和末地址分别为()。
  - A. 00000H, 01000H

B. 38000H, 3FFFFH

C. 3800H, 3FFFH

D. 0000H, 0100H

15. 如下图所示,若低位地址(A<sub>0</sub>~A<sub>11</sub>)接在内存芯片地址引脚上,高位地址(A<sub>12</sub>~A<sub>10</sub>)进行片选译码(其中 A<sub>14</sub>和 A<sub>16</sub>未参加译码),且片选信号低电平有效,则对图中所示的译码电路,不属于此译码空间的地址是()。



- A. AB000H ~ ABFFFH
- B. BB000H ~ BBFFFH
- C. EF000H ~ EFFFFH
- D. FE000H ~ FEFFFH

## 二、综合应用题

- 主存储器的地址寄存器和数据寄存器各自的作用是什么? 设一个 1MB 容量的存储器, 字长为32位,问:
  - 1) 按字节编址, 地址寄存器和数据寄存器各几位? 编址范围为多大?
  - 2) 按字編址, 地址寄存器和数据寄存器各几位? 编址范围为多大?
- 2. 用一个 512K×8 位的 Flash 存储芯片组成一个 4M×32 位的半导体只读存储器,存储器按字编址,试回答以下问题:
  - 1) 该存储器的数据线数和地址线数分别为多少?
  - 2) 共需要几片这样的存储芯片?
  - 3) 说明每根地址线的作用。
- 3. 有一组 16K×16 位的存储器,由 1K×4 位的 DRAM 芯片构成 (芯片是 64×64 结构)。问:
  - 1) 共需要多少 RAM 芯片?
  - 2)采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少?
- 4. 设有 32 片 256K×1 位的 SRAM 芯片。回答以下问题:
  - 1)采用位扩展方法可以构成多大容量的存储器?
  - 2) 采用 32 位的字编址方式,该存储器需要多少地址线?
  - 3) 画出该存储器与 CPU 连接的结构图,设 CPU 的接口信号有地址信号、数据信号和控制信号 MREQ、WE。
- 5. 某机主存空间为 64KB,I/O 空间与主存单元统一编址,I/O 空间占用 1KB,范围为  $FC00H \sim FFFFH$ 。可选用  $8K \times 8$  位和  $1K \times 8$  位两种 SRAM 芯片构成主存储器, $\overline{RD}$  和  $\overline{WR}$  分别为系统提供的读写信号线。画出该存储器的逻辑图,并标明每块芯片的地址范围。
- 6. 设 CPU 有 16 根地址线, 8 根数据线,并用 MREQ 作为访存控制信号(低电平有效),用 WR 作为读/写控制信号(高电平为读,低电平为写)。现有下列存储芯片: 1K×4 位 RAM, 4K×8 位 RAM, 8K×8 位 RAM, 2K×8 位 ROM, 4K×8 位 ROM, 8K×8 位 ROM 及 74LS138 译码器和各种门电路。画出 CPU 与存储器的连接图,要求:
  - 1) 主存地址空间分配: 6000H~67FFH 为系统程序区: 6800H~6BFFH 为用户程序区。
  - 2) 合理选用上述存储芯片,说明各选几片。
  - 3) 详细画出存储芯片的片选逻辑图。