# 第2回レポート課題 カウンタ回路の設計

### 1 問題

講義前半でカウンタについて簡単な説明を行った.カウンタはその名前の通り数を数えるものであり、順序回路の一種である.次の解説を読み、課題に答えなさい.

#### 2 解説

#### 2.1 順序回路

出力が現在の状態だけでなく過去の入力との双方によって決定される回路を順序回路という.言い換えれば、過去の入力を状態として記憶しておき、そのときの状態と入力の様子によって出力が決定される回路である。入力が入ると出力を出すとともに回路の状態も変化する。状態がそれぞれの入力に対してどのように変化するかを表した表を状態遷移表(表1)といい、グラフとして表したものを状態遷移図(図1)という。順序回路の動作は状態遷移表または状態遷移図によって定義づけられる。

#### 2.2 非同期式カウンタ回路

状態は回路の中では複数個のフリップフロップによっても表現される. フリップフロップが3個あれば8状態が表現できる. すなわち, フリップフロップのセット状態を"1", リセット状態を"0"と記述すれば"000", "001", "010", "011", "100", "101", "111"の8状態を表現できる. 入力パルスが一つ入るたびに状態が変化し, 8 つのパルスが入力されると元の状態に戻るとすれば, これは8進カウンタと呼ばれる. その状態遷移を表した状態遷移表を表1に, 状態遷移図を図1に示す.



入力/QQQ(出力)

図 1: 状態遷移図

8進カウンタを3個のネガティブエッジトリガ (つまり立ち下がりエッジで動作する)JKFFで構成すると図2のようになる. すなわち,前段のQ出力を次段のCK入力へ接続する.

表 1: 状態遷移表

| 時刻 t における | 時刻 t+1 における状態 |       | 時刻tにおける |       |       |
|-----------|---------------|-------|---------|-------|-------|
| 状態        | 入力クロック        |       | 出力      |       |       |
|           | 0             | 1     | $Q_2$   | $Q_1$ | $Q_0$ |
| $U_0$     | $U_0$         | $U_1$ | 0       | 0     | 0     |
| $U_1$     | $U_1$         | $U_2$ | 0       | 0     | 1     |
| $U_2$     | $U_2$         | $U_3$ | 0       | 1     | 0     |
| $U_3$     | $U_3$         | $U_4$ | 0       | 1     | 1     |
| $U_4$     | $U_4$         | $U_5$ | 1       | 0     | 0     |
| $U_5$     | $U_5$         | $U_6$ | 1       | 0     | 1     |
| $U_6$     | $U_6$         | $U_7$ | 1       | 1     | 0     |
| $U_7$     | $U_7$         | $U_0$ | 1       | 1     | 1     |

クロック入力および各段のQ出力の立ち下がりにともない,次段のFFの状態が反転する. タイムチャートを図3に示す.FFの状態遷移には通常20nsから40nsの伝搬遅延時間があるため,各段の出力の状態遷移時刻に若干の違いを生じる.このため,図3の下段に()付き数値として示したようにカウント値が変化するときに瞬間的に余分な状態を作り出してしまう.これをハザードといい回路を誤動作させる原因となる.



図 2: 非同期式 8 進カウンタの例

このハザードを取り除くには図4のようなレジスタ回路を付加する. すなわち各 JKFF の出力を DFF の D 入力に接続しクロックの立ち上がり時に、その状態を DFF に保持させ、その出力をカウンタの出力とする.

次にこの8進カウンタの回路を少し変更して6進カウンタを構成する.6進カウンタでは 状態"101"の次に状態"000"に強制的に戻す回路を付け加える.6進カウンタの回路図を図 5に示す.ここでは、状態"110"が発生した瞬間に各JKFFをリセットさせることにより状



図 3: ハザードの例



図 4: ハザードを取り除くレジスタ回路

態を"000" に戻している.状態が"110" になったことを検出するため  $Q_1$  と  $Q_2$  の論理積を とりその出力を各 JKFF のリセット入力に接続してある. $\bar{Q_0}$  も論理積の入力に加えても良いが冗長となるので必要ない.



図 5: 非同期式6進カウンタ回路

#### 2.3 同期式カウンタ回路

以上のようなカウンタを非同期式カウンタという。これに対し,各 FF が入力クロックの立ち上がりあるいは立ち下がりに同期して同時に遷移するものを同期式カウンタという。クロックの立ち上がりに同期する同期式 8 進カウンタを 3 個の JKFF を用いて構成する。JKFF は,J,K入力が"1"のとき CK入力に立ち下がりエッジが入ると状態反転を起こす (トグル)。ここでは,この特徴を用いてカウンタを構成する。つまり,各 JKFF ごとにトグルさせたいときに CK入力に立ち下がりエッジを入力する。

1段目のFF はクロックの立ち上がりごとにトグルさせれば良いので,クロックのNOT出力をCK入力に加える。2段目,3段目のFF についてはトグルさせる条件を求める。2段目のFF については状態が"001"-"010","011"-"100","101"-"110","111"-"000"と変化するときにトグルさせれば良い。

この様子をカルノー図に表すと図6のようになる。 $Q_0$ ,  $Q_1$ ,  $Q_2$  は各値は現在の状態を表しており、各マス目の中の数字は状態遷移を表している。0 は二段目の FF をトグルさせないことを、T はトグルさせることを示している。この図からトグルさせる条件を簡単化

すると,

$$T_1 = Q_0$$

となる. すなわち,  $Q_0 = 1$  のときクロックを入れる. 同様に三段目の FF をトグルさせる条件をカルノー図に表すと図 7 のようになり、その図からトグルさせる条件を求めると、

$$T_2 = Q_1 \cdot Q_0$$

となる. すなわち,  $Q_1 = Q_0 = 1$  のとき, クロックを入れる. したがって, 回路図は図 8 のようになる. 同期式カウンタでは各 FF の伝搬遅延時間のばらつきを無視すればハザードは発生しない.

|         | $Q_{o} = 00$      | 01           | 11                | 10           |
|---------|-------------------|--------------|-------------------|--------------|
| $Q_2$ 0 | 0 <b>→</b> 1      | 1+2<br>T     | 3→4 \<br>T        | 2 <b>→</b> 3 |
| 1       | 4 <b>→</b> 5<br>0 | 5 <b>→</b> 6 | 7 <b>→</b> 0<br>T | 6 <b>→</b> 7 |

図 6: 二段目の FF をトグルさせる条件を表したカルノー図

|         | $Q_{o} = 00$ | 01                | 11                | 10                |
|---------|--------------|-------------------|-------------------|-------------------|
| $Q_2$ 0 | 0 <b>→</b> 1 | 1 <b>→</b> 2<br>0 | 3-4<br>T          | 2 <b>→</b> 3<br>0 |
| 1       | 4 <b>→</b> 5 | 5 <b>→</b> 6<br>0 | 7 <b>→</b> 0<br>T | 6 <b>→</b> 7      |

図 7: 三段目の FF をトグルさせる条件を表したカルノー図

## 3 課題

解説を良く読んだ上で次の課題に取り組みなさい.

1. フリップフロップ (DFF, JKFF) の特徴と動作について調べなさい. なお DFF の型番 は HD74LS74A, JKFF は HD74LS76A とする.



図 8: 同期式 8 進カウンタ回路

- 2. 学籍番号の下一桁が奇数の者は非同期 5 進カウンタを、偶数の者は非同期 7 進カウンタを設計しなさい。設計にあたって、状態遷移表および状態遷移図も一緒に示しなさい。なお、FF は基本的に JKFF を用いること。また JKFF は J 及び K に"1"が入力されているとき、出力がトグルすることになるので、これを利用する。ただし、ハザードを除去するレジスタ回路を付加すること。必要であれば DFF を用いても構わない。
- 3. (2) のカウンタの非同期減算カウンタを設計しなさい. (2) で非同期5進カウンタを設計したものは、非同期5進減算カウンタを、非同期7進対ウンタを設計したものは、非同期7進減算カウンタを設計しなさい.
- 4. 学籍番号の下一桁を3で除算し,余りが0(割りきれる)の者は同期式5進カウンタ,余りが1の者は同期式6進カウンタ,余りが2の者は同期式7進カウンタを設計しなさい.設計にあたっては,状態遷移表および状態遷移図,カルノー図も一緒に示しなさい.なお,FF は基本的に JKFF を用いること.必要であれば DFF を用いても構わない.ただし FF の CLR は使わずに設計すること.

### 4 提出について

提出場所: 情報科学部事務室

提出期限: 令和2年7月24日 16時00分(時間厳守)

形式: A4判レポート用紙を用いて自筆で作成し, 左上をホッチキスで綴じて提出すること. 表紙は図9のような形式とする

コンピュータアーキテクチャI 第2回レポート カウンタ回路の設計 \*\*#番号: K19999 名 前:○○○○ 提 出日: 令和2年7月??日提出

図 9: 表紙の形式

## 参考文献

- [1] 白土義男," 新版ディジタル IC の基礎," 東京電機大学出版局 (1980).
- [2] 湯山俊夫," ディジタル IC 回路の設計,"CQ 出版社 (1986).