# Výstupní zpráva projektu předmětu INC

Jméno: Jindřich Dítě **xlogin:** xditej01

### 1 Architektura navrženého obvodu (na úrovni RTL)

#### 1.1 Schéma obvodu



#### 1.2 Popis funkce

Na základě řízení z FSM jsou v počitadle hodin počítány všechny hodinové signály; je-li současně povolené čtení, je počítadlo na základě vlastní hodnoty i pravidelně nulováno. Souběžně s nulováním tohoto počitadla poté dochází vždy k přečtení jedmoho bitu na základě druhého počitadla, která je poté vždy o 1 inkrementováno.

#### 2 Návrh automatu

#### 2.1 Schéma automatu

#### Legenda

• Stavy automatu: WAIT\_START, WAIT\_BEGIN, DATA, WAIT\_END, VALID\_S

• Vstupní signály: D:=DAT, A:=ALL\_DATA\_READ, C:=CLK\_CNT

• Moorovy výstupy: READ\_EN, CLK\_CNT\_EN, VALID



#### 2.2 Popis funkce

Ve stavu WAIT\_START automat čeká na příchod start bitu, jakmile spadne signál datové linky, přechází do stavu WAIT\_BEGIN, kde setrvá pro potřebný počet hodinových cyklů do okamžiku, kdy lze číst první datový bit. Potom přejde do stavu DATA, kde receiver kontinuálně čte data a ukládá je do výstupního registru, a automat vyčkává přijetí posledního datového bitu. Po jeho přijetí přechází do stavu WAIT\_END, kde počká potřebný počet hodinových cyklů na příjem stop bitu, a přejde do stavu VALID\_S, kdy je nastaven signál platnosti výstupu a z něhož při nejbližším hodinovém signálu přechází zpět do úvodního stavu.

## 3 Snímek obrazovky ze simulací

