# 第3回輪講資料

## 4321 野秋 琳太郎

2025年10月02日

指導教員 宮田 尚起

## 1. はじめに

LED で光通信をして、「糸なし糸電話」をした. ほかの近況報告としては、「岩波講座 現代の物理学〈2〉電磁力学」を半分 (相対論の最初らへん) ぐらいまで読んだ. きっと編入試験やら来年の研究やらで役にたってくれるであろう.



図 2. 使用する通信の波形

## 2. やったこと

### 2.1 通信のプロトコルの整理

前回、本橋の輪講資料にある通り、オーディオ信号を分解能 8bit でデジタル信号に変換し、シリアル通信でデータを送る。このシリアル通信は基本的に UART の規格に沿ったものであるが、少々手が加えてある。 図 1,2 はそれぞれ、本来の UART と「糸なし糸電話」用に手を加えた通信の波形である。 図 1 で周期的に垂れ流され、ダミー bit がストップ bit の役割をすることで、通常の UART 受信回路を使用することができる.

今回使用する通信は途中で途絶えることが多い. 図 3 のようにデータを送っている途中で通信が開始した (再開した) 場合を考える. このとき,送信側と受信側で現れる波形は同一であるが,その意味は異なる. まず,データが 1 から 0 になったタイミングで,受信回路はそれをスタート bit として誤認する. そして 1 bit ぶんの時間を開けて,そこから 8 bit の信号をデータ bit としてゴミのデータを内部に取り込む. ここで 7 bit ぶんのダミーがあるので,次のスタート bit が来る前にデータの受信を完了する. するとダミー bit (1) のあとのスタート bit (0) を,確実にスタート bit として認識できる. これにより,2 周期目以降の通信では確実に正しいデータを得られるようになる.



図 3. データの途中で通信が開始した場合



図 1. UART 通信の波形

## 2.2 回路図を描く

糸なし糸電話のブロック図を図4に示す. 各ブロックの回路を以下で説明する.



図 4. 糸なし糸電話のブロック図

## 2.2.1 入力側アンプ

入力側アンプは図 5 のように設計した.このアンプは二段階になっていて,DC カット→バイアス→増幅→ DC カット→バイアス→増幅という構成になっている.入力電圧の振幅は,パソコンなどのイヤホンジャックで数百 mV、マイクの出力で数 mV である.そのため,アンプの増幅率は数十倍から数百倍のものが必要になる.アンプを 2 段階にするとその調整が容易になる.

電源電圧に 5V 以外を用意するのは面倒なので、電源電圧 5V の単電源でレール to レールに動作する OP アンプ,MCP602 を使用した.数 mV オーダーで振れるオーディオ信号を OP アンプの動作点まで引き上げたいので、バイアス回路にかけてから OP アンプに入力するようにしている.



図 5. 入力側のアンプの回路

### 2.2.2 AD コンバータ

AD コンバータは図 6 のように設計した. 使用した IC は  $\mu PD6950$  である. これは映像信号用の AD コンバータで,14MHz で 8bit の変換が可能である.

 $ADC\_CK$  は UART のタイミング用の信号の分周元で,4.9152MHz が入力されている.また,RT は AD コンバータの基準電圧で 3.5V に調整して入力される.



図 6. AD コンバータ

#### 2.2.3 UART の出力

UART 出力回路は図7のように設計した. 主な機 能には 74ls165 を使用している. これは 8bit のシフ トレジスタで,2つつなげてダミーbit, スタートbit, データ bit を合わせた 16bit ぶんのデータをシフトし ている.

uart baud0 は UART のボーレートで、もとの水 晶を  $2^5$  分周した 307.2kHz になっている. これ は,UART で伝統的に多く採用される 9600bps の 32 倍である. 16bit で1周期なので、サンプリングレー トは 19.2kHz である.



図 7. UART 出力回路

#### 2.2.4 LED の駆動

LED 駆動回路は図8のように設計した. LED は 浜松ホトニクスの L12170 を使用した. これは普通の 5mmLED のサイズにも関わらず 300mA の大電流を 流すことができ、なおかつ 40MHz もの高速な応答性 を持っている.

これをフルパワーで駆動するにはロジック IC の

使用した MOSFET は 2SK4017 である. この IC の のゲートは 730 pF の容量があり、これもまたロジッ ク IC の出力で 307.2kHz もの高速ではスイッチング できない. そこでロジック IC のと MOSFET のゲー トの間に、2sc1815 と 2sa1015 のプッシュプル回路を はさんでいる. これはゲートドライバを使用したほ うが理想的な動作をすると考えられる.



図 8. LED 駆動回路

### 2.2.5 TIA

TIA(トランスインピーダンスアンプ) は図 9 のよ うに設計した. この回路は受光素子に流れる微小な 逆電流をロジックレベルの電圧に変換する.

受光素子は浜松ホトニクスの S6775 である. これ は25MHzの高速応答、大きい受光面積による高い受 光感度が特徴で、見た目がかっこいいので図10に示 す. 使用した OP アンプはテキサスインスツルメン ツの OPA350 で、これは 5V 単電源でレール to レー ルの出力、38MHzの広い利得帯域が特徴である. これ は今回扱う高速な微小電流を電圧に変換する回路に 適している. ひとつ 1100 円する.

この回路は前段と後段の2つのアンプで機能が分 かれる. 前段は TIA 本体で, 後段はコンパレータで ある. TIA の出力は 2.5V を中心に, 受光素子から流 れる電流によって ± 数十 mV で振れる. 後段のコ ンパレータは 2.5V を中心に数 mV のヒステリシス を持っており、TIAから電流が流れたかどうかを見て High,Low を出力する. TIA, コンパレータ, ともに逆 相アンプで、二重にかけることで正相のアンプとして 機能している.

この仕組みには疑問がある. たとえば、光があたっ の出力では足りないので、MOSFETで駆動している. たときはダイオードから電流が流れる.このとき、出 力電圧が 2.5 V から 2.4 V になるとする. それに対して光が当たっていないときは電流が流れないだけなので, 出力電圧は 2.5 V から変化しない. このとき, コンパレータはこの回路のとおりに作るとしきい値が 2.5 I V ぐらいになってしまって, これを上回れる場合は存在しなくなってしまう. これは決着がついていないので, 回路の基準電圧を作る部分を可変にして, その場で対応できるようにする.



図 9. 入力側のアンプの回路



図 10. 受光素子、S6775

## 2.2.6 UART の受信

UART 受信回路は図 11 のように設計した. 主な機能には 74ls595 を使用した.

これは 8bit のシフトレジスタで、シリアルの信号 をパラレルにして出力する. 74ls74 は UART の信号 が Low になるタイミングを監視していて,Low のエッ ジで 4040 の動作を可能にする. 4040 はカウンタで、 これが受信開始のタイミングで①からボーレートの 立ち上がりまでクロックを数えると,UART の信号と ボーレートの信号の立ち上がりは 1/2 周期ずれるこ とになる. これが嬉しくて、ボーレートの立ち上がり のタイミングでは UART のデータはもっとも確から しい値を示している. そのタイミングでシフトレジ スタに取り込めば、UART が受信できる. これを9回 繰り返せば、スタート bit+データ bit を取り込んで、 シフトレジスタにはちょうどデータだけが残り,受信 が完了できる. ダイオードロジックはそのタイミン グを監視していて, 受信が完了したらカウンタを止め ることで受信を終わらせる.



図 11. UART 受信回路

### 2.2.7 DA コンバータ

UART 受信回路は図 12 のように設計した. 使用した IC は  $\mu PD6902$  である. これは映像信号用の DA コンバータで, $\mu PD6950$  とは対になる存在らしい. 若

松通商で 800 円で, 在庫残り 2 だった. 出力についている MCP602 は DAC の出力を増強するものである. 貴重な IC を壊したくないので, 大事をとって入れてある.

 $DAC\_CK$  は行儀の悪い回路である。図 11 を見ればわかるように、この信号は UART の信号次第でいくらでもストレッチされる。しかも、クロックが回るのは次のデータを受信している最中であるので、タイミング的にもなんだかややこい。



図 12. DA コンバータ

### 2.2.8 出力側アンプ

出力側アンプは図??のように設計した.使用した IC は LM386 で、回路はデータシートに記載のものを そのまま使用している.



図 13. 出力側アンプ

## 2.3 基板への実装

基板に実装したものを図13,14に示す.



図 14. 送信側回路



図 15. 受信側回路

### 3. 今後の予定

パラボラアンテナをつくって, 通信距離を伸ばす.

# 4. 稲毛研に勝てるか

勝てる.