# Výstupní zpráva

Jméno: Denys Malytskyi

Login: xmalytd00

# Architektura navrženého obvodu (na úrovni RTL)

#### Popis funkce

Když přijde na vstup start-bit obvod se přepne do stavu START, ve kterém počká 23 hodinových cyklů, poté se přepne do stavu DATA\_SAMPLE. Pro vypočet času a vzorkování adresy používáme obvod 2 čítače. 1. počítá 16 cyklů mezi vzorkováním datových bitů. 2. počítá adresu bitu. Demultiplexor zajišť uje zápis bitů na výstupní registry.

### Schéma obvodu



### Návrh automatu (Finite State Machine)

#### Popis funkce

Automat přechází mezi čtyřmi stavy. Stav IDLE znamená čekaní na začátek přenosu. Stav START znamená, že obvod je aktivovány a čeká 23 hodinových cyklů na první datový bit než se přepne do následujícího stavu. Stav DATA\_SAMPLE znamená, že se postupně načítají 8 datových bitů, pak se přepne do stavu STOP. Stav STOP znamená, že všechna data již byla přijata a jakmile na vstup přijde stop-bit a čítač "CNT\_SAMPLE" je na hodnotě 15, tak provede se validace dat a automat se vrátí zpět do počátečního stavu IDLE.

#### Legenda:

- Stavy automatu: IDLE, START, DATA\_SAMPLE, STOP
- Vstupní signály: DIN, CNT\_SAMPLE, CNT\_BITS
- Mealyho výstupy: žádné
- Moorovy výstupy: CNT\_SAMPLING\_ACTIVE, SAMPLING\_ACTIVE, DATA\_VALID

### Schéma automatu



# Snímek obrazovky ze simulací



